rockchip: px30: enable spl-fifo-mode for both emmc and sdmmc on evb
authorHeiko Stuebner <heiko.stuebner@theobroma-systems.com>
Tue, 19 Nov 2019 11:04:02 +0000 (12:04 +0100)
committerKever Yang <kever.yang@rock-chips.com>
Sat, 23 Nov 2019 15:41:44 +0000 (23:41 +0800)
As part of loading trustedfirmware, the SPL is required to place portions
of code into the socs sram but the mmc controllers can only do dma
transfers into the regular memory, not sram.

The results of this are not directly visible in u-boot itself, but
manifest as security-relate cpu aborts during boot of for example Linux.

There were a number of attempts to solve this elegantly but so far
discussion is still ongoing, so to make the board at least boot correctly
put both mmc controllers into fifo-mode, which also circumvents the
issue for now.

Signed-off-by: Heiko Stuebner <heiko.stuebner@theobroma-systems.com>
Reviewed-by: Kever Yang <kever.yang@rock-chips.com>
Reviewed-by: Philipp Tomsich <philipp.tomsich@theobroma-systems.com>
arch/arm/dts/px30-evb-u-boot.dtsi

index 3de9c7068ea5629ebfc589815b7fe9234e05b7b6..a2a2c07dcc1f8c97408a95b78fb1749b73c13ceb 100644 (file)
 &sdmmc {
        u-boot,dm-pre-reloc;
 
-       /* temporary till I find out why dma mode doesn't work */
-       fifo-mode;
+       /* mmc to sram can't do dma, prevent aborts transfering TF-A parts */
+       u-boot,spl-fifo-mode;
 };
 
 &emmc {
        u-boot,dm-pre-reloc;
+
+       /* mmc to sram can't do dma, prevent aborts transfering TF-A parts */
+       u-boot,spl-fifo-mode;
 };
 
 &grf {