dma: ti: k3-udma: Implement dma_get_cfg() interface
authorVignesh Raghavendra <vigneshr@ti.com>
Wed, 4 Dec 2019 16:47:21 +0000 (22:17 +0530)
committerJoe Hershberger <joe.hershberger@ni.com>
Mon, 9 Dec 2019 15:47:43 +0000 (09:47 -0600)
Implement dma_get_cfg() interface to pass flow id information for DMA
clients to use. This is needed because on K3 SoCs, CPSW (ethernet) and
UDMA (DMA provider) support "flows" within a given RX DMA channel. This
allows different network packets to be segregated while using same RX
DMA channel. In order for basic ethernet to work, CPSW slave must be
aware of the flow ID allocated for the RX channel by the DMA driver.
This interface allows CPSW to query flow ID from DMA provider and
configure it in CPSW HW.

Signed-off-by: Vignesh Raghavendra <vigneshr@ti.com>
Acked-by: Joe Hershberger <joe.hershberger@ni.com>
Reviewed-by: Grygorii Strashko <grygorii.strashko@ti.com>
drivers/dma/ti/k3-udma.c
include/linux/soc/ti/ti-udma.h

index 2e64d338caaf5875a3fb646c8f12b7c733feacc1..f90ca53e906d2824609d4888f99bbd45beeb0f71 100644 (file)
@@ -104,6 +104,8 @@ struct udma_chan {
        struct udma_rchan *rchan;
        struct udma_rflow *rflow;
 
+       struct ti_udma_drv_chan_cfg_data cfg_data;
+
        u32 bcnt; /* number of bytes completed since the start of the channel */
 
        bool pkt_mode; /* TR or packet */
@@ -1407,6 +1409,11 @@ static int udma_request(struct dma *dma)
        uc->desc_rx_cur = 0;
        uc->num_rx_bufs = 0;
 
+       if (uc->dir == DMA_DEV_TO_MEM) {
+               uc->cfg_data.flow_id_base = uc->rflow->id;
+               uc->cfg_data.flow_id_cnt = 1;
+       }
+
        return 0;
 }
 
@@ -1689,6 +1696,26 @@ int udma_prepare_rcv_buf(struct dma *dma, void *dst, size_t size)
        return 0;
 }
 
+static int udma_get_cfg(struct dma *dma, u32 id, void **data)
+{
+       struct udma_dev *ud = dev_get_priv(dma->dev);
+       struct udma_chan *uc;
+
+       if (dma->id >= (ud->rchan_cnt + ud->tchan_cnt)) {
+               dev_err(dma->dev, "invalid dma ch_id %lu\n", dma->id);
+               return -EINVAL;
+       }
+
+       switch (id) {
+       case TI_UDMA_CHAN_PRIV_INFO:
+               uc = &ud->channels[dma->id];
+               *data = &uc->cfg_data;
+               return 0;
+       }
+
+       return -EINVAL;
+}
+
 static const struct dma_ops udma_ops = {
        .transfer       = udma_transfer,
        .of_xlate       = udma_of_xlate,
@@ -1699,6 +1726,7 @@ static const struct dma_ops udma_ops = {
        .send           = udma_send,
        .receive        = udma_receive,
        .prepare_rcv_buf = udma_prepare_rcv_buf,
+       .get_cfg        = udma_get_cfg,
 };
 
 static const struct udevice_id udma_ids[] = {
index e9d4226c48d9c13eecbf35b7d11c784437471694..04e354fb2d692575cb1263e99f3525297a20d703 100644 (file)
@@ -21,4 +21,23 @@ struct ti_udma_drv_packet_data {
        u32     dest_tag;
 };
 
+/**
+ * struct ti_udma_drv_chan_cfg_data - TI UDMA per channel specific
+ *                                     configuration data
+ *
+ * @flow_id_base: Start index of flow ID allocated to this channel
+ * @flow_id_cnt: Number of flows allocated for this channel starting at
+ *               flow_id_base
+ *
+ * TI UDMA channel specific data returned as part of dma_get_cfg() call
+ * from the DMA client driver.
+ */
+struct ti_udma_drv_chan_cfg_data {
+       u32     flow_id_base;
+       u32     flow_id_cnt;
+};
+
+/* TI UDMA specific flag IDs for dma_get_cfg() call */
+#define TI_UDMA_CHAN_PRIV_INFO         0
+
 #endif /* __TI_UDMA_H */