Merge https://gitlab.denx.de/u-boot/custodians/u-boot-mpc85xx
[oweals/u-boot.git] / include / configs / astro_mcf5373l.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Configuration settings for the Sentec Cobra Board.
4  *
5  * (C) Copyright 2003 Josef Baumgartner <josef.baumgartner@telex.de>
6  */
7
8 /*
9  * configuration for ASTRO "Urmel" board.
10  * Originating from Cobra5272 configuration, messed up by
11  * Wolfgang Wegner <w.wegner@astro-kom.de>
12  * Please do not bother the original author with bug reports
13  * concerning this file.
14  */
15
16 #ifndef _CONFIG_ASTRO_MCF5373L_H
17 #define _CONFIG_ASTRO_MCF5373L_H
18
19 #include <linux/stringify.h>
20
21 /*
22  * set the card type to actually compile for; either of
23  * the possibilities listed below has to be used!
24  */
25 #define CONFIG_ASTRO_V532       1
26
27 #if CONFIG_ASTRO_V532
28 #define ASTRO_ID        0xF8
29 #elif CONFIG_ASTRO_V512
30 #define ASTRO_ID        0xFA
31 #elif CONFIG_ASTRO_TWIN7S2
32 #define ASTRO_ID        0xF9
33 #elif CONFIG_ASTRO_V912
34 #define ASTRO_ID        0xFC
35 #elif CONFIG_ASTRO_COFDMDUOS2
36 #define ASTRO_ID        0xFB
37 #else
38 #error No card type defined!
39 #endif
40
41 /*
42  * CONFIG_RAM defines if u-boot is loaded via BDM (or started from
43  * a different bootloader that has already performed RAM setup) or
44  * started directly from flash, which is the regular case for production
45  * boards.
46  */
47 #ifdef CONFIG_RAM
48 #define CONFIG_MONITOR_IS_IN_RAM
49 #define ENABLE_JFFS     0
50 #else
51 #define ENABLE_JFFS     1
52 #endif
53
54 #define CONFIG_MCFRTC
55 #undef RTC_DEBUG
56
57 /* Timer */
58 #define CONFIG_MCFTMR
59
60 /* I2C */
61 #define CONFIG_SYS_I2C
62 #define CONFIG_SYS_I2C_FSL
63 #define CONFIG_SYS_FSL_I2C_SPEED        80000
64 #define CONFIG_SYS_FSL_I2C_SLAVE        0x7F
65 #define CONFIG_SYS_FSL_I2C_OFFSET       0x58000
66 #define CONFIG_SYS_IMMR                 CONFIG_SYS_MBAR
67
68 /*
69  * Defines processor clock - important for correct timings concerning serial
70  * interface etc.
71  */
72
73 #define CONFIG_SYS_CLK                  80000000
74 #define CONFIG_SYS_CPU_CLK              (CONFIG_SYS_CLK * 3)
75 #define CONFIG_SYS_SDRAM_SIZE           32              /* SDRAM size in MB */
76
77 #define CONFIG_SYS_CORE_SRAM_SIZE       0x8000
78 #define CONFIG_SYS_CORE_SRAM            0x80000000
79
80 #define CONFIG_SYS_UNIFY_CACHE
81
82 /*
83  * Define baudrate for UART1 (console output, tftp, ...)
84  * default value of CONFIG_BAUDRATE for Sentec board: 19200 baud
85  * CONFIG_SYS_BAUDRATE_TABLE defines values that can be selected
86  * in u-boot command interface
87  */
88
89 #define CONFIG_MCFUART
90 #define CONFIG_SYS_UART_PORT            (2)
91 #define CONFIG_SYS_UART2_ALT3_GPIO
92
93 /*
94  * Watchdog configuration; Watchdog is disabled for running from RAM
95  * and set to highest possible value else. Beware there is no check
96  * in the watchdog code to validate the timeout value set here!
97  */
98
99 #ifndef CONFIG_MONITOR_IS_IN_RAM
100 #define CONFIG_WATCHDOG
101 #define CONFIG_WATCHDOG_TIMEOUT 3355    /* timeout in milliseconds */
102 #endif
103
104 /*
105  * Configuration for environment
106  * Environment is located in the last sector of the flash
107  */
108
109 #ifndef CONFIG_MONITOR_IS_IN_RAM
110 #else
111 /*
112  * environment in RAM - This is used to use a single PC-based application
113  * to load an image, load U-Boot, load an environment and then start U-Boot
114  * to execute the commands from the environment. Feedback is done via setting
115  * and reading memory locations.
116  */
117 #endif
118
119 /* here we put our FPGA configuration... */
120
121 /* Define user parameters that have to be customized most likely */
122
123 /* AUTOBOOT settings - booting images automatically by u-boot after power on */
124
125 /*
126  * The following settings will be contained in the environment block ; if you
127  * want to use a neutral environment all those settings can be manually set in
128  * u-boot: 'set' command
129  */
130
131 #define CONFIG_EXTRA_ENV_SETTINGS                       \
132         "loaderversion=11\0"                            \
133         "card_id="__stringify(ASTRO_ID)"\0"                     \
134         "alterafile=0\0"                                \
135         "xilinxfile=0\0"                                \
136         "xilinxload=imxtract 0x540000 $xilinxfile 0x41000000&&"\
137                 "fpga load 0 0x41000000 $filesize\0" \
138         "alteraload=imxtract 0x6c0000 $alterafile 0x41000000&&"\
139                 "fpga load 1 0x41000000 $filesize\0" \
140         "env_default=1\0"                               \
141         "env_check=if test $env_default -eq 1;"\
142                 " then setenv env_default 0;saveenv;fi\0"
143
144 /*
145  * "update" is a non-standard command that has to be supplied
146  * by external update.c; This is not included in mainline because
147  * it needs non-blocking CFI routines.
148  */
149 #ifdef CONFIG_MONITOR_IS_IN_RAM
150 #define CONFIG_BOOTCOMMAND      ""      /* no autoboot in this case */
151 #else
152 #if CONFIG_ASTRO_V532
153 #define CONFIG_BOOTCOMMAND      "protect off 0x80000 0x1ffffff;run env_check;"\
154                                 "run xilinxload&&run alteraload&&bootm 0x80000;"\
155                                 "update;reset"
156 #else
157 #define CONFIG_BOOTCOMMAND      "protect off 0x80000 0x1ffffff;run env_check;"\
158                                 "run xilinxload&&bootm 0x80000;update;reset"
159 #endif
160 #endif
161
162 /* default RAM address for user programs */
163 #define CONFIG_SYS_LOAD_ADDR    0x20000
164
165 #define CONFIG_FPGA_COUNT       1
166 #define CONFIG_SYS_FPGA_PROG_FEEDBACK
167 #define CONFIG_SYS_FPGA_WAIT            1000
168
169 /* End of user parameters to be customized */
170
171 /* Defines memory range for test */
172
173 /*
174  * Low Level Configuration Settings
175  * (address mappings, register initial values, etc.)
176  * You should know what you are doing if you make changes here.
177  */
178
179 /* Base register address */
180
181 #define CONFIG_SYS_MBAR         0xFC000000      /* Register Base Addrs */
182
183 /* System Conf. Reg. & System Protection Reg. */
184
185 #define CONFIG_SYS_SCR          0x0003;
186 #define CONFIG_SYS_SPR          0xffff;
187
188 /*
189  * Definitions for initial stack pointer and data area (in internal SRAM)
190  */
191 #define CONFIG_SYS_INIT_RAM_ADDR        0x80000000
192 #define CONFIG_SYS_INIT_RAM_SIZE                0x8000
193 #define CONFIG_SYS_INIT_RAM_CTRL        0x221
194 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - \
195                                          GENERATED_GBL_DATA_SIZE)
196 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
197
198 /*
199  * Start addresses for the final memory configuration
200  * (Set up by the startup code)
201  * for MCF5373, the allowable range is 0x40000000 to 0x7FF00000
202  */
203 #define CONFIG_SYS_SDRAM_BASE           0x40000000
204
205 /*
206  * Chipselect bank definitions
207  *
208  * CS0 - Flash 32MB (first 16MB)
209  * CS1 - Flash 32MB (second half)
210  * CS2 - FPGA
211  * CS3 - FPGA
212  * CS4 - unused
213  * CS5 - unused
214  */
215 #define CONFIG_SYS_CS0_BASE             0
216 #define CONFIG_SYS_CS0_MASK             0x00ff0001
217 #define CONFIG_SYS_CS0_CTRL             0x00001fc0
218
219 #define CONFIG_SYS_CS1_BASE             0x01000000
220 #define CONFIG_SYS_CS1_MASK             0x00ff0001
221 #define CONFIG_SYS_CS1_CTRL             0x00001fc0
222
223 #define CONFIG_SYS_CS2_BASE             0x20000000
224 #define CONFIG_SYS_CS2_MASK             0x00ff0001
225 #define CONFIG_SYS_CS2_CTRL             0x0000fec0
226
227 #define CONFIG_SYS_CS3_BASE             0x21000000
228 #define CONFIG_SYS_CS3_MASK             0x00ff0001
229 #define CONFIG_SYS_CS3_CTRL             0x0000fec0
230
231 #define CONFIG_SYS_FLASH_BASE           0x00000000
232
233 #ifdef  CONFIG_MONITOR_IS_IN_RAM
234 #define CONFIG_SYS_MONITOR_BASE         CONFIG_SYS_TEXT_BASE
235 #else
236 /* This is mainly used during relocation in start.S */
237 #define CONFIG_SYS_MONITOR_BASE         (CONFIG_SYS_FLASH_BASE + 0x400)
238 #endif
239 /* Reserve 256 kB for Monitor */
240 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)
241
242 #define CONFIG_SYS_BOOTPARAMS_LEN       (64 * 1024)
243 /* Reserve 128 kB for malloc() */
244 #define CONFIG_SYS_MALLOC_LEN           (128 << 10)
245
246 /*
247  * For booting Linux, the board info and command line data
248  * have to be in the first 8 MB of memory, since this is
249  * the maximum mapped by the Linux kernel during initialization ??
250  */
251 #define CONFIG_SYS_BOOTMAPSZ            (CONFIG_SYS_SDRAM_BASE + \
252                                                 (CONFIG_SYS_SDRAM_SIZE << 20))
253
254 /* FLASH organization */
255 #define CONFIG_SYS_MAX_FLASH_BANKS      1
256 #define CONFIG_SYS_MAX_FLASH_SECT       259
257 #define CONFIG_SYS_FLASH_ERASE_TOUT     1000
258
259 #define CONFIG_SYS_FLASH_SIZE           0x2000000
260 #define CONFIG_SYS_FLASH_CFI_NONBLOCK   1
261
262 #define LDS_BOARD_TEXT \
263         . = DEFINED(env_offset) ? env_offset : .; \
264         env/embedded.o(.text*)
265
266 #if ENABLE_JFFS
267 /* JFFS Partition offset set */
268 #define CONFIG_SYS_JFFS2_FIRST_BANK    0
269 #define CONFIG_SYS_JFFS2_NUM_BANKS     1
270 /* 512k reserved for u-boot */
271 #define CONFIG_SYS_JFFS2_FIRST_SECTOR  0x40
272 #endif
273
274 /* Cache Configuration */
275 #define CONFIG_SYS_CACHELINE_SIZE       16
276
277 #define ICACHE_STATUS                   (CONFIG_SYS_INIT_RAM_ADDR + \
278                                          CONFIG_SYS_INIT_RAM_SIZE - 8)
279 #define DCACHE_STATUS                   (CONFIG_SYS_INIT_RAM_ADDR + \
280                                          CONFIG_SYS_INIT_RAM_SIZE - 4)
281 #define CONFIG_SYS_ICACHE_INV           (CF_CACR_CINVA)
282 #define CONFIG_SYS_CACHE_ACR0           (CONFIG_SYS_SDRAM_BASE | \
283                                          CF_ADDRMASK(CONFIG_SYS_SDRAM_SIZE) | \
284                                          CF_ACR_EN | CF_ACR_SM_ALL)
285 #define CONFIG_SYS_CACHE_ICACR          (CF_CACR_EC | CF_CACR_CINVA | \
286                                          CF_CACR_DCM_P)
287
288 #endif  /* _CONFIG_ASTRO_MCF5373L_H */