common: Drop linux/delay.h from common header
[oweals/u-boot.git] / board / socrates / socrates.c
1 // SPDX-License-Identifier: GPL-2.0+
2 /*
3  * (C) Copyright 2008
4  * Sergei Poselenov, Emcraft Systems, sposelenov@emcraft.com.
5  *
6  * Copyright 2004 Freescale Semiconductor.
7  * (C) Copyright 2002,2003, Motorola Inc.
8  * Xianghua Xiao, (X.Xiao@motorola.com)
9  *
10  * (C) Copyright 2002 Scott McNutt <smcnutt@artesyncp.com>
11  */
12
13 #include <common.h>
14 #include <clock_legacy.h>
15 #include <env.h>
16 #include <init.h>
17 #include <pci.h>
18 #include <uuid.h>
19 #include <asm/processor.h>
20 #include <asm/immap_85xx.h>
21 #include <ioports.h>
22 #include <flash.h>
23 #include <linux/delay.h>
24 #include <linux/libfdt.h>
25 #include <fdt_support.h>
26 #include <asm/io.h>
27 #include <i2c.h>
28 #include <mb862xx.h>
29 #include <video_fb.h>
30 #include "upm_table.h"
31
32 DECLARE_GLOBAL_DATA_PTR;
33
34 extern flash_info_t flash_info[];       /* FLASH chips info */
35 extern GraphicDevice mb862xx;
36
37 void local_bus_init (void);
38 ulong flash_get_size (ulong base, int banknum);
39
40 int checkboard (void)
41 {
42         volatile ccsr_gur_t *gur = (void *)(CONFIG_SYS_MPC85xx_GUTS_ADDR);
43         char buf[64];
44         int f;
45         int i = env_get_f("serial#", buf, sizeof(buf));
46 #ifdef CONFIG_PCI
47         char *src;
48 #endif
49
50         puts("Board: Socrates");
51         if (i > 0) {
52                 puts(", serial# ");
53                 puts(buf);
54         }
55         putc('\n');
56
57 #if defined(CONFIG_PCI) || defined(CONFIG_DM_PCI)
58         /* Check the PCI_clk sel bit */
59         if (in_be32(&gur->porpllsr) & (1<<15)) {
60                 src = "SYSCLK";
61                 f = CONFIG_SYS_CLK_FREQ;
62         } else {
63                 src = "PCI_CLK";
64                 f = CONFIG_PCI_CLK_FREQ;
65         }
66         printf ("PCI1:  32 bit, %d MHz (%s)\n", f/1000000, src);
67 #else
68         printf ("PCI1:  disabled\n");
69 #endif
70
71         /*
72          * Initialize local bus.
73          */
74         local_bus_init ();
75         return 0;
76 }
77
78 int misc_init_r (void)
79 {
80         /*
81          * Adjust flash start and offset to detected values
82          */
83         gd->bd->bi_flashstart = 0 - gd->bd->bi_flashsize;
84         gd->bd->bi_flashoffset = 0;
85
86         /*
87          * Check if boot FLASH isn't max size
88          */
89         if (gd->bd->bi_flashsize < (0 - CONFIG_SYS_FLASH0)) {
90                 set_lbc_or(0, gd->bd->bi_flashstart |
91                            (CONFIG_SYS_OR0_PRELIM & 0x00007fff));
92                 set_lbc_br(0, gd->bd->bi_flashstart |
93                            (CONFIG_SYS_BR0_PRELIM & 0x00007fff));
94
95                 /*
96                  * Re-check to get correct base address
97                  */
98                 flash_get_size(gd->bd->bi_flashstart, CONFIG_SYS_MAX_FLASH_BANKS - 1);
99         }
100
101         /*
102          * Check if only one FLASH bank is available
103          */
104         if (gd->bd->bi_flashsize != CONFIG_SYS_MAX_FLASH_BANKS * (0 - CONFIG_SYS_FLASH0)) {
105                 set_lbc_or(1, 0);
106                 set_lbc_br(1, 0);
107
108                 /*
109                  * Re-do flash protection upon new addresses
110                  */
111                 flash_protect(FLAG_PROTECT_CLEAR,
112                               gd->bd->bi_flashstart, 0xffffffff,
113                               &flash_info[CONFIG_SYS_MAX_FLASH_BANKS - 1]);
114
115                 /* Monitor protection ON by default */
116                 flash_protect(FLAG_PROTECT_SET,
117                               CONFIG_SYS_MONITOR_BASE, CONFIG_SYS_MONITOR_BASE +
118                               monitor_flash_len - 1,
119                               &flash_info[CONFIG_SYS_MAX_FLASH_BANKS - 1]);
120
121                 /* Environment protection ON by default */
122                 flash_protect(FLAG_PROTECT_SET,
123                               CONFIG_ENV_ADDR,
124                               CONFIG_ENV_ADDR + CONFIG_ENV_SECT_SIZE - 1,
125                               &flash_info[CONFIG_SYS_MAX_FLASH_BANKS - 1]);
126
127                 /* Redundant environment protection ON by default */
128                 flash_protect(FLAG_PROTECT_SET,
129                               CONFIG_ENV_ADDR_REDUND,
130                               CONFIG_ENV_ADDR_REDUND + CONFIG_ENV_SECT_SIZE - 1,
131                                &flash_info[CONFIG_SYS_MAX_FLASH_BANKS - 1]);
132         }
133
134 #if defined(CONFIG_DM_PCI)
135         pci_init();
136 #endif
137
138         return 0;
139 }
140
141 /*
142  * Initialize Local Bus
143  */
144 void local_bus_init (void)
145 {
146         volatile fsl_lbc_t *lbc = LBC_BASE_ADDR;
147         volatile ccsr_local_ecm_t *ecm = (void *)(CONFIG_SYS_MPC85xx_ECM_ADDR);
148         sys_info_t sysinfo;
149         uint clkdiv;
150         uint lbc_mhz;
151         uint lcrr = CONFIG_SYS_LBC_LCRR;
152
153         get_sys_info (&sysinfo);
154         clkdiv = lbc->lcrr & LCRR_CLKDIV;
155         lbc_mhz = sysinfo.freq_systembus / 1000000 / clkdiv;
156
157         /* Disable PLL bypass for Local Bus Clock >= 66 MHz */
158         if (lbc_mhz >= 66)
159                 lcrr &= ~LCRR_DBYP;     /* DLL Enabled */
160         else
161                 lcrr |= LCRR_DBYP;      /* DLL Bypass */
162
163         out_be32 (&lbc->lcrr, lcrr);
164         asm ("sync;isync;msync");
165
166         out_be32 (&lbc->ltesr, 0xffffffff);     /* Clear LBC error interrupts */
167         out_be32 (&lbc->lteir, 0xffffffff);     /* Enable LBC error interrupts */
168         out_be32 (&ecm->eedr, 0xffffffff);      /* Clear ecm errors */
169         out_be32 (&ecm->eeer, 0xffffffff);      /* Enable ecm errors */
170
171         /* Init UPMA for FPGA access */
172         out_be32 (&lbc->mamr, 0x44440); /* Use a customer-supplied value */
173         upmconfig(UPMA, (uint *)UPMTableA, sizeof(UPMTableA) / sizeof(int));
174
175         /* Init UPMB for Lime controller access */
176         out_be32 (&lbc->mbmr, 0x444440); /* Use a customer-supplied value */
177         upmconfig(UPMB, (uint *)UPMTableB, sizeof(UPMTableB) / sizeof(int));
178 }
179
180 #ifdef CONFIG_BOARD_EARLY_INIT_R
181 int board_early_init_r (void)
182 {
183         volatile ccsr_gur_t *gur = (void *)(CONFIG_SYS_MPC85xx_GUTS_ADDR);
184
185         /* set and reset the GPIO pin 2 which will reset the W83782G chip */
186         out_8((unsigned char*)&gur->gpoutdr, 0x3F );
187         out_be32((unsigned int*)&gur->gpiocr, 0x200 );  /* enable GPOut */
188         udelay(200);
189         out_8( (unsigned char*)&gur->gpoutdr, 0x1F );
190
191         return (0);
192 }
193 #endif /* CONFIG_BOARD_EARLY_INIT_R */
194
195 #ifdef CONFIG_OF_BOARD_SETUP
196 int ft_board_setup(void *blob, bd_t *bd)
197 {
198         u32 val[12];
199         int rc, i = 0;
200
201         ft_cpu_setup(blob, bd);
202
203         /* Fixup NOR FLASH mapping */
204         val[i++] = 0;                           /* chip select number */
205         val[i++] = 0;                           /* always 0 */
206         val[i++] = gd->bd->bi_flashstart;
207         val[i++] = gd->bd->bi_flashsize;
208
209 #if defined(CONFIG_VIDEO_MB862xx)
210         if (mb862xx.frameAdrs == CONFIG_SYS_LIME_BASE) {
211                 /* Fixup LIME mapping */
212                 val[i++] = 2;                   /* chip select number */
213                 val[i++] = 0;                   /* always 0 */
214                 val[i++] = CONFIG_SYS_LIME_BASE;
215                 val[i++] = CONFIG_SYS_LIME_SIZE;
216         }
217 #endif
218
219         /* Fixup FPGA mapping */
220         val[i++] = 3;                           /* chip select number */
221         val[i++] = 0;                           /* always 0 */
222         val[i++] = CONFIG_SYS_FPGA_BASE;
223         val[i++] = CONFIG_SYS_FPGA_SIZE;
224
225         rc = fdt_find_and_setprop(blob, "/localbus", "ranges",
226                                   val, i * sizeof(u32), 1);
227         if (rc)
228                 printf("Unable to update localbus ranges, err=%s\n",
229                        fdt_strerror(rc));
230
231         return 0;
232 }
233 #endif /* CONFIG_OF_BOARD_SETUP */
234
235 #if defined(CONFIG_OF_SEPARATE)
236 void *board_fdt_blob_setup(void)
237 {
238         void *fw_dtb;
239
240         fw_dtb = (void *)(CONFIG_SYS_TEXT_BASE - CONFIG_ENV_SECT_SIZE);
241         if (fdt_magic(fw_dtb) != FDT_MAGIC) {
242                 printf("DTB is not passed via %x\n", (u32)fw_dtb);
243                 return NULL;
244         }
245
246         return fw_dtb;
247 }
248 #endif
249
250 int get_serial_clock(void)
251 {
252         return 333333330;
253 }