common: Drop linux/delay.h from common header
[oweals/u-boot.git] / board / renesas / silk / silk.c
1 // SPDX-License-Identifier: GPL-2.0
2 /*
3  * board/renesas/silk/silk.c
4  *
5  * Copyright (C) 2015 Renesas Electronics Corporation
6  * Copyright (C) 2015 Cogent Embedded, Inc.
7  */
8
9 #include <common.h>
10 #include <cpu_func.h>
11 #include <env.h>
12 #include <hang.h>
13 #include <init.h>
14 #include <malloc.h>
15 #include <dm.h>
16 #include <dm/platform_data/serial_sh.h>
17 #include <env_internal.h>
18 #include <asm/processor.h>
19 #include <asm/mach-types.h>
20 #include <asm/io.h>
21 #include <linux/delay.h>
22 #include <linux/errno.h>
23 #include <asm/arch/sys_proto.h>
24 #include <asm/gpio.h>
25 #include <asm/arch/rmobile.h>
26 #include <asm/arch/rcar-mstp.h>
27 #include <asm/arch/mmc.h>
28 #include <asm/arch/sh_sdhi.h>
29 #include <netdev.h>
30 #include <miiphy.h>
31 #include <i2c.h>
32 #include <div64.h>
33 #include "qos.h"
34
35 DECLARE_GLOBAL_DATA_PTR;
36
37 void s_init(void)
38 {
39         struct rcar_rwdt *rwdt = (struct rcar_rwdt *)RWDT_BASE;
40         struct rcar_swdt *swdt = (struct rcar_swdt *)SWDT_BASE;
41
42         /* Watchdog init */
43         writel(0xA5A5A500, &rwdt->rwtcsra);
44         writel(0xA5A5A500, &swdt->swtcsra);
45
46         /* QoS */
47         qos_init();
48 }
49
50 #define TMU0_MSTP125    BIT(25)
51 #define MMC0_MSTP315    BIT(15)
52
53 #define SD1CKCR         0xE6150078
54 #define SD_97500KHZ     0x7
55
56 int board_early_init_f(void)
57 {
58         /* TMU */
59         mstp_clrbits_le32(MSTPSR1, SMSTPCR1, TMU0_MSTP125);
60
61         /* Set SD1 to the 97.5MHz */
62         writel(SD_97500KHZ, SD1CKCR);
63
64         return 0;
65 }
66
67 #define ETHERNET_PHY_RESET      56      /* GPIO 1 24 */
68
69 int board_init(void)
70 {
71         /* adress of boot parameters */
72         gd->bd->bi_boot_params = CONFIG_SYS_SDRAM_BASE + 0x100;
73
74         /* Force ethernet PHY out of reset */
75         gpio_request(ETHERNET_PHY_RESET, "phy_reset");
76         gpio_direction_output(ETHERNET_PHY_RESET, 0);
77         mdelay(20);
78         gpio_direction_output(ETHERNET_PHY_RESET, 1);
79         udelay(1);
80
81         return 0;
82 }
83
84 int dram_init(void)
85 {
86         if (fdtdec_setup_mem_size_base() != 0)
87                 return -EINVAL;
88
89         return 0;
90 }
91
92 int dram_init_banksize(void)
93 {
94         fdtdec_setup_memory_banksize();
95
96         return 0;
97 }
98
99 /* porter has KSZ8041RNLI */
100 #define PHY_CONTROL1            0x1E
101 #define PHY_LED_MODE            0xC000
102 #define PHY_LED_MODE_ACK        0x4000
103 int board_phy_config(struct phy_device *phydev)
104 {
105         int ret = phy_read(phydev, MDIO_DEVAD_NONE, PHY_CONTROL1);
106         ret &= ~PHY_LED_MODE;
107         ret |= PHY_LED_MODE_ACK;
108         ret = phy_write(phydev, MDIO_DEVAD_NONE, PHY_CONTROL1, (u16)ret);
109
110         return 0;
111 }
112
113 void reset_cpu(ulong addr)
114 {
115         struct udevice *dev;
116         const u8 pmic_bus = 1;
117         const u8 pmic_addr = 0x5a;
118         u8 data;
119         int ret;
120
121         ret = i2c_get_chip_for_busnum(pmic_bus, pmic_addr, 1, &dev);
122         if (ret)
123                 hang();
124
125         ret = dm_i2c_read(dev, 0x13, &data, 1);
126         if (ret)
127                 hang();
128
129         data |= BIT(1);
130
131         ret = dm_i2c_write(dev, 0x13, &data, 1);
132         if (ret)
133                 hang();
134 }
135
136 enum env_location env_get_location(enum env_operation op, int prio)
137 {
138         const u32 load_magic = 0xb33fc0de;
139
140         /* Block environment access if loaded using JTAG */
141         if ((readl(CONFIG_SPL_TEXT_BASE + 0x24) == load_magic) &&
142             (op != ENVOP_INIT))
143                 return ENVL_UNKNOWN;
144
145         if (prio)
146                 return ENVL_UNKNOWN;
147
148         return ENVL_SPI_FLASH;
149 }