ARM: imx: Fix bmode detection from grp10
[oweals/u-boot.git] / arch / arm / include / asm / mach-imx / sys_proto.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * (C) Copyright 2009
4  * Stefano Babic, DENX Software Engineering, sbabic@denx.de.
5  */
6
7 #ifndef _SYS_PROTO_H_
8 #define _SYS_PROTO_H_
9
10 #include <asm/io.h>
11 #include <asm/mach-imx/regs-common.h>
12 #include <common.h>
13 #include "../arch-imx/cpu.h"
14
15 #define soc_rev() (get_cpu_rev() & 0xFF)
16 #define is_soc_rev(rev) (soc_rev() == rev)
17
18 /* returns MXC_CPU_ value */
19 #define cpu_type(rev) (((rev) >> 12) & 0xff)
20 #define soc_type(rev) (((rev) >> 12) & 0xf0)
21 /* both macros return/take MXC_CPU_ constants */
22 #define get_cpu_type() (cpu_type(get_cpu_rev()))
23 #define get_soc_type() (soc_type(get_cpu_rev()))
24 #define is_cpu_type(cpu) (get_cpu_type() == cpu)
25 #define is_soc_type(soc) (get_soc_type() == soc)
26
27 #define is_mx6() (is_soc_type(MXC_SOC_MX6))
28 #define is_mx7() (is_soc_type(MXC_SOC_MX7))
29 #define is_imx8m() (is_soc_type(MXC_SOC_IMX8M))
30 #define is_imx8() (is_soc_type(MXC_SOC_IMX8))
31
32 #define is_mx6dqp() (is_cpu_type(MXC_CPU_MX6QP) || is_cpu_type(MXC_CPU_MX6DP))
33 #define is_mx6dq() (is_cpu_type(MXC_CPU_MX6Q) || is_cpu_type(MXC_CPU_MX6D))
34 #define is_mx6sdl() (is_cpu_type(MXC_CPU_MX6SOLO) || is_cpu_type(MXC_CPU_MX6DL))
35 #define is_mx6dl() (is_cpu_type(MXC_CPU_MX6DL))
36 #define is_mx6sx() (is_cpu_type(MXC_CPU_MX6SX))
37 #define is_mx6sl() (is_cpu_type(MXC_CPU_MX6SL))
38 #define is_mx6solo() (is_cpu_type(MXC_CPU_MX6SOLO))
39 #define is_mx6ul() (is_cpu_type(MXC_CPU_MX6UL))
40 #define is_mx6ull() (is_cpu_type(MXC_CPU_MX6ULL))
41 #define is_mx6ulz() (is_cpu_type(MXC_CPU_MX6ULZ))
42 #define is_mx6sll() (is_cpu_type(MXC_CPU_MX6SLL))
43
44 #define is_mx7ulp() (is_cpu_type(MXC_CPU_MX7ULP))
45
46 #define is_imx8mq() (is_cpu_type(MXC_CPU_IMX8MQ))
47 #define is_imx8qm() (is_cpu_type(MXC_CPU_IMX8QM))
48 #define is_imx8mm() (is_cpu_type(MXC_CPU_IMX8MM) || is_cpu_type(MXC_CPU_IMX8MML) ||\
49         is_cpu_type(MXC_CPU_IMX8MMD) || is_cpu_type(MXC_CPU_IMX8MMDL) || \
50         is_cpu_type(MXC_CPU_IMX8MMS) || is_cpu_type(MXC_CPU_IMX8MMSL))
51 #define is_imx8mml() (is_cpu_type(MXC_CPU_IMX8MML))
52 #define is_imx8mmd() (is_cpu_type(MXC_CPU_IMX8MMD))
53 #define is_imx8mmdl() (is_cpu_type(MXC_CPU_IMX8MMDL))
54 #define is_imx8mms() (is_cpu_type(MXC_CPU_IMX8MMS))
55 #define is_imx8mmsl() (is_cpu_type(MXC_CPU_IMX8MMSL))
56 #define is_imx8qxp() (is_cpu_type(MXC_CPU_IMX8QXP))
57
58 #ifdef CONFIG_MX6
59 #define IMX6_SRC_GPR10_BMODE            BIT(28)
60
61 #define IMX6_BMODE_MASK                 GENMASK(7, 0)
62 #define IMX6_BMODE_SHIFT                4
63 #define IMX6_BMODE_EMI_MASK             BIT(3)
64 #define IMX6_BMODE_EMI_SHIFT            3
65 #define IMX6_BMODE_SERIAL_ROM_MASK      GENMASK(26, 24)
66 #define IMX6_BMODE_SERIAL_ROM_SHIFT     24
67
68 enum imx6_bmode_serial_rom {
69         IMX6_BMODE_ECSPI1,
70         IMX6_BMODE_ECSPI2,
71         IMX6_BMODE_ECSPI3,
72         IMX6_BMODE_ECSPI4,
73         IMX6_BMODE_ECSPI5,
74         IMX6_BMODE_I2C1,
75         IMX6_BMODE_I2C2,
76         IMX6_BMODE_I2C3,
77 };
78
79 enum imx6_bmode_emi {
80         IMX6_BMODE_NOR,
81         IMX6_BMODE_ONENAND,
82 };
83
84 enum imx6_bmode {
85         IMX6_BMODE_EMI,
86 #if defined(CONFIG_MX6UL) || defined(CONFIG_MX6ULL)
87         IMX6_BMODE_QSPI,
88         IMX6_BMODE_RESERVED,
89 #else
90         IMX6_BMODE_RESERVED,
91         IMX6_BMODE_SATA,
92 #endif
93         IMX6_BMODE_SERIAL_ROM,
94         IMX6_BMODE_SD,
95         IMX6_BMODE_ESD,
96         IMX6_BMODE_MMC,
97         IMX6_BMODE_EMMC,
98         IMX6_BMODE_NAND_MIN,
99         IMX6_BMODE_NAND_MAX = 0xf,
100 };
101
102 u32 imx6_src_get_boot_mode(void);
103 void gpr_init(void);
104
105 #endif /* CONFIG_MX6 */
106
107 u32 get_nr_cpus(void);
108 u32 get_cpu_rev(void);
109 u32 get_cpu_speed_grade_hz(void);
110 u32 get_cpu_temp_grade(int *minc, int *maxc);
111 const char *get_imx_type(u32 imxtype);
112 u32 imx_ddr_size(void);
113 void sdelay(unsigned long);
114 void set_chipselect_size(int const);
115
116 void init_aips(void);
117 void init_src(void);
118 void init_snvs(void);
119 void imx_wdog_disable_powerdown(void);
120
121 int board_mmc_get_env_dev(int devno);
122
123 int nxp_board_rev(void);
124 char nxp_board_rev_string(void);
125
126 /*
127  * Initializes on-chip ethernet controllers.
128  * to override, implement board_eth_init()
129  */
130 int fecmxc_initialize(bd_t *bis);
131 u32 get_ahb_clk(void);
132 u32 get_periph_clk(void);
133
134 void lcdif_power_down(void);
135
136 int mxs_reset_block(struct mxs_register_32 *reg);
137 int mxs_wait_mask_set(struct mxs_register_32 *reg, u32 mask, u32 timeout);
138 int mxs_wait_mask_clr(struct mxs_register_32 *reg, u32 mask, u32 timeout);
139
140 unsigned long call_imx_sip(unsigned long id, unsigned long reg0,
141                            unsigned long reg1, unsigned long reg2);
142 unsigned long call_imx_sip_ret2(unsigned long id, unsigned long reg0,
143                                 unsigned long *reg1, unsigned long reg2,
144                                 unsigned long reg3);
145 #endif