Merge branch 'master' of git://git.denx.de/u-boot-atmel
[oweals/u-boot.git] / arch / arm / imx-common / timer.c
1 /*
2  * (C) Copyright 2007
3  * Sascha Hauer, Pengutronix
4  *
5  * (C) Copyright 2009 Freescale Semiconductor, Inc.
6  *
7  * SPDX-License-Identifier:     GPL-2.0+
8  */
9
10 #include <common.h>
11 #include <asm/io.h>
12 #include <div64.h>
13 #include <asm/arch/imx-regs.h>
14 #include <asm/arch/clock.h>
15 #include <asm/arch/sys_proto.h>
16
17 /* General purpose timers registers */
18 struct mxc_gpt {
19         unsigned int control;
20         unsigned int prescaler;
21         unsigned int status;
22         unsigned int nouse[6];
23         unsigned int counter;
24 };
25
26 static struct mxc_gpt *cur_gpt = (struct mxc_gpt *)GPT1_BASE_ADDR;
27
28 /* General purpose timers bitfields */
29 #define GPTCR_SWR               (1 << 15)       /* Software reset */
30 #define GPTCR_24MEN         (1 << 10)   /* Enable 24MHz clock input */
31 #define GPTCR_FRR               (1 << 9)        /* Freerun / restart */
32 #define GPTCR_CLKSOURCE_32      (4 << 6)        /* Clock source 32khz */
33 #define GPTCR_CLKSOURCE_OSC     (5 << 6)        /* Clock source OSC */
34 #define GPTCR_CLKSOURCE_PRE     (1 << 6)        /* Clock source PRECLK */
35 #define GPTCR_CLKSOURCE_MASK (0x7 << 6)
36 #define GPTCR_TEN               1               /* Timer enable */
37
38 #define GPTPR_PRESCALER24M_SHIFT 12
39 #define GPTPR_PRESCALER24M_MASK (0xF << GPTPR_PRESCALER24M_SHIFT)
40
41 DECLARE_GLOBAL_DATA_PTR;
42
43 static inline int gpt_has_clk_source_osc(void)
44 {
45 #if defined(CONFIG_MX6)
46         if (((is_mx6dq()) && (soc_rev() > CHIP_REV_1_0)) ||
47             is_mx6dqp() || is_mx6sdl() || is_mx6sx() || is_mx6ul())
48                 return 1;
49
50         return 0;
51 #else
52         return 0;
53 #endif
54 }
55
56 static inline ulong gpt_get_clk(void)
57 {
58 #ifdef CONFIG_MXC_GPT_HCLK
59         if (gpt_has_clk_source_osc())
60                 return MXC_HCLK >> 3;
61         else
62                 return mxc_get_clock(MXC_IPG_PERCLK);
63 #else
64         return MXC_CLK32;
65 #endif
66 }
67
68 int timer_init(void)
69 {
70         int i;
71
72         /* setup GP Timer 1 */
73         __raw_writel(GPTCR_SWR, &cur_gpt->control);
74
75         /* We have no udelay by now */
76         for (i = 0; i < 100; i++)
77                 __raw_writel(0, &cur_gpt->control);
78
79         i = __raw_readl(&cur_gpt->control);
80         i &= ~GPTCR_CLKSOURCE_MASK;
81
82 #ifdef CONFIG_MXC_GPT_HCLK
83         if (gpt_has_clk_source_osc()) {
84                 i |= GPTCR_CLKSOURCE_OSC | GPTCR_TEN;
85
86                 /* For DL/S, SX, UL, set 24Mhz OSC Enable bit and prescaler */
87                 if (is_mx6sdl() || is_mx6sx() || is_mx6ul()) {
88                         i |= GPTCR_24MEN;
89
90                         /* Produce 3Mhz clock */
91                         __raw_writel((7 << GPTPR_PRESCALER24M_SHIFT),
92                                      &cur_gpt->prescaler);
93                 }
94         } else {
95                 i |= GPTCR_CLKSOURCE_PRE | GPTCR_TEN;
96         }
97 #else
98         __raw_writel(0, &cur_gpt->prescaler); /* 32Khz */
99         i |= GPTCR_CLKSOURCE_32 | GPTCR_TEN;
100 #endif
101         __raw_writel(i, &cur_gpt->control);
102
103         gd->arch.tbl = __raw_readl(&cur_gpt->counter);
104         gd->arch.tbu = 0;
105
106         return 0;
107 }
108
109 unsigned long timer_read_counter(void)
110 {
111         return __raw_readl(&cur_gpt->counter); /* current tick value */
112 }
113
114 /*
115  * This function is derived from PowerPC code (timebase clock frequency).
116  * On ARM it returns the number of timer ticks per second.
117  */
118 ulong get_tbclk(void)
119 {
120         return gpt_get_clk();
121 }