arm: meson: imply DM_RNG
[oweals/u-boot.git] / arch / arm / Kconfig
1 menu "ARM architecture"
2         depends on ARM
3
4 config SYS_ARCH
5         default "arm"
6
7 config ARM64
8         bool
9         select PHYS_64BIT
10         select SYS_CACHE_SHIFT_6
11
12 if ARM64
13 config POSITION_INDEPENDENT
14         bool "Generate position-independent pre-relocation code"
15         select INIT_SP_RELATIVE
16         help
17           U-Boot expects to be linked to a specific hard-coded address, and to
18           be loaded to and run from that address. This option lifts that
19           restriction, thus allowing the code to be loaded to and executed
20           from almost any address. This logic relies on the relocation
21           information that is embedded in the binary to support U-Boot
22           relocating itself to the top-of-RAM later during execution.
23
24 config INIT_SP_RELATIVE
25         bool "Specify the early stack pointer relative to the .bss section"
26         help
27           U-Boot typically uses a hard-coded value for the stack pointer
28           before relocation. Enable this option to instead calculate the
29           initial SP at run-time. This is useful to avoid hard-coding addresses
30           into U-Boot, so that it can be loaded and executed at arbitrary
31           addresses and thus avoid using arbitrary addresses at runtime.
32
33           If this option is enabled, the early stack pointer is set to
34           &_bss_start with a offset value added. The offset is specified by
35           SYS_INIT_SP_BSS_OFFSET.
36
37 config SYS_INIT_SP_BSS_OFFSET
38         int "Early stack offset from the .bss base address"
39         depends on INIT_SP_RELATIVE
40         default 524288
41         help
42           This option's value is the offset added to &_bss_start in order to
43           calculate the stack pointer. This offset should be large enough so
44           that the early malloc region, global data (gd), and early stack usage
45           do not overlap any appended DTB.
46
47 config LINUX_KERNEL_IMAGE_HEADER
48         bool
49         help
50           Place a Linux kernel image header at the start of the U-Boot binary.
51           The format of the header is described in the Linux kernel source at
52           Documentation/arm64/booting.txt. This feature is useful since the
53           image header reports the amount of memory (BSS and similar) that
54           U-Boot needs to use, but which isn't part of the binary.
55
56 if LINUX_KERNEL_IMAGE_HEADER
57 config LNX_KRNL_IMG_TEXT_OFFSET_BASE
58         hex
59         help
60           The value subtracted from CONFIG_SYS_TEXT_BASE to calculate the
61           TEXT_OFFSET value written to the Linux kernel image header.
62 endif
63 endif
64
65 config GIC_V3_ITS
66         bool "ARM GICV3 ITS"
67         help
68           ARM GICV3 Interrupt translation service (ITS).
69           Basic support for programming locality specific peripheral
70           interrupts (LPI) configuration tables and enable LPI tables.
71           LPI configuration table can be used by u-boot or Linux.
72           ARM GICV3 has limitation, once the LPI table is enabled, LPI
73           configuration table can not be re-programmed, unless GICV3 reset.
74
75 config STATIC_RELA
76         bool
77         default y if ARM64 && !POSITION_INDEPENDENT
78
79 config DMA_ADDR_T_64BIT
80         bool
81         default y if ARM64
82
83 config HAS_VBAR
84         bool
85
86 config HAS_THUMB2
87         bool
88
89 # Used for compatibility with asm files copied from the kernel
90 config ARM_ASM_UNIFIED
91         bool
92         default y
93
94 # Used for compatibility with asm files copied from the kernel
95 config THUMB2_KERNEL
96         bool
97
98 config SYS_ICACHE_OFF
99         bool "Do not enable icache"
100         default n
101         help
102           Do not enable instruction cache in U-Boot.
103
104 config SPL_SYS_ICACHE_OFF
105         bool "Do not enable icache in SPL"
106         depends on SPL
107         default SYS_ICACHE_OFF
108         help
109           Do not enable instruction cache in SPL.
110
111 config SYS_DCACHE_OFF
112         bool "Do not enable dcache"
113         default n
114         help
115           Do not enable data cache in U-Boot.
116
117 config SPL_SYS_DCACHE_OFF
118         bool "Do not enable dcache in SPL"
119         depends on SPL
120         default SYS_DCACHE_OFF
121         help
122           Do not enable data cache in SPL.
123
124 config SYS_ARM_CACHE_CP15
125         bool "CP15 based cache enabling support"
126         help
127           Select this if your processor suports enabling caches by using
128           CP15 registers.
129
130 config SYS_ARM_MMU
131         bool "MMU-based Paged Memory Management Support"
132         select SYS_ARM_CACHE_CP15
133         help
134           Select if you want MMU-based virtualised addressing space
135           support via paged memory management.
136
137 config SYS_ARM_MPU
138         bool 'Use the ARM v7 PMSA Compliant MPU'
139         help
140           Some ARM systems without an MMU have instead a Memory Protection
141           Unit (MPU) that defines the type and permissions for regions of
142           memory.
143           If your CPU has an MPU then you should choose 'y' here unless you
144           know that you do not want to use the MPU.
145
146 # If set, the workarounds for these ARM errata are applied early during U-Boot
147 # startup. Note that in general these options force the workarounds to be
148 # applied; no CPU-type/version detection exists, unlike the similar options in
149 # the Linux kernel. Do not set these options unless they apply!  Also note that
150 # the following can be machine-specific errata. These do have ability to
151 # provide rudimentary version and machine-specific checks, but expect no
152 # product checks:
153 # CONFIG_ARM_ERRATA_430973
154 # CONFIG_ARM_ERRATA_454179
155 # CONFIG_ARM_ERRATA_621766
156 # CONFIG_ARM_ERRATA_798870
157 # CONFIG_ARM_ERRATA_801819
158 # CONFIG_ARM_CORTEX_A8_CVE_2017_5715
159 # CONFIG_ARM_CORTEX_A15_CVE_2017_5715
160
161 config ARM_ERRATA_430973
162         bool
163
164 config ARM_ERRATA_454179
165         bool
166
167 config ARM_ERRATA_621766
168         bool
169
170 config ARM_ERRATA_716044
171         bool
172
173 config ARM_ERRATA_725233
174         bool
175
176 config ARM_ERRATA_742230
177         bool
178
179 config ARM_ERRATA_743622
180         bool
181
182 config ARM_ERRATA_751472
183         bool
184
185 config ARM_ERRATA_761320
186         bool
187
188 config ARM_ERRATA_773022
189         bool
190
191 config ARM_ERRATA_774769
192         bool
193
194 config ARM_ERRATA_794072
195         bool
196
197 config ARM_ERRATA_798870
198         bool
199
200 config ARM_ERRATA_801819
201         bool
202
203 config ARM_ERRATA_826974
204         bool
205
206 config ARM_ERRATA_828024
207         bool
208
209 config ARM_ERRATA_829520
210         bool
211
212 config ARM_ERRATA_833069
213         bool
214
215 config ARM_ERRATA_833471
216         bool
217
218 config ARM_ERRATA_845369
219         bool
220
221 config ARM_ERRATA_852421
222         bool
223
224 config ARM_ERRATA_852423
225         bool
226
227 config ARM_ERRATA_855873
228         bool
229
230 config ARM_CORTEX_A8_CVE_2017_5715
231         bool
232
233 config ARM_CORTEX_A15_CVE_2017_5715
234         bool
235
236 config CPU_ARM720T
237         bool
238         select SYS_CACHE_SHIFT_5
239         imply SYS_ARM_MMU
240
241 config CPU_ARM920T
242         bool
243         select SYS_CACHE_SHIFT_5
244         imply SYS_ARM_MMU
245
246 config CPU_ARM926EJS
247         bool
248         select SYS_CACHE_SHIFT_5
249         imply SYS_ARM_MMU
250
251 config CPU_ARM946ES
252         bool
253         select SYS_CACHE_SHIFT_5
254         imply SYS_ARM_MMU
255
256 config CPU_ARM1136
257         bool
258         select SYS_CACHE_SHIFT_5
259         imply SYS_ARM_MMU
260
261 config CPU_ARM1176
262         bool
263         select HAS_VBAR
264         select SYS_CACHE_SHIFT_5
265         imply SYS_ARM_MMU
266
267 config CPU_V7A
268         bool
269         select HAS_THUMB2
270         select HAS_VBAR
271         select SYS_CACHE_SHIFT_6
272         imply SYS_ARM_MMU
273
274 config CPU_V7M
275         bool
276         select HAS_THUMB2
277         select SYS_ARM_MPU
278         select SYS_CACHE_SHIFT_5
279         select SYS_THUMB_BUILD
280         select THUMB2_KERNEL
281
282 config CPU_V7R
283         bool
284         select HAS_THUMB2
285         select SYS_ARM_CACHE_CP15
286         select SYS_ARM_MPU
287         select SYS_CACHE_SHIFT_6
288
289 config CPU_PXA
290         bool
291         select SYS_CACHE_SHIFT_5
292         imply SYS_ARM_MMU
293
294 config CPU_SA1100
295         bool
296         select SYS_CACHE_SHIFT_5
297         imply SYS_ARM_MMU
298
299 config SYS_CPU
300         default "arm720t" if CPU_ARM720T
301         default "arm920t" if CPU_ARM920T
302         default "arm926ejs" if CPU_ARM926EJS
303         default "arm946es" if CPU_ARM946ES
304         default "arm1136" if CPU_ARM1136
305         default "arm1176" if CPU_ARM1176
306         default "armv7" if CPU_V7A
307         default "armv7" if CPU_V7R
308         default "armv7m" if CPU_V7M
309         default "pxa" if CPU_PXA
310         default "sa1100" if CPU_SA1100
311         default "armv8" if ARM64
312
313 config SYS_ARM_ARCH
314         int
315         default 4 if CPU_ARM720T
316         default 4 if CPU_ARM920T
317         default 5 if CPU_ARM926EJS
318         default 5 if CPU_ARM946ES
319         default 6 if CPU_ARM1136
320         default 6 if CPU_ARM1176
321         default 7 if CPU_V7A
322         default 7 if CPU_V7M
323         default 7 if CPU_V7R
324         default 5 if CPU_PXA
325         default 4 if CPU_SA1100
326         default 8 if ARM64
327
328 config SYS_CACHE_SHIFT_5
329         bool
330
331 config SYS_CACHE_SHIFT_6
332         bool
333
334 config SYS_CACHE_SHIFT_7
335         bool
336
337 config SYS_CACHELINE_SIZE
338         int
339         default 128 if SYS_CACHE_SHIFT_7
340         default 64 if SYS_CACHE_SHIFT_6
341         default 32 if SYS_CACHE_SHIFT_5
342
343 config ARCH_CPU_INIT
344         bool "Enable ARCH_CPU_INIT"
345         help
346           Some architectures require a call to arch_cpu_init().
347           Say Y here to enable it
348
349 config SYS_ARCH_TIMER
350         bool "ARM Generic Timer support"
351         depends on CPU_V7A || ARM64
352         default y if ARM64
353         help
354           The ARM Generic Timer (aka arch-timer) provides an architected
355           interface to a timer source on an SoC.
356           It is mandatory for ARMv8 implementation and widely available
357           on ARMv7 systems.
358
359 config ARM_SMCCC
360         bool "Support for ARM SMC Calling Convention (SMCCC)"
361         depends on CPU_V7A || ARM64
362         select ARM_PSCI_FW
363         help
364           Say Y here if you want to enable ARM SMC Calling Convention.
365           This should be enabled if U-Boot needs to communicate with system
366           firmware (for example, PSCI) according to SMCCC.
367
368 config SEMIHOSTING
369         bool "support boot from semihosting"
370         help
371           In emulated environments, semihosting is a way for
372           the hosted environment to call out to the emulator to
373           retrieve files from the host machine.
374
375 config SYS_THUMB_BUILD
376         bool "Build U-Boot using the Thumb instruction set"
377         depends on !ARM64
378         help
379            Use this flag to build U-Boot using the Thumb instruction set for
380            ARM architectures. Thumb instruction set provides better code
381            density. For ARM architectures that support Thumb2 this flag will
382            result in Thumb2 code generated by GCC.
383
384 config SPL_SYS_THUMB_BUILD
385         bool "Build SPL using the Thumb instruction set"
386         default y if SYS_THUMB_BUILD
387         depends on !ARM64 && SPL
388         help
389            Use this flag to build SPL using the Thumb instruction set for
390            ARM architectures. Thumb instruction set provides better code
391            density. For ARM architectures that support Thumb2 this flag will
392            result in Thumb2 code generated by GCC.
393
394 config TPL_SYS_THUMB_BUILD
395         bool "Build TPL using the Thumb instruction set"
396         default y if SYS_THUMB_BUILD
397         depends on TPL && !ARM64
398         help
399            Use this flag to build TPL using the Thumb instruction set for
400            ARM architectures. Thumb instruction set provides better code
401            density. For ARM architectures that support Thumb2 this flag will
402            result in Thumb2 code generated by GCC.
403
404
405 config SYS_L2CACHE_OFF
406         bool "L2cache off"
407         help
408           If SoC does not support L2CACHE or one does not want to enable
409           L2CACHE, choose this option.
410
411 config ENABLE_ARM_SOC_BOOT0_HOOK
412         bool "prepare BOOT0 header"
413         help
414           If the SoC's BOOT0 requires a header area filled with (magic)
415           values, then choose this option, and create a file included as
416           <asm/arch/boot0.h> which contains the required assembler code.
417
418 config ARM_CORTEX_CPU_IS_UP
419         bool
420         default n
421
422 config USE_ARCH_MEMCPY
423         bool "Use an assembly optimized implementation of memcpy"
424         default y
425         depends on !ARM64
426         help
427           Enable the generation of an optimized version of memcpy.
428           Such an implementation may be faster under some conditions
429           but may increase the binary size.
430
431 config SPL_USE_ARCH_MEMCPY
432         bool "Use an assembly optimized implementation of memcpy for SPL"
433         default y if USE_ARCH_MEMCPY
434         depends on !ARM64 && SPL
435         help
436           Enable the generation of an optimized version of memcpy.
437           Such an implementation may be faster under some conditions
438           but may increase the binary size.
439
440 config TPL_USE_ARCH_MEMCPY
441         bool "Use an assembly optimized implementation of memcpy for TPL"
442         default y if USE_ARCH_MEMCPY
443         depends on !ARM64 && TPL
444         help
445           Enable the generation of an optimized version of memcpy.
446           Such an implementation may be faster under some conditions
447           but may increase the binary size.
448
449 config USE_ARCH_MEMSET
450         bool "Use an assembly optimized implementation of memset"
451         default y
452         depends on !ARM64
453         help
454           Enable the generation of an optimized version of memset.
455           Such an implementation may be faster under some conditions
456           but may increase the binary size.
457
458 config SPL_USE_ARCH_MEMSET
459         bool "Use an assembly optimized implementation of memset for SPL"
460         default y if USE_ARCH_MEMSET
461         depends on !ARM64 && SPL
462         help
463           Enable the generation of an optimized version of memset.
464           Such an implementation may be faster under some conditions
465           but may increase the binary size.
466
467 config TPL_USE_ARCH_MEMSET
468         bool "Use an assembly optimized implementation of memset for TPL"
469         default y if USE_ARCH_MEMSET
470         depends on !ARM64 && TPL
471         help
472           Enable the generation of an optimized version of memset.
473           Such an implementation may be faster under some conditions
474           but may increase the binary size.
475
476 config SET_STACK_SIZE
477         bool "Enable an option to set max stack size that can be used"
478         default y if ARCH_VERSAL || ARCH_ZYNQMP
479         help
480           This will enable an option to set max stack size that can be
481           used by U-Boot.
482
483 config STACK_SIZE
484         hex "Define max stack size that can be used by U-Boot"
485         depends on SET_STACK_SIZE
486         default 0x4000000 if ARCH_VERSAL || ARCH_ZYNQMP
487         help
488           Define Max stack size that can be used by U-Boot so that the
489           initrd_high will be calculated as base stack pointer minus this
490           stack size.
491
492 config ARM64_SUPPORT_AARCH32
493         bool "ARM64 system support AArch32 execution state"
494         depends on ARM64
495         default y if !TARGET_THUNDERX_88XX
496         help
497           This ARM64 system supports AArch32 execution state.
498
499 choice
500         prompt "Target select"
501         default TARGET_HIKEY
502
503 config ARCH_AT91
504         bool "Atmel AT91"
505         select SPL_BOARD_INIT if SPL && !TARGET_SMARTWEB
506
507 config TARGET_EDB93XX
508         bool "Support edb93xx"
509         select CPU_ARM920T
510         select PL010_SERIAL
511
512 config TARGET_ASPENITE
513         bool "Support aspenite"
514         select CPU_ARM926EJS
515
516 config TARGET_GPLUGD
517         bool "Support gplugd"
518         select CPU_ARM926EJS
519
520 config ARCH_DAVINCI
521         bool "TI DaVinci"
522         select CPU_ARM926EJS
523         imply CMD_SAVES
524         help
525           Support for TI's DaVinci platform.
526
527 config KIRKWOOD
528         bool "Marvell Kirkwood"
529         select ARCH_MISC_INIT
530         select BOARD_EARLY_INIT_F
531         select CPU_ARM926EJS
532
533 config ARCH_MVEBU
534         bool "Marvell MVEBU family (Armada XP/375/38x/3700/7K/8K)"
535         select DM
536         select DM_ETH
537         select DM_SERIAL
538         select DM_SPI
539         select DM_SPI_FLASH
540         select OF_CONTROL
541         select OF_SEPARATE
542         select SPI
543         imply CMD_DM
544
545 config TARGET_APF27
546         bool "Support apf27"
547         select CPU_ARM926EJS
548         select SUPPORT_SPL
549
550 config ORION5X
551         bool "Marvell Orion"
552         select CPU_ARM926EJS
553
554 config TARGET_SPEAR300
555         bool "Support spear300"
556         select BOARD_EARLY_INIT_F
557         select CPU_ARM926EJS
558         select PL011_SERIAL
559         imply CMD_SAVES
560
561 config TARGET_SPEAR310
562         bool "Support spear310"
563         select BOARD_EARLY_INIT_F
564         select CPU_ARM926EJS
565         select PL011_SERIAL
566         imply CMD_SAVES
567
568 config TARGET_SPEAR320
569         bool "Support spear320"
570         select BOARD_EARLY_INIT_F
571         select CPU_ARM926EJS
572         select PL011_SERIAL
573         imply CMD_SAVES
574
575 config TARGET_SPEAR600
576         bool "Support spear600"
577         select BOARD_EARLY_INIT_F
578         select CPU_ARM926EJS
579         select PL011_SERIAL
580         imply CMD_SAVES
581
582 config TARGET_STV0991
583         bool "Support stv0991"
584         select CPU_V7A
585         select DM
586         select DM_SERIAL
587         select DM_SPI
588         select DM_SPI_FLASH
589         select PL01X_SERIAL
590         select SPI
591         select SPI_FLASH
592         imply CMD_DM
593
594 config TARGET_X600
595         bool "Support x600"
596         select BOARD_LATE_INIT
597         select CPU_ARM926EJS
598         select PL011_SERIAL
599         select SUPPORT_SPL
600
601 config TARGET_FLEA3
602         bool "Support flea3"
603         select CPU_ARM1136
604
605 config TARGET_MX35PDK
606         bool "Support mx35pdk"
607         select BOARD_LATE_INIT
608         select CPU_ARM1136
609
610 config ARCH_BCM283X
611         bool "Broadcom BCM283X family"
612         select DM
613         select DM_GPIO
614         select DM_SERIAL
615         select OF_CONTROL
616         select PL01X_SERIAL
617         select SERIAL_SEARCH_ALL
618         imply CMD_DM
619         imply FAT_WRITE
620
621 config ARCH_BCM63158
622         bool "Broadcom BCM63158 family"
623         select DM
624         select OF_CONTROL
625         imply CMD_DM
626
627 config ARCH_BCM68360
628         bool "Broadcom BCM68360 family"
629         select DM
630         select OF_CONTROL
631         imply CMD_DM
632
633 config ARCH_BCM6858
634         bool "Broadcom BCM6858 family"
635         select DM
636         select OF_CONTROL
637         imply CMD_DM
638
639 config TARGET_VEXPRESS_CA15_TC2
640         bool "Support vexpress_ca15_tc2"
641         select CPU_V7A
642         select CPU_V7_HAS_NONSEC
643         select CPU_V7_HAS_VIRT
644         select PL011_SERIAL
645
646 config ARCH_BCMSTB
647         bool "Broadcom BCM7XXX family"
648         select CPU_V7A
649         select DM
650         select OF_CONTROL
651         select OF_PRIOR_STAGE
652         imply CMD_DM
653         help
654           This enables support for Broadcom ARM-based set-top box
655           chipsets, including the 7445 family of chips.
656
657 config TARGET_VEXPRESS_CA5X2
658         bool "Support vexpress_ca5x2"
659         select CPU_V7A
660         select PL011_SERIAL
661
662 config TARGET_VEXPRESS_CA9X4
663         bool "Support vexpress_ca9x4"
664         select CPU_V7A
665         select PL011_SERIAL
666
667 config TARGET_BCM23550_W1D
668         bool "Support bcm23550_w1d"
669         select CPU_V7A
670         imply CRC32_VERIFY
671         imply FAT_WRITE
672
673 config TARGET_BCM28155_AP
674         bool "Support bcm28155_ap"
675         select CPU_V7A
676         imply CRC32_VERIFY
677         imply FAT_WRITE
678
679 config TARGET_BCMCYGNUS
680         bool "Support bcmcygnus"
681         select CPU_V7A
682         imply BCM_SF2_ETH
683         imply BCM_SF2_ETH_GMAC
684         imply CMD_HASH
685         imply CRC32_VERIFY
686         imply FAT_WRITE
687         imply HASH_VERIFY
688         imply NETDEVICES
689
690 config TARGET_BCMNSP
691         bool "Support bcmnsp"
692         select CPU_V7A
693
694 config TARGET_BCMNS2
695         bool "Support Broadcom Northstar2"
696         select ARM64
697         help
698           Support for Broadcom Northstar 2 SoCs.  NS2 is a quad-core 64-bit
699           ARMv8 Cortex-A57 processors targeting a broad range of networking
700           applications.
701
702 config ARCH_EXYNOS
703         bool "Samsung EXYNOS"
704         select DM
705         select DM_GPIO
706         select DM_I2C
707         select DM_KEYBOARD
708         select DM_SERIAL
709         select DM_SPI
710         select DM_SPI_FLASH
711         select SPI
712         imply SYS_THUMB_BUILD
713         imply CMD_DM
714         imply FAT_WRITE
715
716 config ARCH_S5PC1XX
717         bool "Samsung S5PC1XX"
718         select CPU_V7A
719         select DM
720         select DM_GPIO
721         select DM_I2C
722         select DM_SERIAL
723         imply CMD_DM
724
725 config ARCH_HIGHBANK
726         bool "Calxeda Highbank"
727         select CPU_V7A
728         select PL011_SERIAL
729
730 config ARCH_INTEGRATOR
731         bool "ARM Ltd. Integrator family"
732         select DM
733         select DM_SERIAL
734         select PL01X_SERIAL
735         imply CMD_DM
736
737 config ARCH_KEYSTONE
738         bool "TI Keystone"
739         select CMD_POWEROFF
740         select CPU_V7A
741         select SUPPORT_SPL
742         select SYS_ARCH_TIMER
743         select SYS_THUMB_BUILD
744         imply CMD_MTDPARTS
745         imply CMD_SAVES
746         imply FIT
747
748 config ARCH_K3
749         bool "Texas Instruments' K3 Architecture"
750         select SPL
751         select SUPPORT_SPL
752         select FIT
753
754 config ARCH_OMAP2PLUS
755         bool "TI OMAP2+"
756         select CPU_V7A
757         select SPL_BOARD_INIT if SPL
758         select SPL_STACK_R if SPL
759         select SUPPORT_SPL
760         imply FIT
761
762 config ARCH_MESON
763         bool "Amlogic Meson"
764         imply DISTRO_DEFAULTS
765         imply DM_RNG
766         help
767           Support for the Meson SoC family developed by Amlogic Inc.,
768           targeted at media players and tablet computers. We currently
769           support the S905 (GXBaby) 64-bit SoC.
770
771 config ARCH_MEDIATEK
772         bool "MediaTek SoCs"
773         select DM
774         select OF_CONTROL
775         select SPL_DM if SPL
776         select SPL_LIBCOMMON_SUPPORT if SPL
777         select SPL_LIBGENERIC_SUPPORT if SPL
778         select SPL_OF_CONTROL if SPL
779         select SUPPORT_SPL
780         help
781           Support for the MediaTek SoCs family developed by MediaTek Inc.
782           Please refer to doc/README.mediatek for more information.
783
784 config ARCH_LPC32XX
785         bool "NXP LPC32xx platform"
786         select CPU_ARM926EJS
787         select DM
788         select DM_GPIO
789         select DM_SERIAL
790         select SPL_DM if SPL
791         select SUPPORT_SPL
792         imply CMD_DM
793
794 config ARCH_IMX8
795         bool "NXP i.MX8 platform"
796         select ARM64
797         select DM
798         select OF_CONTROL
799         select ENABLE_ARM_SOC_BOOT0_HOOK
800
801 config ARCH_IMX8M
802         bool "NXP i.MX8M platform"
803         select ARM64
804         select DM
805         select SUPPORT_SPL
806         imply CMD_DM
807
808 config ARCH_IMXRT
809         bool "NXP i.MXRT platform"
810         select CPU_V7M
811         select DM
812         select DM_SERIAL
813         select SUPPORT_SPL
814         imply CMD_DM
815
816 config ARCH_MX23
817         bool "NXP i.MX23 family"
818         select CPU_ARM926EJS
819         select PL011_SERIAL
820         select SUPPORT_SPL
821
822 config ARCH_MX25
823         bool "NXP MX25"
824         select CPU_ARM926EJS
825         imply MXC_GPIO
826
827 config ARCH_MX28
828         bool "NXP i.MX28 family"
829         select CPU_ARM926EJS
830         select PL011_SERIAL
831         select SUPPORT_SPL
832
833 config ARCH_MX31
834         bool "NXP i.MX31 family"
835         select CPU_ARM1136
836
837 config ARCH_MX7ULP
838         bool "NXP MX7ULP"
839         select CPU_V7A
840         select ROM_UNIFIED_SECTIONS
841         imply MXC_GPIO
842         imply SYS_THUMB_BUILD
843
844 config ARCH_MX7
845         bool "Freescale MX7"
846         select ARCH_MISC_INIT
847         select BOARD_EARLY_INIT_F
848         select CPU_V7A
849         select SYS_FSL_HAS_SEC if IMX_HAB
850         select SYS_FSL_SEC_COMPAT_4
851         select SYS_FSL_SEC_LE
852         imply MXC_GPIO
853         imply SYS_THUMB_BUILD
854
855 config ARCH_MX6
856         bool "Freescale MX6"
857         select CPU_V7A
858         select SYS_FSL_HAS_SEC if IMX_HAB
859         select SYS_FSL_SEC_COMPAT_4
860         select SYS_FSL_SEC_LE
861         imply MXC_GPIO
862         imply SYS_THUMB_BUILD
863
864 if ARCH_MX6
865 config SPL_LDSCRIPT
866         default "arch/arm/mach-omap2/u-boot-spl.lds"
867 endif
868
869 config ARCH_MX5
870         bool "Freescale MX5"
871         select BOARD_EARLY_INIT_F
872         select CPU_V7A
873         imply MXC_GPIO
874
875 config ARCH_OWL
876         bool "Actions Semi OWL SoCs"
877         select ARM64
878         select DM
879         select DM_SERIAL
880         select OF_CONTROL
881         imply CMD_DM
882
883 config ARCH_QEMU
884         bool "QEMU Virtual Platform"
885         select ARCH_SUPPORT_TFABOOT
886         select DM
887         select DM_SERIAL
888         select OF_CONTROL
889         select PL01X_SERIAL
890         imply CMD_DM
891         imply DM_RTC
892         imply RTC_PL031
893
894 config ARCH_RMOBILE
895         bool "Renesas ARM SoCs"
896         select BOARD_EARLY_INIT_F if !RZA1
897         select DM
898         select DM_SERIAL
899         imply CMD_DM
900         imply FAT_WRITE
901         imply SYS_THUMB_BUILD
902         imply ARCH_MISC_INIT if DISPLAY_CPUINFO
903
904 config TARGET_S32V234EVB
905         bool "Support s32v234evb"
906         select ARM64
907         select SYS_FSL_ERRATUM_ESDHC111
908
909 config ARCH_SNAPDRAGON
910         bool "Qualcomm Snapdragon SoCs"
911         select ARM64
912         select DM
913         select DM_GPIO
914         select DM_SERIAL
915         select MSM_SMEM
916         select OF_CONTROL
917         select OF_SEPARATE
918         select SMEM
919         select SPMI
920         imply CMD_DM
921
922 config ARCH_SOCFPGA
923         bool "Altera SOCFPGA family"
924         select ARCH_EARLY_INIT_R
925         select ARCH_MISC_INIT if !TARGET_SOCFPGA_ARRIA10
926         select ARM64 if TARGET_SOCFPGA_STRATIX10 || TARGET_SOCFPGA_AGILEX
927         select CPU_V7A if TARGET_SOCFPGA_GEN5 || TARGET_SOCFPGA_ARRIA10
928         select DM
929         select DM_SERIAL
930         select ENABLE_ARM_SOC_BOOT0_HOOK if TARGET_SOCFPGA_GEN5 || TARGET_SOCFPGA_ARRIA10
931         select OF_CONTROL
932         select SPL_DM_RESET if DM_RESET
933         select SPL_DM_SERIAL
934         select SPL_LIBCOMMON_SUPPORT
935         select SPL_LIBGENERIC_SUPPORT
936         select SPL_NAND_SUPPORT if SPL_NAND_DENALI
937         select SPL_OF_CONTROL
938         select SPL_SEPARATE_BSS if TARGET_SOCFPGA_STRATIX10 || TARGET_SOCFPGA_AGILEX
939         select SPL_SERIAL_SUPPORT
940         select SPL_SYSRESET
941         select SPL_WATCHDOG_SUPPORT
942         select SUPPORT_SPL
943         select SYS_NS16550
944         select SYS_THUMB_BUILD if TARGET_SOCFPGA_GEN5 || TARGET_SOCFPGA_ARRIA10
945         select SYSRESET
946         select SYSRESET_SOCFPGA if TARGET_SOCFPGA_GEN5 || TARGET_SOCFPGA_ARRIA10
947         select SYSRESET_SOCFPGA_S10 if TARGET_SOCFPGA_STRATIX10
948         imply CMD_DM
949         imply CMD_MTDPARTS
950         imply CRC32_VERIFY
951         imply DM_SPI
952         imply DM_SPI_FLASH
953         imply FAT_WRITE
954         imply SPL
955         imply SPL_DM
956         imply SPL_LIBDISK_SUPPORT
957         imply SPL_MMC_SUPPORT
958         imply SYS_MMCSD_RAW_MODE_U_BOOT_USE_PARTITION
959         imply SYS_MMCSD_RAW_MODE_U_BOOT_USE_PARTITION_TYPE
960         imply SPL_SPI_FLASH_SUPPORT
961         imply SPL_SPI_SUPPORT
962         imply L2X0_CACHE
963
964 config ARCH_SUNXI
965         bool "Support sunxi (Allwinner) SoCs"
966         select BINMAN
967         select CMD_GPIO
968         select CMD_MMC if MMC
969         select CMD_USB if DISTRO_DEFAULTS
970         select CLK
971         select DM
972         select DM_ETH
973         select DM_GPIO
974         select DM_KEYBOARD
975         select DM_MMC if MMC
976         select DM_SCSI if SCSI
977         select DM_SERIAL
978         select DM_USB if DISTRO_DEFAULTS
979         select OF_BOARD_SETUP
980         select OF_CONTROL
981         select OF_SEPARATE
982         select SPECIFY_CONSOLE_INDEX
983         select SPL_STACK_R if SPL
984         select SPL_SYS_MALLOC_SIMPLE if SPL
985         select SPL_SYS_THUMB_BUILD if !ARM64
986         select SUNXI_GPIO
987         select SYS_NS16550
988         select SYS_THUMB_BUILD if !ARM64
989         select USB if DISTRO_DEFAULTS
990         select USB_KEYBOARD if DISTRO_DEFAULTS
991         select USB_STORAGE if DISTRO_DEFAULTS
992         select SPL_USE_TINY_PRINTF
993         select USE_PREBOOT
994         select SYS_RELOC_GD_ENV_ADDR
995         imply CMD_DM
996         imply CMD_GPT
997         imply CMD_UBI if MTD_RAW_NAND
998         imply DISTRO_DEFAULTS
999         imply FAT_WRITE
1000         imply FIT
1001         imply OF_LIBFDT_OVERLAY
1002         imply PRE_CONSOLE_BUFFER
1003         imply SPL_GPIO_SUPPORT
1004         imply SPL_LIBCOMMON_SUPPORT
1005         imply SPL_LIBGENERIC_SUPPORT
1006         imply SPL_MMC_SUPPORT if MMC
1007         imply SPL_POWER_SUPPORT
1008         imply SPL_SERIAL_SUPPORT
1009         imply USB_GADGET
1010
1011 config ARCH_U8500
1012         bool "ST-Ericsson U8500 Series"
1013         select CPU_V7A
1014         select DM
1015         select DM_GPIO
1016         select DM_MMC if MMC
1017         select DM_SERIAL
1018         select DM_USB if USB
1019         select OF_CONTROL
1020         select SYSRESET
1021         select TIMER
1022         imply ARM_PL180_MMCI
1023         imply DM_RTC
1024         imply NOMADIK_MTU_TIMER
1025         imply PL01X_SERIAL
1026         imply RTC_PL031
1027         imply SYSRESET_SYSCON
1028
1029 config ARCH_VERSAL
1030         bool "Support Xilinx Versal Platform"
1031         select ARM64
1032         select CLK
1033         select DM
1034         select DM_ETH if NET
1035         select DM_MMC if MMC
1036         select DM_SERIAL
1037         select OF_CONTROL
1038         imply BOARD_LATE_INIT
1039
1040 config ARCH_VF610
1041         bool "Freescale Vybrid"
1042         select CPU_V7A
1043         select SYS_FSL_ERRATUM_ESDHC111
1044         imply CMD_MTDPARTS
1045         imply MTD_RAW_NAND
1046
1047 config ARCH_ZYNQ
1048         bool "Xilinx Zynq based platform"
1049         select CLK
1050         select CLK_ZYNQ
1051         select CPU_V7A
1052         select DM
1053         select DM_ETH if NET
1054         select DM_MMC if MMC
1055         select DM_SERIAL
1056         select DM_SPI
1057         select DM_SPI_FLASH
1058         select DM_USB if USB
1059         select OF_CONTROL
1060         select SPI
1061         select SPL_BOARD_INIT if SPL
1062         select SPL_CLK if SPL
1063         select SPL_DM if SPL
1064         select SPL_OF_CONTROL if SPL
1065         select SPL_SEPARATE_BSS if SPL
1066         select SUPPORT_SPL
1067         imply ARCH_EARLY_INIT_R
1068         imply BOARD_LATE_INIT
1069         imply CMD_CLK
1070         imply CMD_DM
1071         imply CMD_SPL
1072         imply FAT_WRITE
1073
1074 config ARCH_ZYNQMP_R5
1075         bool "Xilinx ZynqMP R5 based platform"
1076         select CLK
1077         select CPU_V7R
1078         select DM
1079         select DM_ETH if NET
1080         select DM_MMC if MMC
1081         select DM_SERIAL
1082         select OF_CONTROL
1083         imply CMD_DM
1084         imply DM_USB_GADGET
1085
1086 config ARCH_ZYNQMP
1087         bool "Xilinx ZynqMP based platform"
1088         select ARM64
1089         select CLK
1090         select DM
1091         select DM_ETH if NET
1092         select DM_MAILBOX
1093         select DM_MMC if MMC
1094         select DM_SERIAL
1095         select DM_SPI if SPI
1096         select DM_SPI_FLASH if DM_SPI
1097         select DM_USB if USB
1098         select FIRMWARE
1099         select OF_CONTROL
1100         select SPL_BOARD_INIT if SPL
1101         select SPL_CLK if SPL
1102         select SPL_DM_MAILBOX if SPL
1103         select SPL_FIRMWARE if SPL
1104         select SPL_SEPARATE_BSS if SPL
1105         select SUPPORT_SPL
1106         select ZYNQMP_IPI
1107         imply BOARD_LATE_INIT
1108         imply CMD_DM
1109         imply FAT_WRITE
1110         imply MP
1111         imply DM_USB_GADGET
1112
1113 config TEGRA
1114         bool "NVIDIA Tegra"
1115         imply DISTRO_DEFAULTS
1116         imply FAT_WRITE
1117
1118 config TARGET_VEXPRESS64_AEMV8A
1119         bool "Support vexpress_aemv8a"
1120         select ARM64
1121         select PL01X_SERIAL
1122
1123 config TARGET_VEXPRESS64_BASE_FVP
1124         bool "Support Versatile Express ARMv8a FVP BASE model"
1125         select ARM64
1126         select PL01X_SERIAL
1127         select SEMIHOSTING
1128
1129 config TARGET_VEXPRESS64_JUNO
1130         bool "Support Versatile Express Juno Development Platform"
1131         select ARM64
1132         select PL01X_SERIAL
1133
1134 config TARGET_LS2080A_EMU
1135         bool "Support ls2080a_emu"
1136         select ARCH_LS2080A
1137         select ARM64
1138         select ARMV8_MULTIENTRY
1139         select FSL_DDR_SYNC_REFRESH
1140         help
1141           Support for Freescale LS2080A_EMU platform.
1142           The LS2080A Development System (EMULATOR) is a pre-silicon
1143           development platform that supports the QorIQ LS2080A
1144           Layerscape Architecture processor.
1145
1146 config TARGET_LS2080A_SIMU
1147         bool "Support ls2080a_simu"
1148         select ARCH_LS2080A
1149         select ARM64
1150         select ARMV8_MULTIENTRY
1151         select BOARD_LATE_INIT
1152         help
1153           Support for Freescale LS2080A_SIMU platform.
1154           The LS2080A Development System (QDS) is a pre silicon
1155           development platform that supports the QorIQ LS2080A
1156           Layerscape Architecture processor.
1157
1158 config TARGET_LS1088AQDS
1159         bool "Support ls1088aqds"
1160         select ARCH_LS1088A
1161         select ARM64
1162         select ARMV8_MULTIENTRY
1163         select ARCH_SUPPORT_TFABOOT
1164         select BOARD_LATE_INIT
1165         select SUPPORT_SPL
1166         select FSL_DDR_INTERACTIVE if !SD_BOOT
1167         help
1168           Support for NXP LS1088AQDS platform.
1169           The LS1088A Development System (QDS) is a high-performance
1170           development platform that supports the QorIQ LS1088A
1171           Layerscape Architecture processor.
1172
1173 config TARGET_LS2080AQDS
1174         bool "Support ls2080aqds"
1175         select ARCH_LS2080A
1176         select ARM64
1177         select ARMV8_MULTIENTRY
1178         select ARCH_SUPPORT_TFABOOT
1179         select BOARD_LATE_INIT
1180         select SUPPORT_SPL
1181         imply SCSI
1182         imply SCSI_AHCI
1183         select FSL_DDR_BIST
1184         select FSL_DDR_INTERACTIVE if !SPL
1185         help
1186           Support for Freescale LS2080AQDS platform.
1187           The LS2080A Development System (QDS) is a high-performance
1188           development platform that supports the QorIQ LS2080A
1189           Layerscape Architecture processor.
1190
1191 config TARGET_LS2080ARDB
1192         bool "Support ls2080ardb"
1193         select ARCH_LS2080A
1194         select ARM64
1195         select ARMV8_MULTIENTRY
1196         select ARCH_SUPPORT_TFABOOT
1197         select BOARD_LATE_INIT
1198         select SUPPORT_SPL
1199         select FSL_DDR_BIST
1200         select FSL_DDR_INTERACTIVE if !SPL
1201         imply SCSI
1202         imply SCSI_AHCI
1203         help
1204           Support for Freescale LS2080ARDB platform.
1205           The LS2080A Reference design board (RDB) is a high-performance
1206           development platform that supports the QorIQ LS2080A
1207           Layerscape Architecture processor.
1208
1209 config TARGET_LS2081ARDB
1210         bool "Support ls2081ardb"
1211         select ARCH_LS2080A
1212         select ARM64
1213         select ARMV8_MULTIENTRY
1214         select BOARD_LATE_INIT
1215         select SUPPORT_SPL
1216         help
1217           Support for Freescale LS2081ARDB platform.
1218           The LS2081A Reference design board (RDB) is a high-performance
1219           development platform that supports the QorIQ LS2081A/LS2041A
1220           Layerscape Architecture processor.
1221
1222 config TARGET_LX2160ARDB
1223         bool "Support lx2160ardb"
1224         select ARCH_LX2160A
1225         select ARM64
1226         select ARMV8_MULTIENTRY
1227         select ARCH_SUPPORT_TFABOOT
1228         select BOARD_LATE_INIT
1229         help
1230           Support for NXP LX2160ARDB platform.
1231           The lx2160ardb (LX2160A Reference design board (RDB)
1232           is a high-performance development platform that supports the
1233           QorIQ LX2160A/LX2120A/LX2080A Layerscape Architecture processor.
1234
1235 config TARGET_LX2160AQDS
1236         bool "Support lx2160aqds"
1237         select ARCH_LX2160A
1238         select ARM64
1239         select ARMV8_MULTIENTRY
1240         select ARCH_SUPPORT_TFABOOT
1241         select BOARD_LATE_INIT
1242         help
1243           Support for NXP LX2160AQDS platform.
1244           The lx2160aqds (LX2160A QorIQ Development System (QDS)
1245           is a high-performance development platform that supports the
1246           QorIQ LX2160A/LX2120A/LX2080A Layerscape Architecture processor.
1247
1248 config TARGET_HIKEY
1249         bool "Support HiKey 96boards Consumer Edition Platform"
1250         select ARM64
1251         select DM
1252         select DM_GPIO
1253         select DM_SERIAL
1254         select OF_CONTROL
1255         select PL01X_SERIAL
1256         select SPECIFY_CONSOLE_INDEX
1257         imply CMD_DM
1258           help
1259           Support for HiKey 96boards platform. It features a HI6220
1260           SoC, with 8xA53 CPU, mali450 gpu, and 1GB RAM.
1261
1262 config TARGET_HIKEY960
1263         bool "Support HiKey960 96boards Consumer Edition Platform"
1264         select ARM64
1265         select DM
1266         select DM_SERIAL
1267         select OF_CONTROL
1268         select PL01X_SERIAL
1269         imply CMD_DM
1270           help
1271           Support for HiKey960 96boards platform. It features a HI3660
1272           SoC, with 4xA73 CPU, 4xA53 CPU, MALI-G71 GPU, and 3GB RAM.
1273
1274 config TARGET_POPLAR
1275         bool "Support Poplar 96boards Enterprise Edition Platform"
1276         select ARM64
1277         select DM
1278         select DM_SERIAL
1279         select DM_USB
1280         select OF_CONTROL
1281         select PL01X_SERIAL
1282         imply CMD_DM
1283           help
1284           Support for Poplar 96boards EE platform. It features a HI3798cv200
1285           SoC, with 4xA53 CPU, 1GB RAM and the high performance Mali T720 GPU
1286           making it capable of running any commercial set-top solution based on
1287           Linux or Android.
1288
1289 config TARGET_LS1012AQDS
1290         bool "Support ls1012aqds"
1291         select ARCH_LS1012A
1292         select ARM64
1293         select ARCH_SUPPORT_TFABOOT
1294         select BOARD_LATE_INIT
1295         help
1296           Support for Freescale LS1012AQDS platform.
1297           The LS1012A Development System (QDS) is a high-performance
1298           development platform that supports the QorIQ LS1012A
1299           Layerscape Architecture processor.
1300
1301 config TARGET_LS1012ARDB
1302         bool "Support ls1012ardb"
1303         select ARCH_LS1012A
1304         select ARM64
1305         select ARCH_SUPPORT_TFABOOT
1306         select BOARD_LATE_INIT
1307         imply SCSI
1308         imply SCSI_AHCI
1309         help
1310           Support for Freescale LS1012ARDB platform.
1311           The LS1012A Reference design board (RDB) is a high-performance
1312           development platform that supports the QorIQ LS1012A
1313           Layerscape Architecture processor.
1314
1315 config TARGET_LS1012A2G5RDB
1316         bool "Support ls1012a2g5rdb"
1317         select ARCH_LS1012A
1318         select ARM64
1319         select ARCH_SUPPORT_TFABOOT
1320         select BOARD_LATE_INIT
1321         imply SCSI
1322         help
1323           Support for Freescale LS1012A2G5RDB platform.
1324           The LS1012A 2G5 Reference design board (RDB) is a high-performance
1325           development platform that supports the QorIQ LS1012A
1326           Layerscape Architecture processor.
1327
1328 config TARGET_LS1012AFRWY
1329         bool "Support ls1012afrwy"
1330         select ARCH_LS1012A
1331         select ARM64
1332         select ARCH_SUPPORT_TFABOOT
1333         select BOARD_LATE_INIT
1334         imply SCSI
1335         imply SCSI_AHCI
1336         help
1337          Support for Freescale LS1012AFRWY platform.
1338          The LS1012A FRWY board (FRWY) is a high-performance
1339          development platform that supports the QorIQ LS1012A
1340          Layerscape Architecture processor.
1341
1342 config TARGET_LS1012AFRDM
1343         bool "Support ls1012afrdm"
1344         select ARCH_LS1012A
1345         select ARM64
1346         select ARCH_SUPPORT_TFABOOT
1347         help
1348           Support for Freescale LS1012AFRDM platform.
1349           The LS1012A Freedom  board (FRDM) is a high-performance
1350           development platform that supports the QorIQ LS1012A
1351           Layerscape Architecture processor.
1352
1353 config TARGET_LS1028AQDS
1354         bool "Support ls1028aqds"
1355         select ARCH_LS1028A
1356         select ARM64
1357         select ARMV8_MULTIENTRY
1358         select ARCH_SUPPORT_TFABOOT
1359         select BOARD_LATE_INIT
1360         help
1361           Support for Freescale LS1028AQDS platform
1362           The LS1028A Development System (QDS) is a high-performance
1363           development platform that supports the QorIQ LS1028A
1364           Layerscape Architecture processor.
1365
1366 config TARGET_LS1028ARDB
1367         bool "Support ls1028ardb"
1368         select ARCH_LS1028A
1369         select ARM64
1370         select ARMV8_MULTIENTRY
1371         select ARCH_SUPPORT_TFABOOT
1372         select BOARD_LATE_INIT
1373         help
1374           Support for Freescale LS1028ARDB platform
1375           The LS1028A Development System (RDB) is a high-performance
1376           development platform that supports the QorIQ LS1028A
1377           Layerscape Architecture processor.
1378
1379 config TARGET_LS1088ARDB
1380         bool "Support ls1088ardb"
1381         select ARCH_LS1088A
1382         select ARM64
1383         select ARMV8_MULTIENTRY
1384         select ARCH_SUPPORT_TFABOOT
1385         select BOARD_LATE_INIT
1386         select SUPPORT_SPL
1387         select FSL_DDR_INTERACTIVE if !SD_BOOT
1388         help
1389           Support for NXP LS1088ARDB platform.
1390           The LS1088A Reference design board (RDB) is a high-performance
1391           development platform that supports the QorIQ LS1088A
1392           Layerscape Architecture processor.
1393
1394 config TARGET_LS1021AQDS
1395         bool "Support ls1021aqds"
1396         select ARCH_LS1021A
1397         select ARCH_SUPPORT_PSCI
1398         select BOARD_EARLY_INIT_F
1399         select BOARD_LATE_INIT
1400         select CPU_V7A
1401         select CPU_V7_HAS_NONSEC
1402         select CPU_V7_HAS_VIRT
1403         select LS1_DEEP_SLEEP
1404         select SUPPORT_SPL
1405         select SYS_FSL_DDR
1406         select FSL_DDR_INTERACTIVE
1407         imply SCSI
1408
1409 config TARGET_LS1021ATWR
1410         bool "Support ls1021atwr"
1411         select ARCH_LS1021A
1412         select ARCH_SUPPORT_PSCI
1413         select BOARD_EARLY_INIT_F
1414         select BOARD_LATE_INIT
1415         select CPU_V7A
1416         select CPU_V7_HAS_NONSEC
1417         select CPU_V7_HAS_VIRT
1418         select LS1_DEEP_SLEEP
1419         select SUPPORT_SPL
1420         imply SCSI
1421
1422 config TARGET_LS1021ATSN
1423         bool "Support ls1021atsn"
1424         select ARCH_LS1021A
1425         select ARCH_SUPPORT_PSCI
1426         select BOARD_EARLY_INIT_F
1427         select BOARD_LATE_INIT
1428         select CPU_V7A
1429         select CPU_V7_HAS_NONSEC
1430         select CPU_V7_HAS_VIRT
1431         select LS1_DEEP_SLEEP
1432         select SUPPORT_SPL
1433         imply SCSI
1434
1435 config TARGET_LS1021AIOT
1436         bool "Support ls1021aiot"
1437         select ARCH_LS1021A
1438         select ARCH_SUPPORT_PSCI
1439         select BOARD_LATE_INIT
1440         select CPU_V7A
1441         select CPU_V7_HAS_NONSEC
1442         select CPU_V7_HAS_VIRT
1443         select SUPPORT_SPL
1444         imply SCSI
1445         help
1446           Support for Freescale LS1021AIOT platform.
1447           The LS1021A Freescale board (IOT) is a high-performance
1448           development platform that supports the QorIQ LS1021A
1449           Layerscape Architecture processor.
1450
1451 config TARGET_LS1043AQDS
1452         bool "Support ls1043aqds"
1453         select ARCH_LS1043A
1454         select ARM64
1455         select ARMV8_MULTIENTRY
1456         select ARCH_SUPPORT_TFABOOT
1457         select BOARD_EARLY_INIT_F
1458         select BOARD_LATE_INIT
1459         select SUPPORT_SPL
1460         select FSL_DDR_INTERACTIVE if !SPL
1461         imply SCSI
1462         imply SCSI_AHCI
1463         help
1464           Support for Freescale LS1043AQDS platform.
1465
1466 config TARGET_LS1043ARDB
1467         bool "Support ls1043ardb"
1468         select ARCH_LS1043A
1469         select ARM64
1470         select ARMV8_MULTIENTRY
1471         select ARCH_SUPPORT_TFABOOT
1472         select BOARD_EARLY_INIT_F
1473         select BOARD_LATE_INIT
1474         select SUPPORT_SPL
1475         help
1476           Support for Freescale LS1043ARDB platform.
1477
1478 config TARGET_LS1046AQDS
1479         bool "Support ls1046aqds"
1480         select ARCH_LS1046A
1481         select ARM64
1482         select ARMV8_MULTIENTRY
1483         select ARCH_SUPPORT_TFABOOT
1484         select BOARD_EARLY_INIT_F
1485         select BOARD_LATE_INIT
1486         select DM_SPI_FLASH if DM_SPI
1487         select SUPPORT_SPL
1488         select FSL_DDR_BIST if !SPL
1489         select FSL_DDR_INTERACTIVE  if !SPL
1490         select FSL_DDR_INTERACTIVE if !SPL
1491         imply SCSI
1492         help
1493           Support for Freescale LS1046AQDS platform.
1494           The LS1046A Development System (QDS) is a high-performance
1495           development platform that supports the QorIQ LS1046A
1496           Layerscape Architecture processor.
1497
1498 config TARGET_LS1046ARDB
1499         bool "Support ls1046ardb"
1500         select ARCH_LS1046A
1501         select ARM64
1502         select ARMV8_MULTIENTRY
1503         select ARCH_SUPPORT_TFABOOT
1504         select BOARD_EARLY_INIT_F
1505         select BOARD_LATE_INIT
1506         select DM_SPI_FLASH if DM_SPI
1507         select POWER_MC34VR500
1508         select SUPPORT_SPL
1509         select FSL_DDR_BIST
1510         select FSL_DDR_INTERACTIVE if !SPL
1511         imply SCSI
1512         help
1513           Support for Freescale LS1046ARDB platform.
1514           The LS1046A Reference Design Board (RDB) is a high-performance
1515           development platform that supports the QorIQ LS1046A
1516           Layerscape Architecture processor.
1517
1518 config TARGET_LS1046AFRWY
1519         bool "Support ls1046afrwy"
1520         select ARCH_LS1046A
1521         select ARM64
1522         select ARMV8_MULTIENTRY
1523         select ARCH_SUPPORT_TFABOOT
1524         select BOARD_EARLY_INIT_F
1525         select BOARD_LATE_INIT
1526         select DM_SPI_FLASH if DM_SPI
1527         imply SCSI
1528         help
1529           Support for Freescale LS1046AFRWY platform.
1530           The LS1046A Freeway Board (FRWY) is a high-performance
1531           development platform that supports the QorIQ LS1046A
1532           Layerscape Architecture processor.
1533
1534 config TARGET_COLIBRI_PXA270
1535         bool "Support colibri_pxa270"
1536         select CPU_PXA
1537
1538 config ARCH_UNIPHIER
1539         bool "Socionext UniPhier SoCs"
1540         select BOARD_LATE_INIT
1541         select DM
1542         select DM_GPIO
1543         select DM_I2C
1544         select DM_MMC
1545         select DM_MTD
1546         select DM_RESET
1547         select DM_SERIAL
1548         select DM_USB
1549         select OF_BOARD_SETUP
1550         select OF_CONTROL
1551         select OF_LIBFDT
1552         select PINCTRL
1553         select SPL_BOARD_INIT if SPL
1554         select SPL_DM if SPL
1555         select SPL_LIBCOMMON_SUPPORT if SPL
1556         select SPL_LIBGENERIC_SUPPORT if SPL
1557         select SPL_OF_CONTROL if SPL
1558         select SPL_PINCTRL if SPL
1559         select SUPPORT_SPL
1560         imply CMD_DM
1561         imply DISTRO_DEFAULTS
1562         imply FAT_WRITE
1563         help
1564           Support for UniPhier SoC family developed by Socionext Inc.
1565           (formerly, System LSI Business Division of Panasonic Corporation)
1566
1567 config STM32
1568         bool "Support STMicroelectronics STM32 MCU with cortex M"
1569         select CPU_V7M
1570         select DM
1571         select DM_SERIAL
1572         imply CMD_DM
1573
1574 config ARCH_STI
1575         bool "Support STMicrolectronics SoCs"
1576         select BLK
1577         select CPU_V7A
1578         select DM
1579         select DM_MMC
1580         select DM_RESET
1581         select DM_SERIAL
1582         imply CMD_DM
1583         help
1584           Support for STMicroelectronics STiH407/10 SoC family.
1585           This SoC is used on Linaro 96Board STiH410-B2260
1586
1587 config ARCH_STM32MP
1588         bool "Support STMicroelectronics STM32MP Socs with cortex A"
1589         select ARCH_MISC_INIT
1590         select BOARD_LATE_INIT
1591         select CLK
1592         select DM
1593         select DM_GPIO
1594         select DM_RESET
1595         select DM_SERIAL
1596         select MISC
1597         select OF_CONTROL
1598         select OF_LIBFDT
1599         select OF_SYSTEM_SETUP
1600         select PINCTRL
1601         select REGMAP
1602         select SUPPORT_SPL
1603         select SYSCON
1604         select SYSRESET
1605         select SYS_THUMB_BUILD
1606         imply SPL_SYSRESET
1607         imply CMD_DM
1608         imply CMD_POWEROFF
1609         imply OF_LIBFDT_OVERLAY
1610         imply ENV_VARS_UBOOT_RUNTIME_CONFIG
1611         imply USE_PREBOOT
1612         help
1613           Support for STM32MP SoC family developed by STMicroelectronics,
1614           MPUs based on ARM cortex A core
1615           U-BOOT is running in DDR, loaded by the First Stage BootLoader (FSBL).
1616           FSBL can be TF-A: Trusted Firmware for Cortex A, for trusted boot
1617           chain.
1618           SPL is the unsecure FSBL for the basic boot chain.
1619
1620 config ARCH_ROCKCHIP
1621         bool "Support Rockchip SoCs"
1622         select BLK
1623         select BINMAN if !ARM64
1624         select DM
1625         select DM_GPIO
1626         select DM_I2C
1627         select DM_MMC
1628         select DM_PWM
1629         select DM_REGULATOR
1630         select DM_SERIAL
1631         select DM_SPI
1632         select DM_SPI_FLASH
1633         select DM_USB if USB
1634         select ENABLE_ARM_SOC_BOOT0_HOOK
1635         select OF_CONTROL
1636         select SPI
1637         select SPL_DM if SPL
1638         select SYS_MALLOC_F
1639         select SYS_THUMB_BUILD if !ARM64
1640         imply ADC
1641         imply CMD_DM
1642         imply DEBUG_UART_BOARD_INIT
1643         imply DISTRO_DEFAULTS
1644         imply FAT_WRITE
1645         imply SARADC_ROCKCHIP
1646         imply SPL_SYSRESET
1647         imply SPL_SYS_MALLOC_SIMPLE
1648         imply SYS_NS16550
1649         imply TPL_SYSRESET
1650         imply USB_FUNCTION_FASTBOOT
1651
1652 config TARGET_THUNDERX_88XX
1653         bool "Support ThunderX 88xx"
1654         select ARM64
1655         select OF_CONTROL
1656         select PL01X_SERIAL
1657         select SYS_CACHE_SHIFT_7
1658
1659 config ARCH_ASPEED
1660         bool "Support Aspeed SoCs"
1661         select DM
1662         select OF_CONTROL
1663         imply CMD_DM
1664
1665 config TARGET_DURIAN
1666         bool "Support Phytium Durian Platform"
1667         select ARM64
1668         help
1669           Support for durian platform.
1670           It has 2GB Sdram, uart and pcie.
1671
1672 config TARGET_PRESIDIO_ASIC
1673         bool "Support Cortina Presidio ASIC Platform"
1674         select ARM64
1675
1676 endchoice
1677
1678 config ARCH_SUPPORT_TFABOOT
1679         bool
1680
1681 config TFABOOT
1682         bool "Support for booting from TF-A"
1683         depends on ARCH_SUPPORT_TFABOOT
1684         default n
1685         help
1686           Enabling this will make a U-Boot binary that is capable of being
1687           booted via TF-A (Trusted Firmware for Cortex-A).
1688
1689 config TI_SECURE_DEVICE
1690         bool "HS Device Type Support"
1691         depends on ARCH_KEYSTONE || ARCH_OMAP2PLUS || ARCH_K3
1692         help
1693           If a high secure (HS) device type is being used, this config
1694           must be set. This option impacts various aspects of the
1695           build system (to create signed boot images that can be
1696           authenticated) and the code. See the doc/README.ti-secure
1697           file for further details.
1698
1699 if AM43XX || AM33XX || OMAP54XX || ARCH_KEYSTONE
1700 config ISW_ENTRY_ADDR
1701         hex "Address in memory or XIP address of bootloader entry point"
1702         default 0x402F4000 if AM43XX
1703         default 0x402F0400 if AM33XX
1704         default 0x40301350 if OMAP54XX
1705         help
1706           After any reset, the boot ROM searches the boot media for a valid
1707           boot image. For non-XIP devices, the ROM then copies the image into
1708           internal memory. For all boot modes, after the ROM processes the
1709           boot image it eventually computes the entry point address depending
1710           on the device type (secure/non-secure), boot media (xip/non-xip) and
1711           image headers.
1712 endif
1713
1714 source "arch/arm/mach-aspeed/Kconfig"
1715
1716 source "arch/arm/mach-at91/Kconfig"
1717
1718 source "arch/arm/mach-bcm283x/Kconfig"
1719
1720 source "arch/arm/mach-bcmstb/Kconfig"
1721
1722 source "arch/arm/mach-davinci/Kconfig"
1723
1724 source "arch/arm/mach-exynos/Kconfig"
1725
1726 source "arch/arm/mach-highbank/Kconfig"
1727
1728 source "arch/arm/mach-integrator/Kconfig"
1729
1730 source "arch/arm/mach-k3/Kconfig"
1731
1732 source "arch/arm/mach-keystone/Kconfig"
1733
1734 source "arch/arm/mach-kirkwood/Kconfig"
1735
1736 source "arch/arm/cpu/arm926ejs/lpc32xx/Kconfig"
1737
1738 source "arch/arm/mach-mvebu/Kconfig"
1739
1740 source "arch/arm/cpu/armv7/ls102xa/Kconfig"
1741
1742 source "arch/arm/mach-imx/mx2/Kconfig"
1743
1744 source "arch/arm/mach-imx/mx3/Kconfig"
1745
1746 source "arch/arm/mach-imx/mx5/Kconfig"
1747
1748 source "arch/arm/mach-imx/mx6/Kconfig"
1749
1750 source "arch/arm/mach-imx/mx7/Kconfig"
1751
1752 source "arch/arm/mach-imx/mx7ulp/Kconfig"
1753
1754 source "arch/arm/mach-imx/imx8/Kconfig"
1755
1756 source "arch/arm/mach-imx/imx8m/Kconfig"
1757
1758 source "arch/arm/mach-imx/imxrt/Kconfig"
1759
1760 source "arch/arm/mach-imx/mxs/Kconfig"
1761
1762 source "arch/arm/mach-omap2/Kconfig"
1763
1764 source "arch/arm/cpu/armv8/fsl-layerscape/Kconfig"
1765
1766 source "arch/arm/mach-orion5x/Kconfig"
1767
1768 source "arch/arm/mach-owl/Kconfig"
1769
1770 source "arch/arm/mach-rmobile/Kconfig"
1771
1772 source "arch/arm/mach-meson/Kconfig"
1773
1774 source "arch/arm/mach-mediatek/Kconfig"
1775
1776 source "arch/arm/mach-qemu/Kconfig"
1777
1778 source "arch/arm/mach-rockchip/Kconfig"
1779
1780 source "arch/arm/mach-s5pc1xx/Kconfig"
1781
1782 source "arch/arm/mach-snapdragon/Kconfig"
1783
1784 source "arch/arm/mach-socfpga/Kconfig"
1785
1786 source "arch/arm/mach-sti/Kconfig"
1787
1788 source "arch/arm/mach-stm32/Kconfig"
1789
1790 source "arch/arm/mach-stm32mp/Kconfig"
1791
1792 source "arch/arm/mach-sunxi/Kconfig"
1793
1794 source "arch/arm/mach-tegra/Kconfig"
1795
1796 source "arch/arm/mach-u8500/Kconfig"
1797
1798 source "arch/arm/mach-uniphier/Kconfig"
1799
1800 source "arch/arm/cpu/armv7/vf610/Kconfig"
1801
1802 source "arch/arm/mach-zynq/Kconfig"
1803
1804 source "arch/arm/mach-zynqmp/Kconfig"
1805
1806 source "arch/arm/mach-versal/Kconfig"
1807
1808 source "arch/arm/mach-zynqmp-r5/Kconfig"
1809
1810 source "arch/arm/cpu/armv7/Kconfig"
1811
1812 source "arch/arm/cpu/armv8/Kconfig"
1813
1814 source "arch/arm/mach-imx/Kconfig"
1815
1816 source "board/bosch/shc/Kconfig"
1817 source "board/bosch/guardian/Kconfig"
1818 source "board/CarMediaLab/flea3/Kconfig"
1819 source "board/Marvell/aspenite/Kconfig"
1820 source "board/Marvell/gplugd/Kconfig"
1821 source "board/armadeus/apf27/Kconfig"
1822 source "board/armltd/vexpress/Kconfig"
1823 source "board/armltd/vexpress64/Kconfig"
1824 source "board/cortina/presidio-asic/Kconfig"
1825 source "board/broadcom/bcm23550_w1d/Kconfig"
1826 source "board/broadcom/bcm28155_ap/Kconfig"
1827 source "board/broadcom/bcm963158/Kconfig"
1828 source "board/broadcom/bcm968360bg/Kconfig"
1829 source "board/broadcom/bcm968580xref/Kconfig"
1830 source "board/broadcom/bcmcygnus/Kconfig"
1831 source "board/broadcom/bcmnsp/Kconfig"
1832 source "board/broadcom/bcmns2/Kconfig"
1833 source "board/cavium/thunderx/Kconfig"
1834 source "board/cirrus/edb93xx/Kconfig"
1835 source "board/eets/pdu001/Kconfig"
1836 source "board/emulation/qemu-arm/Kconfig"
1837 source "board/freescale/ls2080a/Kconfig"
1838 source "board/freescale/ls2080aqds/Kconfig"
1839 source "board/freescale/ls2080ardb/Kconfig"
1840 source "board/freescale/ls1088a/Kconfig"
1841 source "board/freescale/ls1028a/Kconfig"
1842 source "board/freescale/ls1021aqds/Kconfig"
1843 source "board/freescale/ls1043aqds/Kconfig"
1844 source "board/freescale/ls1021atwr/Kconfig"
1845 source "board/freescale/ls1021atsn/Kconfig"
1846 source "board/freescale/ls1021aiot/Kconfig"
1847 source "board/freescale/ls1046aqds/Kconfig"
1848 source "board/freescale/ls1043ardb/Kconfig"
1849 source "board/freescale/ls1046ardb/Kconfig"
1850 source "board/freescale/ls1046afrwy/Kconfig"
1851 source "board/freescale/ls1012aqds/Kconfig"
1852 source "board/freescale/ls1012ardb/Kconfig"
1853 source "board/freescale/ls1012afrdm/Kconfig"
1854 source "board/freescale/lx2160a/Kconfig"
1855 source "board/freescale/mx35pdk/Kconfig"
1856 source "board/freescale/s32v234evb/Kconfig"
1857 source "board/grinn/chiliboard/Kconfig"
1858 source "board/gumstix/pepper/Kconfig"
1859 source "board/hisilicon/hikey/Kconfig"
1860 source "board/hisilicon/hikey960/Kconfig"
1861 source "board/hisilicon/poplar/Kconfig"
1862 source "board/isee/igep003x/Kconfig"
1863 source "board/phytec/pcm051/Kconfig"
1864 source "board/silica/pengwyn/Kconfig"
1865 source "board/spear/spear300/Kconfig"
1866 source "board/spear/spear310/Kconfig"
1867 source "board/spear/spear320/Kconfig"
1868 source "board/spear/spear600/Kconfig"
1869 source "board/spear/x600/Kconfig"
1870 source "board/st/stv0991/Kconfig"
1871 source "board/tcl/sl50/Kconfig"
1872 source "board/ucRobotics/bubblegum_96/Kconfig"
1873 source "board/birdland/bav335x/Kconfig"
1874 source "board/toradex/colibri_pxa270/Kconfig"
1875 source "board/variscite/dart_6ul/Kconfig"
1876 source "board/vscom/baltos/Kconfig"
1877 source "board/xilinx/Kconfig"
1878 source "board/xilinx/zynq/Kconfig"
1879 source "board/xilinx/zynqmp/Kconfig"
1880 source "board/phytium/durian/Kconfig"
1881
1882 source "arch/arm/Kconfig.debug"
1883
1884 endmenu
1885
1886 config SPL_LDSCRIPT
1887         default "arch/arm/cpu/arm926ejs/mxs/u-boot-spl.lds" if (ARCH_MX23 || ARCH_MX28) && !SPL_FRAMEWORK
1888         default "arch/arm/cpu/arm1136/u-boot-spl.lds" if CPU_ARM1136
1889         default "arch/arm/cpu/armv8/u-boot-spl.lds" if ARM64
1890
1891