Linux-libre 4.4.135-gnu
[librecmc/linux-libre.git] / drivers / tty / serial / 8250 / 8250_omap.c
1 /*
2  * 8250-core based driver for the OMAP internal UART
3  *
4  * based on omap-serial.c, Copyright (C) 2010 Texas Instruments.
5  *
6  * Copyright (C) 2014 Sebastian Andrzej Siewior
7  *
8  */
9
10 #include <linux/device.h>
11 #include <linux/io.h>
12 #include <linux/module.h>
13 #include <linux/serial_8250.h>
14 #include <linux/serial_reg.h>
15 #include <linux/tty_flip.h>
16 #include <linux/platform_device.h>
17 #include <linux/slab.h>
18 #include <linux/of.h>
19 #include <linux/of_device.h>
20 #include <linux/of_gpio.h>
21 #include <linux/of_irq.h>
22 #include <linux/delay.h>
23 #include <linux/pm_runtime.h>
24 #include <linux/console.h>
25 #include <linux/pm_qos.h>
26 #include <linux/pm_wakeirq.h>
27 #include <linux/dma-mapping.h>
28
29 #include "8250.h"
30
31 #define DEFAULT_CLK_SPEED       48000000
32
33 #define UART_ERRATA_i202_MDR1_ACCESS    (1 << 0)
34 #define OMAP_UART_WER_HAS_TX_WAKEUP     (1 << 1)
35 #define OMAP_DMA_TX_KICK                (1 << 2)
36 /*
37  * See Advisory 21 in AM437x errata SPRZ408B, updated April 2015.
38  * The same errata is applicable to AM335x and DRA7x processors too.
39  */
40 #define UART_ERRATA_CLOCK_DISABLE       (1 << 3)
41
42 #define OMAP_UART_FCR_RX_TRIG           6
43 #define OMAP_UART_FCR_TX_TRIG           4
44
45 /* SCR register bitmasks */
46 #define OMAP_UART_SCR_RX_TRIG_GRANU1_MASK       (1 << 7)
47 #define OMAP_UART_SCR_TX_TRIG_GRANU1_MASK       (1 << 6)
48 #define OMAP_UART_SCR_TX_EMPTY                  (1 << 3)
49 #define OMAP_UART_SCR_DMAMODE_MASK              (3 << 1)
50 #define OMAP_UART_SCR_DMAMODE_1                 (1 << 1)
51 #define OMAP_UART_SCR_DMAMODE_CTL               (1 << 0)
52
53 /* MVR register bitmasks */
54 #define OMAP_UART_MVR_SCHEME_SHIFT      30
55 #define OMAP_UART_LEGACY_MVR_MAJ_MASK   0xf0
56 #define OMAP_UART_LEGACY_MVR_MAJ_SHIFT  4
57 #define OMAP_UART_LEGACY_MVR_MIN_MASK   0x0f
58 #define OMAP_UART_MVR_MAJ_MASK          0x700
59 #define OMAP_UART_MVR_MAJ_SHIFT         8
60 #define OMAP_UART_MVR_MIN_MASK          0x3f
61
62 /* SYSC register bitmasks */
63 #define OMAP_UART_SYSC_SOFTRESET        (1 << 1)
64
65 /* SYSS register bitmasks */
66 #define OMAP_UART_SYSS_RESETDONE        (1 << 0)
67
68 #define UART_TI752_TLR_TX       0
69 #define UART_TI752_TLR_RX       4
70
71 #define TRIGGER_TLR_MASK(x)     ((x & 0x3c) >> 2)
72 #define TRIGGER_FCR_MASK(x)     (x & 3)
73
74 /* Enable XON/XOFF flow control on output */
75 #define OMAP_UART_SW_TX         0x08
76 /* Enable XON/XOFF flow control on input */
77 #define OMAP_UART_SW_RX         0x02
78
79 #define OMAP_UART_WER_MOD_WKUP  0x7f
80 #define OMAP_UART_TX_WAKEUP_EN  (1 << 7)
81
82 #define TX_TRIGGER      1
83 #define RX_TRIGGER      48
84
85 #define OMAP_UART_TCR_RESTORE(x)        ((x / 4) << 4)
86 #define OMAP_UART_TCR_HALT(x)           ((x / 4) << 0)
87
88 #define UART_BUILD_REVISION(x, y)       (((x) << 8) | (y))
89
90 #define OMAP_UART_REV_46 0x0406
91 #define OMAP_UART_REV_52 0x0502
92 #define OMAP_UART_REV_63 0x0603
93
94 struct omap8250_priv {
95         int line;
96         u8 habit;
97         u8 mdr1;
98         u8 efr;
99         u8 scr;
100         u8 wer;
101         u8 xon;
102         u8 xoff;
103         u8 delayed_restore;
104         u16 quot;
105
106         bool is_suspending;
107         int wakeirq;
108         int wakeups_enabled;
109         u32 latency;
110         u32 calc_latency;
111         struct pm_qos_request pm_qos_request;
112         struct work_struct qos_work;
113         struct uart_8250_dma omap8250_dma;
114         spinlock_t rx_dma_lock;
115         bool rx_dma_broken;
116 };
117
118 static u32 uart_read(struct uart_8250_port *up, u32 reg)
119 {
120         return readl(up->port.membase + (reg << up->port.regshift));
121 }
122
123 static void omap8250_set_mctrl(struct uart_port *port, unsigned int mctrl)
124 {
125         struct uart_8250_port *up = up_to_u8250p(port);
126         struct omap8250_priv *priv = up->port.private_data;
127         u8 lcr;
128
129         serial8250_do_set_mctrl(port, mctrl);
130
131         /*
132          * Turn off autoRTS if RTS is lowered and restore autoRTS setting
133          * if RTS is raised
134          */
135         lcr = serial_in(up, UART_LCR);
136         serial_out(up, UART_LCR, UART_LCR_CONF_MODE_B);
137         if ((mctrl & TIOCM_RTS) && (port->status & UPSTAT_AUTORTS))
138                 priv->efr |= UART_EFR_RTS;
139         else
140                 priv->efr &= ~UART_EFR_RTS;
141         serial_out(up, UART_EFR, priv->efr);
142         serial_out(up, UART_LCR, lcr);
143 }
144
145 /*
146  * Work Around for Errata i202 (2430, 3430, 3630, 4430 and 4460)
147  * The access to uart register after MDR1 Access
148  * causes UART to corrupt data.
149  *
150  * Need a delay =
151  * 5 L4 clock cycles + 5 UART functional clock cycle (@48MHz = ~0.2uS)
152  * give 10 times as much
153  */
154 static void omap_8250_mdr1_errataset(struct uart_8250_port *up,
155                                      struct omap8250_priv *priv)
156 {
157         u8 timeout = 255;
158         u8 old_mdr1;
159
160         old_mdr1 = serial_in(up, UART_OMAP_MDR1);
161         if (old_mdr1 == priv->mdr1)
162                 return;
163
164         serial_out(up, UART_OMAP_MDR1, priv->mdr1);
165         udelay(2);
166         serial_out(up, UART_FCR, up->fcr | UART_FCR_CLEAR_XMIT |
167                         UART_FCR_CLEAR_RCVR);
168         /*
169          * Wait for FIFO to empty: when empty, RX_FIFO_E bit is 0 and
170          * TX_FIFO_E bit is 1.
171          */
172         while (UART_LSR_THRE != (serial_in(up, UART_LSR) &
173                                 (UART_LSR_THRE | UART_LSR_DR))) {
174                 timeout--;
175                 if (!timeout) {
176                         /* Should *never* happen. we warn and carry on */
177                         dev_crit(up->port.dev, "Errata i202: timedout %x\n",
178                                  serial_in(up, UART_LSR));
179                         break;
180                 }
181                 udelay(1);
182         }
183 }
184
185 static void omap_8250_get_divisor(struct uart_port *port, unsigned int baud,
186                                   struct omap8250_priv *priv)
187 {
188         unsigned int uartclk = port->uartclk;
189         unsigned int div_13, div_16;
190         unsigned int abs_d13, abs_d16;
191
192         /*
193          * Old custom speed handling.
194          */
195         if (baud == 38400 && (port->flags & UPF_SPD_MASK) == UPF_SPD_CUST) {
196                 priv->quot = port->custom_divisor & 0xffff;
197                 /*
198                  * I assume that nobody is using this. But hey, if somebody
199                  * would like to specify the divisor _and_ the mode then the
200                  * driver is ready and waiting for it.
201                  */
202                 if (port->custom_divisor & (1 << 16))
203                         priv->mdr1 = UART_OMAP_MDR1_13X_MODE;
204                 else
205                         priv->mdr1 = UART_OMAP_MDR1_16X_MODE;
206                 return;
207         }
208         div_13 = DIV_ROUND_CLOSEST(uartclk, 13 * baud);
209         div_16 = DIV_ROUND_CLOSEST(uartclk, 16 * baud);
210
211         if (!div_13)
212                 div_13 = 1;
213         if (!div_16)
214                 div_16 = 1;
215
216         abs_d13 = abs(baud - uartclk / 13 / div_13);
217         abs_d16 = abs(baud - uartclk / 16 / div_16);
218
219         if (abs_d13 >= abs_d16) {
220                 priv->mdr1 = UART_OMAP_MDR1_16X_MODE;
221                 priv->quot = div_16;
222         } else {
223                 priv->mdr1 = UART_OMAP_MDR1_13X_MODE;
224                 priv->quot = div_13;
225         }
226 }
227
228 static void omap8250_update_scr(struct uart_8250_port *up,
229                                 struct omap8250_priv *priv)
230 {
231         u8 old_scr;
232
233         old_scr = serial_in(up, UART_OMAP_SCR);
234         if (old_scr == priv->scr)
235                 return;
236
237         /*
238          * The manual recommends not to enable the DMA mode selector in the SCR
239          * (instead of the FCR) register _and_ selecting the DMA mode as one
240          * register write because this may lead to malfunction.
241          */
242         if (priv->scr & OMAP_UART_SCR_DMAMODE_MASK)
243                 serial_out(up, UART_OMAP_SCR,
244                            priv->scr & ~OMAP_UART_SCR_DMAMODE_MASK);
245         serial_out(up, UART_OMAP_SCR, priv->scr);
246 }
247
248 static void omap8250_update_mdr1(struct uart_8250_port *up,
249                                  struct omap8250_priv *priv)
250 {
251         if (priv->habit & UART_ERRATA_i202_MDR1_ACCESS)
252                 omap_8250_mdr1_errataset(up, priv);
253         else
254                 serial_out(up, UART_OMAP_MDR1, priv->mdr1);
255 }
256
257 static void omap8250_restore_regs(struct uart_8250_port *up)
258 {
259         struct omap8250_priv *priv = up->port.private_data;
260         struct uart_8250_dma    *dma = up->dma;
261
262         if (dma && dma->tx_running) {
263                 /*
264                  * TCSANOW requests the change to occur immediately however if
265                  * we have a TX-DMA operation in progress then it has been
266                  * observed that it might stall and never complete. Therefore we
267                  * delay DMA completes to prevent this hang from happen.
268                  */
269                 priv->delayed_restore = 1;
270                 return;
271         }
272
273         serial_out(up, UART_LCR, UART_LCR_CONF_MODE_B);
274         serial_out(up, UART_EFR, UART_EFR_ECB);
275
276         serial_out(up, UART_LCR, UART_LCR_CONF_MODE_A);
277         serial_out(up, UART_MCR, UART_MCR_TCRTLR);
278         serial_out(up, UART_FCR, up->fcr);
279
280         omap8250_update_scr(up, priv);
281
282         serial_out(up, UART_LCR, UART_LCR_CONF_MODE_B);
283
284         serial_out(up, UART_TI752_TCR, OMAP_UART_TCR_RESTORE(16) |
285                         OMAP_UART_TCR_HALT(52));
286         serial_out(up, UART_TI752_TLR,
287                    TRIGGER_TLR_MASK(TX_TRIGGER) << UART_TI752_TLR_TX |
288                    TRIGGER_TLR_MASK(RX_TRIGGER) << UART_TI752_TLR_RX);
289
290         serial_out(up, UART_LCR, 0);
291
292         /* drop TCR + TLR access, we setup XON/XOFF later */
293         serial_out(up, UART_MCR, up->mcr);
294         serial_out(up, UART_IER, up->ier);
295
296         serial_out(up, UART_LCR, UART_LCR_CONF_MODE_B);
297         serial_dl_write(up, priv->quot);
298
299         serial_out(up, UART_EFR, priv->efr);
300
301         /* Configure flow control */
302         serial_out(up, UART_LCR, UART_LCR_CONF_MODE_B);
303         serial_out(up, UART_XON1, priv->xon);
304         serial_out(up, UART_XOFF1, priv->xoff);
305
306         serial_out(up, UART_LCR, up->lcr);
307
308         omap8250_update_mdr1(up, priv);
309
310         up->port.ops->set_mctrl(&up->port, up->port.mctrl);
311 }
312
313 /*
314  * OMAP can use "CLK / (16 or 13) / div" for baud rate. And then we have have
315  * some differences in how we want to handle flow control.
316  */
317 static void omap_8250_set_termios(struct uart_port *port,
318                                   struct ktermios *termios,
319                                   struct ktermios *old)
320 {
321         struct uart_8250_port *up =
322                 container_of(port, struct uart_8250_port, port);
323         struct omap8250_priv *priv = up->port.private_data;
324         unsigned char cval = 0;
325         unsigned int baud;
326
327         switch (termios->c_cflag & CSIZE) {
328         case CS5:
329                 cval = UART_LCR_WLEN5;
330                 break;
331         case CS6:
332                 cval = UART_LCR_WLEN6;
333                 break;
334         case CS7:
335                 cval = UART_LCR_WLEN7;
336                 break;
337         default:
338         case CS8:
339                 cval = UART_LCR_WLEN8;
340                 break;
341         }
342
343         if (termios->c_cflag & CSTOPB)
344                 cval |= UART_LCR_STOP;
345         if (termios->c_cflag & PARENB)
346                 cval |= UART_LCR_PARITY;
347         if (!(termios->c_cflag & PARODD))
348                 cval |= UART_LCR_EPAR;
349         if (termios->c_cflag & CMSPAR)
350                 cval |= UART_LCR_SPAR;
351
352         /*
353          * Ask the core to calculate the divisor for us.
354          */
355         baud = uart_get_baud_rate(port, termios, old,
356                                   port->uartclk / 16 / 0xffff,
357                                   port->uartclk / 13);
358         omap_8250_get_divisor(port, baud, priv);
359
360         /*
361          * Ok, we're now changing the port state. Do it with
362          * interrupts disabled.
363          */
364         pm_runtime_get_sync(port->dev);
365         spin_lock_irq(&port->lock);
366
367         /*
368          * Update the per-port timeout.
369          */
370         uart_update_timeout(port, termios->c_cflag, baud);
371
372         up->port.read_status_mask = UART_LSR_OE | UART_LSR_THRE | UART_LSR_DR;
373         if (termios->c_iflag & INPCK)
374                 up->port.read_status_mask |= UART_LSR_FE | UART_LSR_PE;
375         if (termios->c_iflag & (IGNBRK | PARMRK))
376                 up->port.read_status_mask |= UART_LSR_BI;
377
378         /*
379          * Characters to ignore
380          */
381         up->port.ignore_status_mask = 0;
382         if (termios->c_iflag & IGNPAR)
383                 up->port.ignore_status_mask |= UART_LSR_PE | UART_LSR_FE;
384         if (termios->c_iflag & IGNBRK) {
385                 up->port.ignore_status_mask |= UART_LSR_BI;
386                 /*
387                  * If we're ignoring parity and break indicators,
388                  * ignore overruns too (for real raw support).
389                  */
390                 if (termios->c_iflag & IGNPAR)
391                         up->port.ignore_status_mask |= UART_LSR_OE;
392         }
393
394         /*
395          * ignore all characters if CREAD is not set
396          */
397         if ((termios->c_cflag & CREAD) == 0)
398                 up->port.ignore_status_mask |= UART_LSR_DR;
399
400         /*
401          * Modem status interrupts
402          */
403         up->ier &= ~UART_IER_MSI;
404         if (UART_ENABLE_MS(&up->port, termios->c_cflag))
405                 up->ier |= UART_IER_MSI;
406
407         up->lcr = cval;
408         /* Up to here it was mostly serial8250_do_set_termios() */
409
410         /*
411          * We enable TRIG_GRANU for RX and TX and additionaly we set
412          * SCR_TX_EMPTY bit. The result is the following:
413          * - RX_TRIGGER amount of bytes in the FIFO will cause an interrupt.
414          * - less than RX_TRIGGER number of bytes will also cause an interrupt
415          *   once the UART decides that there no new bytes arriving.
416          * - Once THRE is enabled, the interrupt will be fired once the FIFO is
417          *   empty - the trigger level is ignored here.
418          *
419          * Once DMA is enabled:
420          * - UART will assert the TX DMA line once there is room for TX_TRIGGER
421          *   bytes in the TX FIFO. On each assert the DMA engine will move
422          *   TX_TRIGGER bytes into the FIFO.
423          * - UART will assert the RX DMA line once there are RX_TRIGGER bytes in
424          *   the FIFO and move RX_TRIGGER bytes.
425          * This is because threshold and trigger values are the same.
426          */
427         up->fcr = UART_FCR_ENABLE_FIFO;
428         up->fcr |= TRIGGER_FCR_MASK(TX_TRIGGER) << OMAP_UART_FCR_TX_TRIG;
429         up->fcr |= TRIGGER_FCR_MASK(RX_TRIGGER) << OMAP_UART_FCR_RX_TRIG;
430
431         priv->scr = OMAP_UART_SCR_RX_TRIG_GRANU1_MASK | OMAP_UART_SCR_TX_EMPTY |
432                 OMAP_UART_SCR_TX_TRIG_GRANU1_MASK;
433
434         if (up->dma)
435                 priv->scr |= OMAP_UART_SCR_DMAMODE_1 |
436                         OMAP_UART_SCR_DMAMODE_CTL;
437
438         priv->xon = termios->c_cc[VSTART];
439         priv->xoff = termios->c_cc[VSTOP];
440
441         priv->efr = 0;
442         up->port.status &= ~(UPSTAT_AUTOCTS | UPSTAT_AUTORTS | UPSTAT_AUTOXOFF);
443
444         if (termios->c_cflag & CRTSCTS && up->port.flags & UPF_HARD_FLOW) {
445                 /* Enable AUTOCTS (autoRTS is enabled when RTS is raised) */
446                 up->port.status |= UPSTAT_AUTOCTS | UPSTAT_AUTORTS;
447                 priv->efr |= UART_EFR_CTS;
448         } else  if (up->port.flags & UPF_SOFT_FLOW) {
449                 /*
450                  * OMAP rx s/w flow control is borked; the transmitter remains
451                  * stuck off even if rx flow control is subsequently disabled
452                  */
453
454                 /*
455                  * IXOFF Flag:
456                  * Enable XON/XOFF flow control on output.
457                  * Transmit XON1, XOFF1
458                  */
459                 if (termios->c_iflag & IXOFF) {
460                         up->port.status |= UPSTAT_AUTOXOFF;
461                         priv->efr |= OMAP_UART_SW_TX;
462                 }
463         }
464         omap8250_restore_regs(up);
465
466         spin_unlock_irq(&up->port.lock);
467         pm_runtime_mark_last_busy(port->dev);
468         pm_runtime_put_autosuspend(port->dev);
469
470         /* calculate wakeup latency constraint */
471         priv->calc_latency = USEC_PER_SEC * 64 * 8 / baud;
472         priv->latency = priv->calc_latency;
473
474         schedule_work(&priv->qos_work);
475
476         /* Don't rewrite B0 */
477         if (tty_termios_baud_rate(termios))
478                 tty_termios_encode_baud_rate(termios, baud, baud);
479 }
480
481 /* same as 8250 except that we may have extra flow bits set in EFR */
482 static void omap_8250_pm(struct uart_port *port, unsigned int state,
483                          unsigned int oldstate)
484 {
485         struct uart_8250_port *up = up_to_u8250p(port);
486         u8 efr;
487
488         pm_runtime_get_sync(port->dev);
489         serial_out(up, UART_LCR, UART_LCR_CONF_MODE_B);
490         efr = serial_in(up, UART_EFR);
491         serial_out(up, UART_EFR, efr | UART_EFR_ECB);
492         serial_out(up, UART_LCR, 0);
493
494         serial_out(up, UART_IER, (state != 0) ? UART_IERX_SLEEP : 0);
495         serial_out(up, UART_LCR, UART_LCR_CONF_MODE_B);
496         serial_out(up, UART_EFR, efr);
497         serial_out(up, UART_LCR, 0);
498
499         pm_runtime_mark_last_busy(port->dev);
500         pm_runtime_put_autosuspend(port->dev);
501 }
502
503 static void omap_serial_fill_features_erratas(struct uart_8250_port *up,
504                                               struct omap8250_priv *priv)
505 {
506         u32 mvr, scheme;
507         u16 revision, major, minor;
508
509         mvr = uart_read(up, UART_OMAP_MVER);
510
511         /* Check revision register scheme */
512         scheme = mvr >> OMAP_UART_MVR_SCHEME_SHIFT;
513
514         switch (scheme) {
515         case 0: /* Legacy Scheme: OMAP2/3 */
516                 /* MINOR_REV[0:4], MAJOR_REV[4:7] */
517                 major = (mvr & OMAP_UART_LEGACY_MVR_MAJ_MASK) >>
518                         OMAP_UART_LEGACY_MVR_MAJ_SHIFT;
519                 minor = (mvr & OMAP_UART_LEGACY_MVR_MIN_MASK);
520                 break;
521         case 1:
522                 /* New Scheme: OMAP4+ */
523                 /* MINOR_REV[0:5], MAJOR_REV[8:10] */
524                 major = (mvr & OMAP_UART_MVR_MAJ_MASK) >>
525                         OMAP_UART_MVR_MAJ_SHIFT;
526                 minor = (mvr & OMAP_UART_MVR_MIN_MASK);
527                 break;
528         default:
529                 dev_warn(up->port.dev,
530                          "Unknown revision, defaulting to highest\n");
531                 /* highest possible revision */
532                 major = 0xff;
533                 minor = 0xff;
534         }
535         /* normalize revision for the driver */
536         revision = UART_BUILD_REVISION(major, minor);
537
538         switch (revision) {
539         case OMAP_UART_REV_46:
540                 priv->habit |= UART_ERRATA_i202_MDR1_ACCESS;
541                 break;
542         case OMAP_UART_REV_52:
543                 priv->habit |= UART_ERRATA_i202_MDR1_ACCESS |
544                                 OMAP_UART_WER_HAS_TX_WAKEUP;
545                 break;
546         case OMAP_UART_REV_63:
547                 priv->habit |= UART_ERRATA_i202_MDR1_ACCESS |
548                         OMAP_UART_WER_HAS_TX_WAKEUP;
549                 break;
550         default:
551                 break;
552         }
553 }
554
555 static void omap8250_uart_qos_work(struct work_struct *work)
556 {
557         struct omap8250_priv *priv;
558
559         priv = container_of(work, struct omap8250_priv, qos_work);
560         pm_qos_update_request(&priv->pm_qos_request, priv->latency);
561 }
562
563 #ifdef CONFIG_SERIAL_8250_DMA
564 static int omap_8250_dma_handle_irq(struct uart_port *port);
565 #endif
566
567 static irqreturn_t omap8250_irq(int irq, void *dev_id)
568 {
569         struct uart_port *port = dev_id;
570         struct uart_8250_port *up = up_to_u8250p(port);
571         unsigned int iir;
572         int ret;
573
574 #ifdef CONFIG_SERIAL_8250_DMA
575         if (up->dma) {
576                 ret = omap_8250_dma_handle_irq(port);
577                 return IRQ_RETVAL(ret);
578         }
579 #endif
580
581         serial8250_rpm_get(up);
582         iir = serial_port_in(port, UART_IIR);
583         ret = serial8250_handle_irq(port, iir);
584         serial8250_rpm_put(up);
585
586         return IRQ_RETVAL(ret);
587 }
588
589 static int omap_8250_startup(struct uart_port *port)
590 {
591         struct uart_8250_port *up = up_to_u8250p(port);
592         struct omap8250_priv *priv = port->private_data;
593         int ret;
594
595         if (priv->wakeirq) {
596                 ret = dev_pm_set_dedicated_wake_irq(port->dev, priv->wakeirq);
597                 if (ret)
598                         return ret;
599         }
600
601         pm_runtime_get_sync(port->dev);
602
603         up->mcr = 0;
604         serial_out(up, UART_FCR, UART_FCR_CLEAR_RCVR | UART_FCR_CLEAR_XMIT);
605
606         serial_out(up, UART_LCR, UART_LCR_WLEN8);
607
608         up->lsr_saved_flags = 0;
609         up->msr_saved_flags = 0;
610
611         /* Disable DMA for console UART */
612         if (uart_console(port))
613                 up->dma = NULL;
614
615         if (up->dma) {
616                 ret = serial8250_request_dma(up);
617                 if (ret) {
618                         dev_warn_ratelimited(port->dev,
619                                              "failed to request DMA\n");
620                         up->dma = NULL;
621                 }
622         }
623
624         ret = request_irq(port->irq, omap8250_irq, IRQF_SHARED,
625                           dev_name(port->dev), port);
626         if (ret < 0)
627                 goto err;
628
629         up->ier = UART_IER_RLSI | UART_IER_RDI;
630         serial_out(up, UART_IER, up->ier);
631
632 #ifdef CONFIG_PM
633         up->capabilities |= UART_CAP_RPM;
634 #endif
635
636         /* Enable module level wake up */
637         priv->wer = OMAP_UART_WER_MOD_WKUP;
638         if (priv->habit & OMAP_UART_WER_HAS_TX_WAKEUP)
639                 priv->wer |= OMAP_UART_TX_WAKEUP_EN;
640         serial_out(up, UART_OMAP_WER, priv->wer);
641
642         if (up->dma)
643                 up->dma->rx_dma(up, 0);
644
645         pm_runtime_mark_last_busy(port->dev);
646         pm_runtime_put_autosuspend(port->dev);
647         return 0;
648 err:
649         pm_runtime_mark_last_busy(port->dev);
650         pm_runtime_put_autosuspend(port->dev);
651         dev_pm_clear_wake_irq(port->dev);
652         return ret;
653 }
654
655 static void omap_8250_shutdown(struct uart_port *port)
656 {
657         struct uart_8250_port *up = up_to_u8250p(port);
658         struct omap8250_priv *priv = port->private_data;
659
660         flush_work(&priv->qos_work);
661         if (up->dma)
662                 up->dma->rx_dma(up, UART_IIR_RX_TIMEOUT);
663
664         pm_runtime_get_sync(port->dev);
665
666         serial_out(up, UART_OMAP_WER, 0);
667
668         up->ier = 0;
669         serial_out(up, UART_IER, 0);
670
671         if (up->dma)
672                 serial8250_release_dma(up);
673
674         /*
675          * Disable break condition and FIFOs
676          */
677         if (up->lcr & UART_LCR_SBC)
678                 serial_out(up, UART_LCR, up->lcr & ~UART_LCR_SBC);
679         serial_out(up, UART_FCR, UART_FCR_CLEAR_RCVR | UART_FCR_CLEAR_XMIT);
680
681         pm_runtime_mark_last_busy(port->dev);
682         pm_runtime_put_autosuspend(port->dev);
683         free_irq(port->irq, port);
684         dev_pm_clear_wake_irq(port->dev);
685 }
686
687 static void omap_8250_throttle(struct uart_port *port)
688 {
689         unsigned long flags;
690         struct uart_8250_port *up =
691                 container_of(port, struct uart_8250_port, port);
692
693         pm_runtime_get_sync(port->dev);
694
695         spin_lock_irqsave(&port->lock, flags);
696         up->ier &= ~(UART_IER_RLSI | UART_IER_RDI);
697         serial_out(up, UART_IER, up->ier);
698         spin_unlock_irqrestore(&port->lock, flags);
699
700         pm_runtime_mark_last_busy(port->dev);
701         pm_runtime_put_autosuspend(port->dev);
702 }
703
704 static void omap_8250_unthrottle(struct uart_port *port)
705 {
706         unsigned long flags;
707         struct uart_8250_port *up =
708                 container_of(port, struct uart_8250_port, port);
709
710         pm_runtime_get_sync(port->dev);
711
712         spin_lock_irqsave(&port->lock, flags);
713         up->ier |= UART_IER_RLSI | UART_IER_RDI;
714         serial_out(up, UART_IER, up->ier);
715         spin_unlock_irqrestore(&port->lock, flags);
716
717         pm_runtime_mark_last_busy(port->dev);
718         pm_runtime_put_autosuspend(port->dev);
719 }
720
721 #ifdef CONFIG_SERIAL_8250_DMA
722 static int omap_8250_rx_dma(struct uart_8250_port *p, unsigned int iir);
723
724 static void __dma_rx_do_complete(struct uart_8250_port *p, bool error)
725 {
726         struct omap8250_priv    *priv = p->port.private_data;
727         struct uart_8250_dma    *dma = p->dma;
728         struct tty_port         *tty_port = &p->port.state->port;
729         struct dma_tx_state     state;
730         int                     count;
731         unsigned long           flags;
732         int                     ret;
733
734         dma_sync_single_for_cpu(dma->rxchan->device->dev, dma->rx_addr,
735                                 dma->rx_size, DMA_FROM_DEVICE);
736
737         spin_lock_irqsave(&priv->rx_dma_lock, flags);
738
739         if (!dma->rx_running)
740                 goto unlock;
741
742         dma->rx_running = 0;
743         dmaengine_tx_status(dma->rxchan, dma->rx_cookie, &state);
744         dmaengine_terminate_all(dma->rxchan);
745
746         count = dma->rx_size - state.residue;
747
748         ret = tty_insert_flip_string(tty_port, dma->rx_buf, count);
749
750         p->port.icount.rx += ret;
751         p->port.icount.buf_overrun += count - ret;
752 unlock:
753         spin_unlock_irqrestore(&priv->rx_dma_lock, flags);
754
755         if (!error)
756                 omap_8250_rx_dma(p, 0);
757
758         tty_flip_buffer_push(tty_port);
759 }
760
761 static void __dma_rx_complete(void *param)
762 {
763         __dma_rx_do_complete(param, false);
764 }
765
766 static void omap_8250_rx_dma_flush(struct uart_8250_port *p)
767 {
768         struct omap8250_priv    *priv = p->port.private_data;
769         struct uart_8250_dma    *dma = p->dma;
770         unsigned long           flags;
771         int ret;
772
773         spin_lock_irqsave(&priv->rx_dma_lock, flags);
774
775         if (!dma->rx_running) {
776                 spin_unlock_irqrestore(&priv->rx_dma_lock, flags);
777                 return;
778         }
779
780         ret = dmaengine_pause(dma->rxchan);
781         if (WARN_ON_ONCE(ret))
782                 priv->rx_dma_broken = true;
783
784         spin_unlock_irqrestore(&priv->rx_dma_lock, flags);
785
786         __dma_rx_do_complete(p, true);
787 }
788
789 static int omap_8250_rx_dma(struct uart_8250_port *p, unsigned int iir)
790 {
791         struct omap8250_priv            *priv = p->port.private_data;
792         struct uart_8250_dma            *dma = p->dma;
793         int                             err = 0;
794         struct dma_async_tx_descriptor  *desc;
795         unsigned long                   flags;
796
797         switch (iir & 0x3f) {
798         case UART_IIR_RLSI:
799                 /* 8250_core handles errors and break interrupts */
800                 omap_8250_rx_dma_flush(p);
801                 return -EIO;
802         case UART_IIR_RX_TIMEOUT:
803                 /*
804                  * If RCVR FIFO trigger level was not reached, complete the
805                  * transfer and let 8250_core copy the remaining data.
806                  */
807                 omap_8250_rx_dma_flush(p);
808                 return -ETIMEDOUT;
809         case UART_IIR_RDI:
810                 /*
811                  * The OMAP UART is a special BEAST. If we receive RDI we _have_
812                  * a DMA transfer programmed but it didn't work. One reason is
813                  * that we were too slow and there were too many bytes in the
814                  * FIFO, the UART counted wrong and never kicked the DMA engine
815                  * to do anything. That means once we receive RDI on OMAP then
816                  * the DMA won't do anything soon so we have to cancel the DMA
817                  * transfer and purge the FIFO manually.
818                  */
819                 omap_8250_rx_dma_flush(p);
820                 return -ETIMEDOUT;
821
822         default:
823                 break;
824         }
825
826         if (priv->rx_dma_broken)
827                 return -EINVAL;
828
829         spin_lock_irqsave(&priv->rx_dma_lock, flags);
830
831         if (dma->rx_running)
832                 goto out;
833
834         desc = dmaengine_prep_slave_single(dma->rxchan, dma->rx_addr,
835                                            dma->rx_size, DMA_DEV_TO_MEM,
836                                            DMA_PREP_INTERRUPT | DMA_CTRL_ACK);
837         if (!desc) {
838                 err = -EBUSY;
839                 goto out;
840         }
841
842         dma->rx_running = 1;
843         desc->callback = __dma_rx_complete;
844         desc->callback_param = p;
845
846         dma->rx_cookie = dmaengine_submit(desc);
847
848         dma_sync_single_for_device(dma->rxchan->device->dev, dma->rx_addr,
849                                    dma->rx_size, DMA_FROM_DEVICE);
850
851         dma_async_issue_pending(dma->rxchan);
852 out:
853         spin_unlock_irqrestore(&priv->rx_dma_lock, flags);
854         return err;
855 }
856
857 static int omap_8250_tx_dma(struct uart_8250_port *p);
858
859 static void omap_8250_dma_tx_complete(void *param)
860 {
861         struct uart_8250_port   *p = param;
862         struct uart_8250_dma    *dma = p->dma;
863         struct circ_buf         *xmit = &p->port.state->xmit;
864         unsigned long           flags;
865         bool                    en_thri = false;
866         struct omap8250_priv    *priv = p->port.private_data;
867
868         dma_sync_single_for_cpu(dma->txchan->device->dev, dma->tx_addr,
869                                 UART_XMIT_SIZE, DMA_TO_DEVICE);
870
871         spin_lock_irqsave(&p->port.lock, flags);
872
873         dma->tx_running = 0;
874
875         xmit->tail += dma->tx_size;
876         xmit->tail &= UART_XMIT_SIZE - 1;
877         p->port.icount.tx += dma->tx_size;
878
879         if (priv->delayed_restore) {
880                 priv->delayed_restore = 0;
881                 omap8250_restore_regs(p);
882         }
883
884         if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
885                 uart_write_wakeup(&p->port);
886
887         if (!uart_circ_empty(xmit) && !uart_tx_stopped(&p->port)) {
888                 int ret;
889
890                 ret = omap_8250_tx_dma(p);
891                 if (ret)
892                         en_thri = true;
893
894         } else if (p->capabilities & UART_CAP_RPM) {
895                 en_thri = true;
896         }
897
898         if (en_thri) {
899                 dma->tx_err = 1;
900                 p->ier |= UART_IER_THRI;
901                 serial_port_out(&p->port, UART_IER, p->ier);
902         }
903
904         spin_unlock_irqrestore(&p->port.lock, flags);
905 }
906
907 static int omap_8250_tx_dma(struct uart_8250_port *p)
908 {
909         struct uart_8250_dma            *dma = p->dma;
910         struct omap8250_priv            *priv = p->port.private_data;
911         struct circ_buf                 *xmit = &p->port.state->xmit;
912         struct dma_async_tx_descriptor  *desc;
913         unsigned int    skip_byte = 0;
914         int ret;
915
916         if (dma->tx_running)
917                 return 0;
918         if (uart_tx_stopped(&p->port) || uart_circ_empty(xmit)) {
919
920                 /*
921                  * Even if no data, we need to return an error for the two cases
922                  * below so serial8250_tx_chars() is invoked and properly clears
923                  * THRI and/or runtime suspend.
924                  */
925                 if (dma->tx_err || p->capabilities & UART_CAP_RPM) {
926                         ret = -EBUSY;
927                         goto err;
928                 }
929                 if (p->ier & UART_IER_THRI) {
930                         p->ier &= ~UART_IER_THRI;
931                         serial_out(p, UART_IER, p->ier);
932                 }
933                 return 0;
934         }
935
936         dma->tx_size = CIRC_CNT_TO_END(xmit->head, xmit->tail, UART_XMIT_SIZE);
937         if (priv->habit & OMAP_DMA_TX_KICK) {
938                 u8 tx_lvl;
939
940                 /*
941                  * We need to put the first byte into the FIFO in order to start
942                  * the DMA transfer. For transfers smaller than four bytes we
943                  * don't bother doing DMA at all. It seem not matter if there
944                  * are still bytes in the FIFO from the last transfer (in case
945                  * we got here directly from omap_8250_dma_tx_complete()). Bytes
946                  * leaving the FIFO seem not to trigger the DMA transfer. It is
947                  * really the byte that we put into the FIFO.
948                  * If the FIFO is already full then we most likely got here from
949                  * omap_8250_dma_tx_complete(). And this means the DMA engine
950                  * just completed its work. We don't have to wait the complete
951                  * 86us at 115200,8n1 but around 60us (not to mention lower
952                  * baudrates). So in that case we take the interrupt and try
953                  * again with an empty FIFO.
954                  */
955                 tx_lvl = serial_in(p, UART_OMAP_TX_LVL);
956                 if (tx_lvl == p->tx_loadsz) {
957                         ret = -EBUSY;
958                         goto err;
959                 }
960                 if (dma->tx_size < 4) {
961                         ret = -EINVAL;
962                         goto err;
963                 }
964                 skip_byte = 1;
965         }
966
967         desc = dmaengine_prep_slave_single(dma->txchan,
968                         dma->tx_addr + xmit->tail + skip_byte,
969                         dma->tx_size - skip_byte, DMA_MEM_TO_DEV,
970                         DMA_PREP_INTERRUPT | DMA_CTRL_ACK);
971         if (!desc) {
972                 ret = -EBUSY;
973                 goto err;
974         }
975
976         dma->tx_running = 1;
977
978         desc->callback = omap_8250_dma_tx_complete;
979         desc->callback_param = p;
980
981         dma->tx_cookie = dmaengine_submit(desc);
982
983         dma_sync_single_for_device(dma->txchan->device->dev, dma->tx_addr,
984                                    UART_XMIT_SIZE, DMA_TO_DEVICE);
985
986         dma_async_issue_pending(dma->txchan);
987         if (dma->tx_err)
988                 dma->tx_err = 0;
989
990         if (p->ier & UART_IER_THRI) {
991                 p->ier &= ~UART_IER_THRI;
992                 serial_out(p, UART_IER, p->ier);
993         }
994         if (skip_byte)
995                 serial_out(p, UART_TX, xmit->buf[xmit->tail]);
996         return 0;
997 err:
998         dma->tx_err = 1;
999         return ret;
1000 }
1001
1002 /*
1003  * This is mostly serial8250_handle_irq(). We have a slightly different DMA
1004  * hoook for RX/TX and need different logic for them in the ISR. Therefore we
1005  * use the default routine in the non-DMA case and this one for with DMA.
1006  */
1007 static int omap_8250_dma_handle_irq(struct uart_port *port)
1008 {
1009         struct uart_8250_port *up = up_to_u8250p(port);
1010         unsigned char status;
1011         unsigned long flags;
1012         u8 iir;
1013         int dma_err = 0;
1014
1015         serial8250_rpm_get(up);
1016
1017         iir = serial_port_in(port, UART_IIR);
1018         if (iir & UART_IIR_NO_INT) {
1019                 serial8250_rpm_put(up);
1020                 return 0;
1021         }
1022
1023         spin_lock_irqsave(&port->lock, flags);
1024
1025         status = serial_port_in(port, UART_LSR);
1026
1027         if (status & (UART_LSR_DR | UART_LSR_BI)) {
1028
1029                 dma_err = omap_8250_rx_dma(up, iir);
1030                 if (dma_err) {
1031                         status = serial8250_rx_chars(up, status);
1032                         omap_8250_rx_dma(up, 0);
1033                 }
1034         }
1035         serial8250_modem_status(up);
1036         if (status & UART_LSR_THRE && up->dma->tx_err) {
1037                 if (uart_tx_stopped(&up->port) ||
1038                     uart_circ_empty(&up->port.state->xmit)) {
1039                         up->dma->tx_err = 0;
1040                         serial8250_tx_chars(up);
1041                 } else  {
1042                         /*
1043                          * try again due to an earlier failer which
1044                          * might have been resolved by now.
1045                          */
1046                         dma_err = omap_8250_tx_dma(up);
1047                         if (dma_err)
1048                                 serial8250_tx_chars(up);
1049                 }
1050         }
1051
1052         spin_unlock_irqrestore(&port->lock, flags);
1053         serial8250_rpm_put(up);
1054         return 1;
1055 }
1056
1057 static bool the_no_dma_filter_fn(struct dma_chan *chan, void *param)
1058 {
1059         return false;
1060 }
1061
1062 #else
1063
1064 static inline int omap_8250_rx_dma(struct uart_8250_port *p, unsigned int iir)
1065 {
1066         return -EINVAL;
1067 }
1068 #endif
1069
1070 static int omap8250_no_handle_irq(struct uart_port *port)
1071 {
1072         /* IRQ has not been requested but handling irq? */
1073         WARN_ONCE(1, "Unexpected irq handling before port startup\n");
1074         return 0;
1075 }
1076
1077 static const u8 am3352_habit = OMAP_DMA_TX_KICK | UART_ERRATA_CLOCK_DISABLE;
1078 static const u8 am4372_habit = UART_ERRATA_CLOCK_DISABLE;
1079
1080 static const struct of_device_id omap8250_dt_ids[] = {
1081         { .compatible = "ti,omap2-uart" },
1082         { .compatible = "ti,omap3-uart" },
1083         { .compatible = "ti,omap4-uart" },
1084         { .compatible = "ti,am3352-uart", .data = &am3352_habit, },
1085         { .compatible = "ti,am4372-uart", .data = &am4372_habit, },
1086         { .compatible = "ti,dra742-uart", .data = &am4372_habit, },
1087         {},
1088 };
1089 MODULE_DEVICE_TABLE(of, omap8250_dt_ids);
1090
1091 static int omap8250_probe(struct platform_device *pdev)
1092 {
1093         struct resource *regs = platform_get_resource(pdev, IORESOURCE_MEM, 0);
1094         struct resource *irq = platform_get_resource(pdev, IORESOURCE_IRQ, 0);
1095         struct omap8250_priv *priv;
1096         struct uart_8250_port up;
1097         int ret;
1098         void __iomem *membase;
1099
1100         if (!regs || !irq) {
1101                 dev_err(&pdev->dev, "missing registers or irq\n");
1102                 return -EINVAL;
1103         }
1104
1105         priv = devm_kzalloc(&pdev->dev, sizeof(*priv), GFP_KERNEL);
1106         if (!priv)
1107                 return -ENOMEM;
1108
1109         membase = devm_ioremap_nocache(&pdev->dev, regs->start,
1110                                        resource_size(regs));
1111         if (!membase)
1112                 return -ENODEV;
1113
1114         memset(&up, 0, sizeof(up));
1115         up.port.dev = &pdev->dev;
1116         up.port.mapbase = regs->start;
1117         up.port.membase = membase;
1118         up.port.irq = irq->start;
1119         /*
1120          * It claims to be 16C750 compatible however it is a little different.
1121          * It has EFR and has no FCR7_64byte bit. The AFE (which it claims to
1122          * have) is enabled via EFR instead of MCR. The type is set here 8250
1123          * just to get things going. UNKNOWN does not work for a few reasons and
1124          * we don't need our own type since we don't use 8250's set_termios()
1125          * or pm callback.
1126          */
1127         up.port.type = PORT_8250;
1128         up.port.iotype = UPIO_MEM;
1129         up.port.flags = UPF_FIXED_PORT | UPF_FIXED_TYPE | UPF_SOFT_FLOW |
1130                 UPF_HARD_FLOW;
1131         up.port.private_data = priv;
1132
1133         up.port.regshift = 2;
1134         up.port.fifosize = 64;
1135         up.tx_loadsz = 64;
1136         up.capabilities = UART_CAP_FIFO;
1137 #ifdef CONFIG_PM
1138         /*
1139          * Runtime PM is mostly transparent. However to do it right we need to a
1140          * TX empty interrupt before we can put the device to auto idle. So if
1141          * PM is not enabled we don't add that flag and can spare that one extra
1142          * interrupt in the TX path.
1143          */
1144         up.capabilities |= UART_CAP_RPM;
1145 #endif
1146         up.port.set_termios = omap_8250_set_termios;
1147         up.port.set_mctrl = omap8250_set_mctrl;
1148         up.port.pm = omap_8250_pm;
1149         up.port.startup = omap_8250_startup;
1150         up.port.shutdown = omap_8250_shutdown;
1151         up.port.throttle = omap_8250_throttle;
1152         up.port.unthrottle = omap_8250_unthrottle;
1153
1154         if (pdev->dev.of_node) {
1155                 const struct of_device_id *id;
1156
1157                 ret = of_alias_get_id(pdev->dev.of_node, "serial");
1158
1159                 of_property_read_u32(pdev->dev.of_node, "clock-frequency",
1160                                      &up.port.uartclk);
1161                 priv->wakeirq = irq_of_parse_and_map(pdev->dev.of_node, 1);
1162
1163                 id = of_match_device(of_match_ptr(omap8250_dt_ids), &pdev->dev);
1164                 if (id && id->data)
1165                         priv->habit |= *(u8 *)id->data;
1166         } else {
1167                 ret = pdev->id;
1168         }
1169         if (ret < 0) {
1170                 dev_err(&pdev->dev, "failed to get alias/pdev id\n");
1171                 return ret;
1172         }
1173         up.port.line = ret;
1174
1175         if (!up.port.uartclk) {
1176                 up.port.uartclk = DEFAULT_CLK_SPEED;
1177                 dev_warn(&pdev->dev,
1178                          "No clock speed specified: using default: %d\n",
1179                          DEFAULT_CLK_SPEED);
1180         }
1181
1182         priv->latency = PM_QOS_CPU_DMA_LAT_DEFAULT_VALUE;
1183         priv->calc_latency = PM_QOS_CPU_DMA_LAT_DEFAULT_VALUE;
1184         pm_qos_add_request(&priv->pm_qos_request, PM_QOS_CPU_DMA_LATENCY,
1185                            priv->latency);
1186         INIT_WORK(&priv->qos_work, omap8250_uart_qos_work);
1187
1188         spin_lock_init(&priv->rx_dma_lock);
1189
1190         device_init_wakeup(&pdev->dev, true);
1191         pm_runtime_use_autosuspend(&pdev->dev);
1192         pm_runtime_set_autosuspend_delay(&pdev->dev, -1);
1193
1194         pm_runtime_irq_safe(&pdev->dev);
1195         pm_runtime_enable(&pdev->dev);
1196
1197         pm_runtime_get_sync(&pdev->dev);
1198
1199         omap_serial_fill_features_erratas(&up, priv);
1200         up.port.handle_irq = omap8250_no_handle_irq;
1201 #ifdef CONFIG_SERIAL_8250_DMA
1202         if (pdev->dev.of_node) {
1203                 /*
1204                  * Oh DMA support. If there are no DMA properties in the DT then
1205                  * we will fall back to a generic DMA channel which does not
1206                  * really work here. To ensure that we do not get a generic DMA
1207                  * channel assigned, we have the the_no_dma_filter_fn() here.
1208                  * To avoid "failed to request DMA" messages we check for DMA
1209                  * properties in DT.
1210                  */
1211                 ret = of_property_count_strings(pdev->dev.of_node, "dma-names");
1212                 if (ret == 2) {
1213                         up.dma = &priv->omap8250_dma;
1214                         priv->omap8250_dma.fn = the_no_dma_filter_fn;
1215                         priv->omap8250_dma.tx_dma = omap_8250_tx_dma;
1216                         priv->omap8250_dma.rx_dma = omap_8250_rx_dma;
1217                         priv->omap8250_dma.rx_size = RX_TRIGGER;
1218                         priv->omap8250_dma.rxconf.src_maxburst = RX_TRIGGER;
1219                         priv->omap8250_dma.txconf.dst_maxburst = TX_TRIGGER;
1220
1221                         if (of_machine_is_compatible("ti,am33xx"))
1222                                 priv->habit |= OMAP_DMA_TX_KICK;
1223                         /*
1224                          * pause is currently not supported atleast on omap-sdma
1225                          * and edma on most earlier kernels.
1226                          */
1227                         priv->rx_dma_broken = true;
1228                 }
1229         }
1230 #endif
1231         ret = serial8250_register_8250_port(&up);
1232         if (ret < 0) {
1233                 dev_err(&pdev->dev, "unable to register 8250 port\n");
1234                 goto err;
1235         }
1236         priv->line = ret;
1237         platform_set_drvdata(pdev, priv);
1238         pm_runtime_mark_last_busy(&pdev->dev);
1239         pm_runtime_put_autosuspend(&pdev->dev);
1240         return 0;
1241 err:
1242         pm_runtime_dont_use_autosuspend(&pdev->dev);
1243         pm_runtime_put_sync(&pdev->dev);
1244         pm_runtime_disable(&pdev->dev);
1245         return ret;
1246 }
1247
1248 static int omap8250_remove(struct platform_device *pdev)
1249 {
1250         struct omap8250_priv *priv = platform_get_drvdata(pdev);
1251
1252         pm_runtime_dont_use_autosuspend(&pdev->dev);
1253         pm_runtime_put_sync(&pdev->dev);
1254         pm_runtime_disable(&pdev->dev);
1255         serial8250_unregister_port(priv->line);
1256         pm_qos_remove_request(&priv->pm_qos_request);
1257         device_init_wakeup(&pdev->dev, false);
1258         return 0;
1259 }
1260
1261 #ifdef CONFIG_PM_SLEEP
1262 static int omap8250_prepare(struct device *dev)
1263 {
1264         struct omap8250_priv *priv = dev_get_drvdata(dev);
1265
1266         if (!priv)
1267                 return 0;
1268         priv->is_suspending = true;
1269         return 0;
1270 }
1271
1272 static void omap8250_complete(struct device *dev)
1273 {
1274         struct omap8250_priv *priv = dev_get_drvdata(dev);
1275
1276         if (!priv)
1277                 return;
1278         priv->is_suspending = false;
1279 }
1280
1281 static int omap8250_suspend(struct device *dev)
1282 {
1283         struct omap8250_priv *priv = dev_get_drvdata(dev);
1284
1285         serial8250_suspend_port(priv->line);
1286         flush_work(&priv->qos_work);
1287         return 0;
1288 }
1289
1290 static int omap8250_resume(struct device *dev)
1291 {
1292         struct omap8250_priv *priv = dev_get_drvdata(dev);
1293
1294         serial8250_resume_port(priv->line);
1295         return 0;
1296 }
1297 #else
1298 #define omap8250_prepare NULL
1299 #define omap8250_complete NULL
1300 #endif
1301
1302 #ifdef CONFIG_PM
1303 static int omap8250_lost_context(struct uart_8250_port *up)
1304 {
1305         u32 val;
1306
1307         val = serial_in(up, UART_OMAP_SCR);
1308         /*
1309          * If we lose context, then SCR is set to its reset value of zero.
1310          * After set_termios() we set bit 3 of SCR (TX_EMPTY_CTL_IT) to 1,
1311          * among other bits, to never set the register back to zero again.
1312          */
1313         if (!val)
1314                 return 1;
1315         return 0;
1316 }
1317
1318 /* TODO: in future, this should happen via API in drivers/reset/ */
1319 static int omap8250_soft_reset(struct device *dev)
1320 {
1321         struct omap8250_priv *priv = dev_get_drvdata(dev);
1322         struct uart_8250_port *up = serial8250_get_port(priv->line);
1323         int timeout = 100;
1324         int sysc;
1325         int syss;
1326
1327         sysc = serial_in(up, UART_OMAP_SYSC);
1328
1329         /* softreset the UART */
1330         sysc |= OMAP_UART_SYSC_SOFTRESET;
1331         serial_out(up, UART_OMAP_SYSC, sysc);
1332
1333         /* By experiments, 1us enough for reset complete on AM335x */
1334         do {
1335                 udelay(1);
1336                 syss = serial_in(up, UART_OMAP_SYSS);
1337         } while (--timeout && !(syss & OMAP_UART_SYSS_RESETDONE));
1338
1339         if (!timeout) {
1340                 dev_err(dev, "timed out waiting for reset done\n");
1341                 return -ETIMEDOUT;
1342         }
1343
1344         return 0;
1345 }
1346
1347 static int omap8250_runtime_suspend(struct device *dev)
1348 {
1349         struct omap8250_priv *priv = dev_get_drvdata(dev);
1350         struct uart_8250_port *up;
1351
1352         /* In case runtime-pm tries this before we are setup */
1353         if (!priv)
1354                 return 0;
1355
1356         up = serial8250_get_port(priv->line);
1357         /*
1358          * When using 'no_console_suspend', the console UART must not be
1359          * suspended. Since driver suspend is managed by runtime suspend,
1360          * preventing runtime suspend (by returning error) will keep device
1361          * active during suspend.
1362          */
1363         if (priv->is_suspending && !console_suspend_enabled) {
1364                 if (uart_console(&up->port))
1365                         return -EBUSY;
1366         }
1367
1368         if (priv->habit & UART_ERRATA_CLOCK_DISABLE) {
1369                 int ret;
1370
1371                 ret = omap8250_soft_reset(dev);
1372                 if (ret)
1373                         return ret;
1374
1375                 /* Restore to UART mode after reset (for wakeup) */
1376                 omap8250_update_mdr1(up, priv);
1377         }
1378
1379         if (up->dma && up->dma->rxchan)
1380                 omap_8250_rx_dma(up, UART_IIR_RX_TIMEOUT);
1381
1382         priv->latency = PM_QOS_CPU_DMA_LAT_DEFAULT_VALUE;
1383         schedule_work(&priv->qos_work);
1384
1385         return 0;
1386 }
1387
1388 static int omap8250_runtime_resume(struct device *dev)
1389 {
1390         struct omap8250_priv *priv = dev_get_drvdata(dev);
1391         struct uart_8250_port *up;
1392         int loss_cntx;
1393
1394         /* In case runtime-pm tries this before we are setup */
1395         if (!priv)
1396                 return 0;
1397
1398         up = serial8250_get_port(priv->line);
1399         loss_cntx = omap8250_lost_context(up);
1400
1401         if (loss_cntx)
1402                 omap8250_restore_regs(up);
1403
1404         if (up->dma && up->dma->rxchan)
1405                 omap_8250_rx_dma(up, 0);
1406
1407         priv->latency = priv->calc_latency;
1408         schedule_work(&priv->qos_work);
1409         return 0;
1410 }
1411 #endif
1412
1413 #ifdef CONFIG_SERIAL_8250_OMAP_TTYO_FIXUP
1414 static int __init omap8250_console_fixup(void)
1415 {
1416         char *omap_str;
1417         char *options;
1418         u8 idx;
1419
1420         if (strstr(boot_command_line, "console=ttyS"))
1421                 /* user set a ttyS based name for the console */
1422                 return 0;
1423
1424         omap_str = strstr(boot_command_line, "console=ttyO");
1425         if (!omap_str)
1426                 /* user did not set ttyO based console, so we don't care */
1427                 return 0;
1428
1429         omap_str += 12;
1430         if ('0' <= *omap_str && *omap_str <= '9')
1431                 idx = *omap_str - '0';
1432         else
1433                 return 0;
1434
1435         omap_str++;
1436         if (omap_str[0] == ',') {
1437                 omap_str++;
1438                 options = omap_str;
1439         } else {
1440                 options = NULL;
1441         }
1442
1443         add_preferred_console("ttyS", idx, options);
1444         pr_err("WARNING: Your 'console=ttyO%d' has been replaced by 'ttyS%d'\n",
1445                idx, idx);
1446         pr_err("This ensures that you still see kernel messages. Please\n");
1447         pr_err("update your kernel commandline.\n");
1448         return 0;
1449 }
1450 console_initcall(omap8250_console_fixup);
1451 #endif
1452
1453 static const struct dev_pm_ops omap8250_dev_pm_ops = {
1454         SET_SYSTEM_SLEEP_PM_OPS(omap8250_suspend, omap8250_resume)
1455         SET_RUNTIME_PM_OPS(omap8250_runtime_suspend,
1456                            omap8250_runtime_resume, NULL)
1457         .prepare        = omap8250_prepare,
1458         .complete       = omap8250_complete,
1459 };
1460
1461 static struct platform_driver omap8250_platform_driver = {
1462         .driver = {
1463                 .name           = "omap8250",
1464                 .pm             = &omap8250_dev_pm_ops,
1465                 .of_match_table = omap8250_dt_ids,
1466         },
1467         .probe                  = omap8250_probe,
1468         .remove                 = omap8250_remove,
1469 };
1470 module_platform_driver(omap8250_platform_driver);
1471
1472 MODULE_AUTHOR("Sebastian Andrzej Siewior");
1473 MODULE_DESCRIPTION("OMAP 8250 Driver");
1474 MODULE_LICENSE("GPL v2");