Linux-libre 3.0.60-gnu1
[librecmc/linux-libre.git] / drivers / net / e100.c
1 /*******************************************************************************
2
3   Intel PRO/100 Linux driver
4   Copyright(c) 1999 - 2006 Intel Corporation.
5
6   This program is free software; you can redistribute it and/or modify it
7   under the terms and conditions of the GNU General Public License,
8   version 2, as published by the Free Software Foundation.
9
10   This program is distributed in the hope it will be useful, but WITHOUT
11   ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
12   FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
13   more details.
14
15   You should have received a copy of the GNU General Public License along with
16   this program; if not, write to the Free Software Foundation, Inc.,
17   51 Franklin St - Fifth Floor, Boston, MA 02110-1301 USA.
18
19   The full GNU General Public License is included in this distribution in
20   the file called "COPYING".
21
22   Contact Information:
23   Linux NICS <linux.nics@intel.com>
24   e1000-devel Mailing List <e1000-devel@lists.sourceforge.net>
25   Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
26
27 *******************************************************************************/
28
29 /*
30  *      e100.c: Intel(R) PRO/100 ethernet driver
31  *
32  *      (Re)written 2003 by scott.feldman@intel.com.  Based loosely on
33  *      original e100 driver, but better described as a munging of
34  *      e100, e1000, eepro100, tg3, 8139cp, and other drivers.
35  *
36  *      References:
37  *              Intel 8255x 10/100 Mbps Ethernet Controller Family,
38  *              Open Source Software Developers Manual,
39  *              http://sourceforge.net/projects/e1000
40  *
41  *
42  *                            Theory of Operation
43  *
44  *      I.   General
45  *
46  *      The driver supports Intel(R) 10/100 Mbps PCI Fast Ethernet
47  *      controller family, which includes the 82557, 82558, 82559, 82550,
48  *      82551, and 82562 devices.  82558 and greater controllers
49  *      integrate the Intel 82555 PHY.  The controllers are used in
50  *      server and client network interface cards, as well as in
51  *      LAN-On-Motherboard (LOM), CardBus, MiniPCI, and ICHx
52  *      configurations.  8255x supports a 32-bit linear addressing
53  *      mode and operates at 33Mhz PCI clock rate.
54  *
55  *      II.  Driver Operation
56  *
57  *      Memory-mapped mode is used exclusively to access the device's
58  *      shared-memory structure, the Control/Status Registers (CSR). All
59  *      setup, configuration, and control of the device, including queuing
60  *      of Tx, Rx, and configuration commands is through the CSR.
61  *      cmd_lock serializes accesses to the CSR command register.  cb_lock
62  *      protects the shared Command Block List (CBL).
63  *
64  *      8255x is highly MII-compliant and all access to the PHY go
65  *      through the Management Data Interface (MDI).  Consequently, the
66  *      driver leverages the mii.c library shared with other MII-compliant
67  *      devices.
68  *
69  *      Big- and Little-Endian byte order as well as 32- and 64-bit
70  *      archs are supported.  Weak-ordered memory and non-cache-coherent
71  *      archs are supported.
72  *
73  *      III. Transmit
74  *
75  *      A Tx skb is mapped and hangs off of a TCB.  TCBs are linked
76  *      together in a fixed-size ring (CBL) thus forming the flexible mode
77  *      memory structure.  A TCB marked with the suspend-bit indicates
78  *      the end of the ring.  The last TCB processed suspends the
79  *      controller, and the controller can be restarted by issue a CU
80  *      resume command to continue from the suspend point, or a CU start
81  *      command to start at a given position in the ring.
82  *
83  *      Non-Tx commands (config, multicast setup, etc) are linked
84  *      into the CBL ring along with Tx commands.  The common structure
85  *      used for both Tx and non-Tx commands is the Command Block (CB).
86  *
87  *      cb_to_use is the next CB to use for queuing a command; cb_to_clean
88  *      is the next CB to check for completion; cb_to_send is the first
89  *      CB to start on in case of a previous failure to resume.  CB clean
90  *      up happens in interrupt context in response to a CU interrupt.
91  *      cbs_avail keeps track of number of free CB resources available.
92  *
93  *      Hardware padding of short packets to minimum packet size is
94  *      enabled.  82557 pads with 7Eh, while the later controllers pad
95  *      with 00h.
96  *
97  *      IV.  Receive
98  *
99  *      The Receive Frame Area (RFA) comprises a ring of Receive Frame
100  *      Descriptors (RFD) + data buffer, thus forming the simplified mode
101  *      memory structure.  Rx skbs are allocated to contain both the RFD
102  *      and the data buffer, but the RFD is pulled off before the skb is
103  *      indicated.  The data buffer is aligned such that encapsulated
104  *      protocol headers are u32-aligned.  Since the RFD is part of the
105  *      mapped shared memory, and completion status is contained within
106  *      the RFD, the RFD must be dma_sync'ed to maintain a consistent
107  *      view from software and hardware.
108  *
109  *      In order to keep updates to the RFD link field from colliding with
110  *      hardware writes to mark packets complete, we use the feature that
111  *      hardware will not write to a size 0 descriptor and mark the previous
112  *      packet as end-of-list (EL).   After updating the link, we remove EL
113  *      and only then restore the size such that hardware may use the
114  *      previous-to-end RFD.
115  *
116  *      Under typical operation, the  receive unit (RU) is start once,
117  *      and the controller happily fills RFDs as frames arrive.  If
118  *      replacement RFDs cannot be allocated, or the RU goes non-active,
119  *      the RU must be restarted.  Frame arrival generates an interrupt,
120  *      and Rx indication and re-allocation happen in the same context,
121  *      therefore no locking is required.  A software-generated interrupt
122  *      is generated from the watchdog to recover from a failed allocation
123  *      scenario where all Rx resources have been indicated and none re-
124  *      placed.
125  *
126  *      V.   Miscellaneous
127  *
128  *      VLAN offloading of tagging, stripping and filtering is not
129  *      supported, but driver will accommodate the extra 4-byte VLAN tag
130  *      for processing by upper layers.  Tx/Rx Checksum offloading is not
131  *      supported.  Tx Scatter/Gather is not supported.  Jumbo Frames is
132  *      not supported (hardware limitation).
133  *
134  *      MagicPacket(tm) WoL support is enabled/disabled via ethtool.
135  *
136  *      Thanks to JC (jchapman@katalix.com) for helping with
137  *      testing/troubleshooting the development driver.
138  *
139  *      TODO:
140  *      o several entry points race with dev->close
141  *      o check for tx-no-resources/stop Q races with tx clean/wake Q
142  *
143  *      FIXES:
144  * 2005/12/02 - Michael O'Donnell <Michael.ODonnell at stratus dot com>
145  *      - Stratus87247: protect MDI control register manipulations
146  * 2009/06/01 - Andreas Mohr <andi at lisas dot de>
147  *      - add clean lowlevel I/O emulation for cards with MII-lacking PHYs
148  */
149
150 #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
151
152 #include <linux/module.h>
153 #include <linux/moduleparam.h>
154 #include <linux/kernel.h>
155 #include <linux/types.h>
156 #include <linux/sched.h>
157 #include <linux/slab.h>
158 #include <linux/delay.h>
159 #include <linux/init.h>
160 #include <linux/pci.h>
161 #include <linux/dma-mapping.h>
162 #include <linux/dmapool.h>
163 #include <linux/netdevice.h>
164 #include <linux/etherdevice.h>
165 #include <linux/mii.h>
166 #include <linux/if_vlan.h>
167 #include <linux/skbuff.h>
168 #include <linux/ethtool.h>
169 #include <linux/string.h>
170 #include <linux/firmware.h>
171 #include <linux/rtnetlink.h>
172 #include <asm/unaligned.h>
173
174
175 #define DRV_NAME                "e100"
176 #define DRV_EXT                 "-NAPI"
177 #define DRV_VERSION             "3.5.24-k2"DRV_EXT
178 #define DRV_DESCRIPTION         "Intel(R) PRO/100 Network Driver"
179 #define DRV_COPYRIGHT           "Copyright(c) 1999-2006 Intel Corporation"
180
181 #define E100_WATCHDOG_PERIOD    (2 * HZ)
182 #define E100_NAPI_WEIGHT        16
183
184 #define FIRMWARE_D101M          "/*(DEBLOBBED)*/"
185 #define FIRMWARE_D101S          "/*(DEBLOBBED)*/"
186 #define FIRMWARE_D102E          "/*(DEBLOBBED)*/"
187
188 MODULE_DESCRIPTION(DRV_DESCRIPTION);
189 MODULE_AUTHOR(DRV_COPYRIGHT);
190 MODULE_LICENSE("GPL");
191 MODULE_VERSION(DRV_VERSION);
192 /*(DEBLOBBED)*/
193
194 static int debug = 3;
195 static int eeprom_bad_csum_allow = 0;
196 static int use_io = 0;
197 module_param(debug, int, 0);
198 module_param(eeprom_bad_csum_allow, int, 0);
199 module_param(use_io, int, 0);
200 MODULE_PARM_DESC(debug, "Debug level (0=none,...,16=all)");
201 MODULE_PARM_DESC(eeprom_bad_csum_allow, "Allow bad eeprom checksums");
202 MODULE_PARM_DESC(use_io, "Force use of i/o access mode");
203
204 #define INTEL_8255X_ETHERNET_DEVICE(device_id, ich) {\
205         PCI_VENDOR_ID_INTEL, device_id, PCI_ANY_ID, PCI_ANY_ID, \
206         PCI_CLASS_NETWORK_ETHERNET << 8, 0xFFFF00, ich }
207 static DEFINE_PCI_DEVICE_TABLE(e100_id_table) = {
208         INTEL_8255X_ETHERNET_DEVICE(0x1029, 0),
209         INTEL_8255X_ETHERNET_DEVICE(0x1030, 0),
210         INTEL_8255X_ETHERNET_DEVICE(0x1031, 3),
211         INTEL_8255X_ETHERNET_DEVICE(0x1032, 3),
212         INTEL_8255X_ETHERNET_DEVICE(0x1033, 3),
213         INTEL_8255X_ETHERNET_DEVICE(0x1034, 3),
214         INTEL_8255X_ETHERNET_DEVICE(0x1038, 3),
215         INTEL_8255X_ETHERNET_DEVICE(0x1039, 4),
216         INTEL_8255X_ETHERNET_DEVICE(0x103A, 4),
217         INTEL_8255X_ETHERNET_DEVICE(0x103B, 4),
218         INTEL_8255X_ETHERNET_DEVICE(0x103C, 4),
219         INTEL_8255X_ETHERNET_DEVICE(0x103D, 4),
220         INTEL_8255X_ETHERNET_DEVICE(0x103E, 4),
221         INTEL_8255X_ETHERNET_DEVICE(0x1050, 5),
222         INTEL_8255X_ETHERNET_DEVICE(0x1051, 5),
223         INTEL_8255X_ETHERNET_DEVICE(0x1052, 5),
224         INTEL_8255X_ETHERNET_DEVICE(0x1053, 5),
225         INTEL_8255X_ETHERNET_DEVICE(0x1054, 5),
226         INTEL_8255X_ETHERNET_DEVICE(0x1055, 5),
227         INTEL_8255X_ETHERNET_DEVICE(0x1056, 5),
228         INTEL_8255X_ETHERNET_DEVICE(0x1057, 5),
229         INTEL_8255X_ETHERNET_DEVICE(0x1059, 0),
230         INTEL_8255X_ETHERNET_DEVICE(0x1064, 6),
231         INTEL_8255X_ETHERNET_DEVICE(0x1065, 6),
232         INTEL_8255X_ETHERNET_DEVICE(0x1066, 6),
233         INTEL_8255X_ETHERNET_DEVICE(0x1067, 6),
234         INTEL_8255X_ETHERNET_DEVICE(0x1068, 6),
235         INTEL_8255X_ETHERNET_DEVICE(0x1069, 6),
236         INTEL_8255X_ETHERNET_DEVICE(0x106A, 6),
237         INTEL_8255X_ETHERNET_DEVICE(0x106B, 6),
238         INTEL_8255X_ETHERNET_DEVICE(0x1091, 7),
239         INTEL_8255X_ETHERNET_DEVICE(0x1092, 7),
240         INTEL_8255X_ETHERNET_DEVICE(0x1093, 7),
241         INTEL_8255X_ETHERNET_DEVICE(0x1094, 7),
242         INTEL_8255X_ETHERNET_DEVICE(0x1095, 7),
243         INTEL_8255X_ETHERNET_DEVICE(0x10fe, 7),
244         INTEL_8255X_ETHERNET_DEVICE(0x1209, 0),
245         INTEL_8255X_ETHERNET_DEVICE(0x1229, 0),
246         INTEL_8255X_ETHERNET_DEVICE(0x2449, 2),
247         INTEL_8255X_ETHERNET_DEVICE(0x2459, 2),
248         INTEL_8255X_ETHERNET_DEVICE(0x245D, 2),
249         INTEL_8255X_ETHERNET_DEVICE(0x27DC, 7),
250         { 0, }
251 };
252 MODULE_DEVICE_TABLE(pci, e100_id_table);
253
254 enum mac {
255         mac_82557_D100_A  = 0,
256         mac_82557_D100_B  = 1,
257         mac_82557_D100_C  = 2,
258         mac_82558_D101_A4 = 4,
259         mac_82558_D101_B0 = 5,
260         mac_82559_D101M   = 8,
261         mac_82559_D101S   = 9,
262         mac_82550_D102    = 12,
263         mac_82550_D102_C  = 13,
264         mac_82551_E       = 14,
265         mac_82551_F       = 15,
266         mac_82551_10      = 16,
267         mac_unknown       = 0xFF,
268 };
269
270 enum phy {
271         phy_100a     = 0x000003E0,
272         phy_100c     = 0x035002A8,
273         phy_82555_tx = 0x015002A8,
274         phy_nsc_tx   = 0x5C002000,
275         phy_82562_et = 0x033002A8,
276         phy_82562_em = 0x032002A8,
277         phy_82562_ek = 0x031002A8,
278         phy_82562_eh = 0x017002A8,
279         phy_82552_v  = 0xd061004d,
280         phy_unknown  = 0xFFFFFFFF,
281 };
282
283 /* CSR (Control/Status Registers) */
284 struct csr {
285         struct {
286                 u8 status;
287                 u8 stat_ack;
288                 u8 cmd_lo;
289                 u8 cmd_hi;
290                 u32 gen_ptr;
291         } scb;
292         u32 port;
293         u16 flash_ctrl;
294         u8 eeprom_ctrl_lo;
295         u8 eeprom_ctrl_hi;
296         u32 mdi_ctrl;
297         u32 rx_dma_count;
298 };
299
300 enum scb_status {
301         rus_no_res       = 0x08,
302         rus_ready        = 0x10,
303         rus_mask         = 0x3C,
304 };
305
306 enum ru_state  {
307         RU_SUSPENDED = 0,
308         RU_RUNNING       = 1,
309         RU_UNINITIALIZED = -1,
310 };
311
312 enum scb_stat_ack {
313         stat_ack_not_ours    = 0x00,
314         stat_ack_sw_gen      = 0x04,
315         stat_ack_rnr         = 0x10,
316         stat_ack_cu_idle     = 0x20,
317         stat_ack_frame_rx    = 0x40,
318         stat_ack_cu_cmd_done = 0x80,
319         stat_ack_not_present = 0xFF,
320         stat_ack_rx = (stat_ack_sw_gen | stat_ack_rnr | stat_ack_frame_rx),
321         stat_ack_tx = (stat_ack_cu_idle | stat_ack_cu_cmd_done),
322 };
323
324 enum scb_cmd_hi {
325         irq_mask_none = 0x00,
326         irq_mask_all  = 0x01,
327         irq_sw_gen    = 0x02,
328 };
329
330 enum scb_cmd_lo {
331         cuc_nop        = 0x00,
332         ruc_start      = 0x01,
333         ruc_load_base  = 0x06,
334         cuc_start      = 0x10,
335         cuc_resume     = 0x20,
336         cuc_dump_addr  = 0x40,
337         cuc_dump_stats = 0x50,
338         cuc_load_base  = 0x60,
339         cuc_dump_reset = 0x70,
340 };
341
342 enum cuc_dump {
343         cuc_dump_complete       = 0x0000A005,
344         cuc_dump_reset_complete = 0x0000A007,
345 };
346
347 enum port {
348         software_reset  = 0x0000,
349         selftest        = 0x0001,
350         selective_reset = 0x0002,
351 };
352
353 enum eeprom_ctrl_lo {
354         eesk = 0x01,
355         eecs = 0x02,
356         eedi = 0x04,
357         eedo = 0x08,
358 };
359
360 enum mdi_ctrl {
361         mdi_write = 0x04000000,
362         mdi_read  = 0x08000000,
363         mdi_ready = 0x10000000,
364 };
365
366 enum eeprom_op {
367         op_write = 0x05,
368         op_read  = 0x06,
369         op_ewds  = 0x10,
370         op_ewen  = 0x13,
371 };
372
373 enum eeprom_offsets {
374         eeprom_cnfg_mdix  = 0x03,
375         eeprom_phy_iface  = 0x06,
376         eeprom_id         = 0x0A,
377         eeprom_config_asf = 0x0D,
378         eeprom_smbus_addr = 0x90,
379 };
380
381 enum eeprom_cnfg_mdix {
382         eeprom_mdix_enabled = 0x0080,
383 };
384
385 enum eeprom_phy_iface {
386         NoSuchPhy = 0,
387         I82553AB,
388         I82553C,
389         I82503,
390         DP83840,
391         S80C240,
392         S80C24,
393         I82555,
394         DP83840A = 10,
395 };
396
397 enum eeprom_id {
398         eeprom_id_wol = 0x0020,
399 };
400
401 enum eeprom_config_asf {
402         eeprom_asf = 0x8000,
403         eeprom_gcl = 0x4000,
404 };
405
406 enum cb_status {
407         cb_complete = 0x8000,
408         cb_ok       = 0x2000,
409 };
410
411 enum cb_command {
412         cb_nop    = 0x0000,
413         cb_iaaddr = 0x0001,
414         cb_config = 0x0002,
415         cb_multi  = 0x0003,
416         cb_tx     = 0x0004,
417         cb_ucode  = 0x0005,
418         cb_dump   = 0x0006,
419         cb_tx_sf  = 0x0008,
420         cb_cid    = 0x1f00,
421         cb_i      = 0x2000,
422         cb_s      = 0x4000,
423         cb_el     = 0x8000,
424 };
425
426 struct rfd {
427         __le16 status;
428         __le16 command;
429         __le32 link;
430         __le32 rbd;
431         __le16 actual_size;
432         __le16 size;
433 };
434
435 struct rx {
436         struct rx *next, *prev;
437         struct sk_buff *skb;
438         dma_addr_t dma_addr;
439 };
440
441 #if defined(__BIG_ENDIAN_BITFIELD)
442 #define X(a,b)  b,a
443 #else
444 #define X(a,b)  a,b
445 #endif
446 struct config {
447 /*0*/   u8 X(byte_count:6, pad0:2);
448 /*1*/   u8 X(X(rx_fifo_limit:4, tx_fifo_limit:3), pad1:1);
449 /*2*/   u8 adaptive_ifs;
450 /*3*/   u8 X(X(X(X(mwi_enable:1, type_enable:1), read_align_enable:1),
451            term_write_cache_line:1), pad3:4);
452 /*4*/   u8 X(rx_dma_max_count:7, pad4:1);
453 /*5*/   u8 X(tx_dma_max_count:7, dma_max_count_enable:1);
454 /*6*/   u8 X(X(X(X(X(X(X(late_scb_update:1, direct_rx_dma:1),
455            tno_intr:1), cna_intr:1), standard_tcb:1), standard_stat_counter:1),
456            rx_discard_overruns:1), rx_save_bad_frames:1);
457 /*7*/   u8 X(X(X(X(X(rx_discard_short_frames:1, tx_underrun_retry:2),
458            pad7:2), rx_extended_rfd:1), tx_two_frames_in_fifo:1),
459            tx_dynamic_tbd:1);
460 /*8*/   u8 X(X(mii_mode:1, pad8:6), csma_disabled:1);
461 /*9*/   u8 X(X(X(X(X(rx_tcpudp_checksum:1, pad9:3), vlan_arp_tco:1),
462            link_status_wake:1), arp_wake:1), mcmatch_wake:1);
463 /*10*/  u8 X(X(X(pad10:3, no_source_addr_insertion:1), preamble_length:2),
464            loopback:2);
465 /*11*/  u8 X(linear_priority:3, pad11:5);
466 /*12*/  u8 X(X(linear_priority_mode:1, pad12:3), ifs:4);
467 /*13*/  u8 ip_addr_lo;
468 /*14*/  u8 ip_addr_hi;
469 /*15*/  u8 X(X(X(X(X(X(X(promiscuous_mode:1, broadcast_disabled:1),
470            wait_after_win:1), pad15_1:1), ignore_ul_bit:1), crc_16_bit:1),
471            pad15_2:1), crs_or_cdt:1);
472 /*16*/  u8 fc_delay_lo;
473 /*17*/  u8 fc_delay_hi;
474 /*18*/  u8 X(X(X(X(X(rx_stripping:1, tx_padding:1), rx_crc_transfer:1),
475            rx_long_ok:1), fc_priority_threshold:3), pad18:1);
476 /*19*/  u8 X(X(X(X(X(X(X(addr_wake:1, magic_packet_disable:1),
477            fc_disable:1), fc_restop:1), fc_restart:1), fc_reject:1),
478            full_duplex_force:1), full_duplex_pin:1);
479 /*20*/  u8 X(X(X(pad20_1:5, fc_priority_location:1), multi_ia:1), pad20_2:1);
480 /*21*/  u8 X(X(pad21_1:3, multicast_all:1), pad21_2:4);
481 /*22*/  u8 X(X(rx_d102_mode:1, rx_vlan_drop:1), pad22:6);
482         u8 pad_d102[9];
483 };
484
485 #define E100_MAX_MULTICAST_ADDRS        64
486 struct multi {
487         __le16 count;
488         u8 addr[E100_MAX_MULTICAST_ADDRS * ETH_ALEN + 2/*pad*/];
489 };
490
491 /* Important: keep total struct u32-aligned */
492 #define UCODE_SIZE                      134
493 struct cb {
494         __le16 status;
495         __le16 command;
496         __le32 link;
497         union {
498                 u8 iaaddr[ETH_ALEN];
499                 __le32 ucode[UCODE_SIZE];
500                 struct config config;
501                 struct multi multi;
502                 struct {
503                         u32 tbd_array;
504                         u16 tcb_byte_count;
505                         u8 threshold;
506                         u8 tbd_count;
507                         struct {
508                                 __le32 buf_addr;
509                                 __le16 size;
510                                 u16 eol;
511                         } tbd;
512                 } tcb;
513                 __le32 dump_buffer_addr;
514         } u;
515         struct cb *next, *prev;
516         dma_addr_t dma_addr;
517         struct sk_buff *skb;
518 };
519
520 enum loopback {
521         lb_none = 0, lb_mac = 1, lb_phy = 3,
522 };
523
524 struct stats {
525         __le32 tx_good_frames, tx_max_collisions, tx_late_collisions,
526                 tx_underruns, tx_lost_crs, tx_deferred, tx_single_collisions,
527                 tx_multiple_collisions, tx_total_collisions;
528         __le32 rx_good_frames, rx_crc_errors, rx_alignment_errors,
529                 rx_resource_errors, rx_overrun_errors, rx_cdt_errors,
530                 rx_short_frame_errors;
531         __le32 fc_xmt_pause, fc_rcv_pause, fc_rcv_unsupported;
532         __le16 xmt_tco_frames, rcv_tco_frames;
533         __le32 complete;
534 };
535
536 struct mem {
537         struct {
538                 u32 signature;
539                 u32 result;
540         } selftest;
541         struct stats stats;
542         u8 dump_buf[596];
543 };
544
545 struct param_range {
546         u32 min;
547         u32 max;
548         u32 count;
549 };
550
551 struct params {
552         struct param_range rfds;
553         struct param_range cbs;
554 };
555
556 struct nic {
557         /* Begin: frequently used values: keep adjacent for cache effect */
558         u32 msg_enable                          ____cacheline_aligned;
559         struct net_device *netdev;
560         struct pci_dev *pdev;
561         u16 (*mdio_ctrl)(struct nic *nic, u32 addr, u32 dir, u32 reg, u16 data);
562
563         struct rx *rxs                          ____cacheline_aligned;
564         struct rx *rx_to_use;
565         struct rx *rx_to_clean;
566         struct rfd blank_rfd;
567         enum ru_state ru_running;
568
569         spinlock_t cb_lock                      ____cacheline_aligned;
570         spinlock_t cmd_lock;
571         struct csr __iomem *csr;
572         enum scb_cmd_lo cuc_cmd;
573         unsigned int cbs_avail;
574         struct napi_struct napi;
575         struct cb *cbs;
576         struct cb *cb_to_use;
577         struct cb *cb_to_send;
578         struct cb *cb_to_clean;
579         __le16 tx_command;
580         /* End: frequently used values: keep adjacent for cache effect */
581
582         enum {
583                 ich                = (1 << 0),
584                 promiscuous        = (1 << 1),
585                 multicast_all      = (1 << 2),
586                 wol_magic          = (1 << 3),
587                 ich_10h_workaround = (1 << 4),
588         } flags                                 ____cacheline_aligned;
589
590         enum mac mac;
591         enum phy phy;
592         struct params params;
593         struct timer_list watchdog;
594         struct mii_if_info mii;
595         struct work_struct tx_timeout_task;
596         enum loopback loopback;
597
598         struct mem *mem;
599         dma_addr_t dma_addr;
600
601         struct pci_pool *cbs_pool;
602         dma_addr_t cbs_dma_addr;
603         u8 adaptive_ifs;
604         u8 tx_threshold;
605         u32 tx_frames;
606         u32 tx_collisions;
607         u32 tx_deferred;
608         u32 tx_single_collisions;
609         u32 tx_multiple_collisions;
610         u32 tx_fc_pause;
611         u32 tx_tco_frames;
612
613         u32 rx_fc_pause;
614         u32 rx_fc_unsupported;
615         u32 rx_tco_frames;
616         u32 rx_over_length_errors;
617
618         u16 eeprom_wc;
619         __le16 eeprom[256];
620         spinlock_t mdio_lock;
621         const struct firmware *fw;
622 };
623
624 static inline void e100_write_flush(struct nic *nic)
625 {
626         /* Flush previous PCI writes through intermediate bridges
627          * by doing a benign read */
628         (void)ioread8(&nic->csr->scb.status);
629 }
630
631 static void e100_enable_irq(struct nic *nic)
632 {
633         unsigned long flags;
634
635         spin_lock_irqsave(&nic->cmd_lock, flags);
636         iowrite8(irq_mask_none, &nic->csr->scb.cmd_hi);
637         e100_write_flush(nic);
638         spin_unlock_irqrestore(&nic->cmd_lock, flags);
639 }
640
641 static void e100_disable_irq(struct nic *nic)
642 {
643         unsigned long flags;
644
645         spin_lock_irqsave(&nic->cmd_lock, flags);
646         iowrite8(irq_mask_all, &nic->csr->scb.cmd_hi);
647         e100_write_flush(nic);
648         spin_unlock_irqrestore(&nic->cmd_lock, flags);
649 }
650
651 static void e100_hw_reset(struct nic *nic)
652 {
653         /* Put CU and RU into idle with a selective reset to get
654          * device off of PCI bus */
655         iowrite32(selective_reset, &nic->csr->port);
656         e100_write_flush(nic); udelay(20);
657
658         /* Now fully reset device */
659         iowrite32(software_reset, &nic->csr->port);
660         e100_write_flush(nic); udelay(20);
661
662         /* Mask off our interrupt line - it's unmasked after reset */
663         e100_disable_irq(nic);
664 }
665
666 static int e100_self_test(struct nic *nic)
667 {
668         u32 dma_addr = nic->dma_addr + offsetof(struct mem, selftest);
669
670         /* Passing the self-test is a pretty good indication
671          * that the device can DMA to/from host memory */
672
673         nic->mem->selftest.signature = 0;
674         nic->mem->selftest.result = 0xFFFFFFFF;
675
676         iowrite32(selftest | dma_addr, &nic->csr->port);
677         e100_write_flush(nic);
678         /* Wait 10 msec for self-test to complete */
679         msleep(10);
680
681         /* Interrupts are enabled after self-test */
682         e100_disable_irq(nic);
683
684         /* Check results of self-test */
685         if (nic->mem->selftest.result != 0) {
686                 netif_err(nic, hw, nic->netdev,
687                           "Self-test failed: result=0x%08X\n",
688                           nic->mem->selftest.result);
689                 return -ETIMEDOUT;
690         }
691         if (nic->mem->selftest.signature == 0) {
692                 netif_err(nic, hw, nic->netdev, "Self-test failed: timed out\n");
693                 return -ETIMEDOUT;
694         }
695
696         return 0;
697 }
698
699 static void e100_eeprom_write(struct nic *nic, u16 addr_len, u16 addr, __le16 data)
700 {
701         u32 cmd_addr_data[3];
702         u8 ctrl;
703         int i, j;
704
705         /* Three cmds: write/erase enable, write data, write/erase disable */
706         cmd_addr_data[0] = op_ewen << (addr_len - 2);
707         cmd_addr_data[1] = (((op_write << addr_len) | addr) << 16) |
708                 le16_to_cpu(data);
709         cmd_addr_data[2] = op_ewds << (addr_len - 2);
710
711         /* Bit-bang cmds to write word to eeprom */
712         for (j = 0; j < 3; j++) {
713
714                 /* Chip select */
715                 iowrite8(eecs | eesk, &nic->csr->eeprom_ctrl_lo);
716                 e100_write_flush(nic); udelay(4);
717
718                 for (i = 31; i >= 0; i--) {
719                         ctrl = (cmd_addr_data[j] & (1 << i)) ?
720                                 eecs | eedi : eecs;
721                         iowrite8(ctrl, &nic->csr->eeprom_ctrl_lo);
722                         e100_write_flush(nic); udelay(4);
723
724                         iowrite8(ctrl | eesk, &nic->csr->eeprom_ctrl_lo);
725                         e100_write_flush(nic); udelay(4);
726                 }
727                 /* Wait 10 msec for cmd to complete */
728                 msleep(10);
729
730                 /* Chip deselect */
731                 iowrite8(0, &nic->csr->eeprom_ctrl_lo);
732                 e100_write_flush(nic); udelay(4);
733         }
734 };
735
736 /* General technique stolen from the eepro100 driver - very clever */
737 static __le16 e100_eeprom_read(struct nic *nic, u16 *addr_len, u16 addr)
738 {
739         u32 cmd_addr_data;
740         u16 data = 0;
741         u8 ctrl;
742         int i;
743
744         cmd_addr_data = ((op_read << *addr_len) | addr) << 16;
745
746         /* Chip select */
747         iowrite8(eecs | eesk, &nic->csr->eeprom_ctrl_lo);
748         e100_write_flush(nic); udelay(4);
749
750         /* Bit-bang to read word from eeprom */
751         for (i = 31; i >= 0; i--) {
752                 ctrl = (cmd_addr_data & (1 << i)) ? eecs | eedi : eecs;
753                 iowrite8(ctrl, &nic->csr->eeprom_ctrl_lo);
754                 e100_write_flush(nic); udelay(4);
755
756                 iowrite8(ctrl | eesk, &nic->csr->eeprom_ctrl_lo);
757                 e100_write_flush(nic); udelay(4);
758
759                 /* Eeprom drives a dummy zero to EEDO after receiving
760                  * complete address.  Use this to adjust addr_len. */
761                 ctrl = ioread8(&nic->csr->eeprom_ctrl_lo);
762                 if (!(ctrl & eedo) && i > 16) {
763                         *addr_len -= (i - 16);
764                         i = 17;
765                 }
766
767                 data = (data << 1) | (ctrl & eedo ? 1 : 0);
768         }
769
770         /* Chip deselect */
771         iowrite8(0, &nic->csr->eeprom_ctrl_lo);
772         e100_write_flush(nic); udelay(4);
773
774         return cpu_to_le16(data);
775 };
776
777 /* Load entire EEPROM image into driver cache and validate checksum */
778 static int e100_eeprom_load(struct nic *nic)
779 {
780         u16 addr, addr_len = 8, checksum = 0;
781
782         /* Try reading with an 8-bit addr len to discover actual addr len */
783         e100_eeprom_read(nic, &addr_len, 0);
784         nic->eeprom_wc = 1 << addr_len;
785
786         for (addr = 0; addr < nic->eeprom_wc; addr++) {
787                 nic->eeprom[addr] = e100_eeprom_read(nic, &addr_len, addr);
788                 if (addr < nic->eeprom_wc - 1)
789                         checksum += le16_to_cpu(nic->eeprom[addr]);
790         }
791
792         /* The checksum, stored in the last word, is calculated such that
793          * the sum of words should be 0xBABA */
794         if (cpu_to_le16(0xBABA - checksum) != nic->eeprom[nic->eeprom_wc - 1]) {
795                 netif_err(nic, probe, nic->netdev, "EEPROM corrupted\n");
796                 if (!eeprom_bad_csum_allow)
797                         return -EAGAIN;
798         }
799
800         return 0;
801 }
802
803 /* Save (portion of) driver EEPROM cache to device and update checksum */
804 static int e100_eeprom_save(struct nic *nic, u16 start, u16 count)
805 {
806         u16 addr, addr_len = 8, checksum = 0;
807
808         /* Try reading with an 8-bit addr len to discover actual addr len */
809         e100_eeprom_read(nic, &addr_len, 0);
810         nic->eeprom_wc = 1 << addr_len;
811
812         if (start + count >= nic->eeprom_wc)
813                 return -EINVAL;
814
815         for (addr = start; addr < start + count; addr++)
816                 e100_eeprom_write(nic, addr_len, addr, nic->eeprom[addr]);
817
818         /* The checksum, stored in the last word, is calculated such that
819          * the sum of words should be 0xBABA */
820         for (addr = 0; addr < nic->eeprom_wc - 1; addr++)
821                 checksum += le16_to_cpu(nic->eeprom[addr]);
822         nic->eeprom[nic->eeprom_wc - 1] = cpu_to_le16(0xBABA - checksum);
823         e100_eeprom_write(nic, addr_len, nic->eeprom_wc - 1,
824                 nic->eeprom[nic->eeprom_wc - 1]);
825
826         return 0;
827 }
828
829 #define E100_WAIT_SCB_TIMEOUT 20000 /* we might have to wait 100ms!!! */
830 #define E100_WAIT_SCB_FAST 20       /* delay like the old code */
831 static int e100_exec_cmd(struct nic *nic, u8 cmd, dma_addr_t dma_addr)
832 {
833         unsigned long flags;
834         unsigned int i;
835         int err = 0;
836
837         spin_lock_irqsave(&nic->cmd_lock, flags);
838
839         /* Previous command is accepted when SCB clears */
840         for (i = 0; i < E100_WAIT_SCB_TIMEOUT; i++) {
841                 if (likely(!ioread8(&nic->csr->scb.cmd_lo)))
842                         break;
843                 cpu_relax();
844                 if (unlikely(i > E100_WAIT_SCB_FAST))
845                         udelay(5);
846         }
847         if (unlikely(i == E100_WAIT_SCB_TIMEOUT)) {
848                 err = -EAGAIN;
849                 goto err_unlock;
850         }
851
852         if (unlikely(cmd != cuc_resume))
853                 iowrite32(dma_addr, &nic->csr->scb.gen_ptr);
854         iowrite8(cmd, &nic->csr->scb.cmd_lo);
855
856 err_unlock:
857         spin_unlock_irqrestore(&nic->cmd_lock, flags);
858
859         return err;
860 }
861
862 static int e100_exec_cb(struct nic *nic, struct sk_buff *skb,
863         void (*cb_prepare)(struct nic *, struct cb *, struct sk_buff *))
864 {
865         struct cb *cb;
866         unsigned long flags;
867         int err = 0;
868
869         spin_lock_irqsave(&nic->cb_lock, flags);
870
871         if (unlikely(!nic->cbs_avail)) {
872                 err = -ENOMEM;
873                 goto err_unlock;
874         }
875
876         cb = nic->cb_to_use;
877         nic->cb_to_use = cb->next;
878         nic->cbs_avail--;
879         cb->skb = skb;
880
881         if (unlikely(!nic->cbs_avail))
882                 err = -ENOSPC;
883
884         cb_prepare(nic, cb, skb);
885
886         /* Order is important otherwise we'll be in a race with h/w:
887          * set S-bit in current first, then clear S-bit in previous. */
888         cb->command |= cpu_to_le16(cb_s);
889         wmb();
890         cb->prev->command &= cpu_to_le16(~cb_s);
891
892         while (nic->cb_to_send != nic->cb_to_use) {
893                 if (unlikely(e100_exec_cmd(nic, nic->cuc_cmd,
894                         nic->cb_to_send->dma_addr))) {
895                         /* Ok, here's where things get sticky.  It's
896                          * possible that we can't schedule the command
897                          * because the controller is too busy, so
898                          * let's just queue the command and try again
899                          * when another command is scheduled. */
900                         if (err == -ENOSPC) {
901                                 //request a reset
902                                 schedule_work(&nic->tx_timeout_task);
903                         }
904                         break;
905                 } else {
906                         nic->cuc_cmd = cuc_resume;
907                         nic->cb_to_send = nic->cb_to_send->next;
908                 }
909         }
910
911 err_unlock:
912         spin_unlock_irqrestore(&nic->cb_lock, flags);
913
914         return err;
915 }
916
917 static int mdio_read(struct net_device *netdev, int addr, int reg)
918 {
919         struct nic *nic = netdev_priv(netdev);
920         return nic->mdio_ctrl(nic, addr, mdi_read, reg, 0);
921 }
922
923 static void mdio_write(struct net_device *netdev, int addr, int reg, int data)
924 {
925         struct nic *nic = netdev_priv(netdev);
926
927         nic->mdio_ctrl(nic, addr, mdi_write, reg, data);
928 }
929
930 /* the standard mdio_ctrl() function for usual MII-compliant hardware */
931 static u16 mdio_ctrl_hw(struct nic *nic, u32 addr, u32 dir, u32 reg, u16 data)
932 {
933         u32 data_out = 0;
934         unsigned int i;
935         unsigned long flags;
936
937
938         /*
939          * Stratus87247: we shouldn't be writing the MDI control
940          * register until the Ready bit shows True.  Also, since
941          * manipulation of the MDI control registers is a multi-step
942          * procedure it should be done under lock.
943          */
944         spin_lock_irqsave(&nic->mdio_lock, flags);
945         for (i = 100; i; --i) {
946                 if (ioread32(&nic->csr->mdi_ctrl) & mdi_ready)
947                         break;
948                 udelay(20);
949         }
950         if (unlikely(!i)) {
951                 netdev_err(nic->netdev, "e100.mdio_ctrl won't go Ready\n");
952                 spin_unlock_irqrestore(&nic->mdio_lock, flags);
953                 return 0;               /* No way to indicate timeout error */
954         }
955         iowrite32((reg << 16) | (addr << 21) | dir | data, &nic->csr->mdi_ctrl);
956
957         for (i = 0; i < 100; i++) {
958                 udelay(20);
959                 if ((data_out = ioread32(&nic->csr->mdi_ctrl)) & mdi_ready)
960                         break;
961         }
962         spin_unlock_irqrestore(&nic->mdio_lock, flags);
963         netif_printk(nic, hw, KERN_DEBUG, nic->netdev,
964                      "%s:addr=%d, reg=%d, data_in=0x%04X, data_out=0x%04X\n",
965                      dir == mdi_read ? "READ" : "WRITE",
966                      addr, reg, data, data_out);
967         return (u16)data_out;
968 }
969
970 /* slightly tweaked mdio_ctrl() function for phy_82552_v specifics */
971 static u16 mdio_ctrl_phy_82552_v(struct nic *nic,
972                                  u32 addr,
973                                  u32 dir,
974                                  u32 reg,
975                                  u16 data)
976 {
977         if ((reg == MII_BMCR) && (dir == mdi_write)) {
978                 if (data & (BMCR_ANRESTART | BMCR_ANENABLE)) {
979                         u16 advert = mdio_read(nic->netdev, nic->mii.phy_id,
980                                                         MII_ADVERTISE);
981
982                         /*
983                          * Workaround Si issue where sometimes the part will not
984                          * autoneg to 100Mbps even when advertised.
985                          */
986                         if (advert & ADVERTISE_100FULL)
987                                 data |= BMCR_SPEED100 | BMCR_FULLDPLX;
988                         else if (advert & ADVERTISE_100HALF)
989                                 data |= BMCR_SPEED100;
990                 }
991         }
992         return mdio_ctrl_hw(nic, addr, dir, reg, data);
993 }
994
995 /* Fully software-emulated mdio_ctrl() function for cards without
996  * MII-compliant PHYs.
997  * For now, this is mainly geared towards 80c24 support; in case of further
998  * requirements for other types (i82503, ...?) either extend this mechanism
999  * or split it, whichever is cleaner.
1000  */
1001 static u16 mdio_ctrl_phy_mii_emulated(struct nic *nic,
1002                                       u32 addr,
1003                                       u32 dir,
1004                                       u32 reg,
1005                                       u16 data)
1006 {
1007         /* might need to allocate a netdev_priv'ed register array eventually
1008          * to be able to record state changes, but for now
1009          * some fully hardcoded register handling ought to be ok I guess. */
1010
1011         if (dir == mdi_read) {
1012                 switch (reg) {
1013                 case MII_BMCR:
1014                         /* Auto-negotiation, right? */
1015                         return  BMCR_ANENABLE |
1016                                 BMCR_FULLDPLX;
1017                 case MII_BMSR:
1018                         return  BMSR_LSTATUS /* for mii_link_ok() */ |
1019                                 BMSR_ANEGCAPABLE |
1020                                 BMSR_10FULL;
1021                 case MII_ADVERTISE:
1022                         /* 80c24 is a "combo card" PHY, right? */
1023                         return  ADVERTISE_10HALF |
1024                                 ADVERTISE_10FULL;
1025                 default:
1026                         netif_printk(nic, hw, KERN_DEBUG, nic->netdev,
1027                                      "%s:addr=%d, reg=%d, data=0x%04X: unimplemented emulation!\n",
1028                                      dir == mdi_read ? "READ" : "WRITE",
1029                                      addr, reg, data);
1030                         return 0xFFFF;
1031                 }
1032         } else {
1033                 switch (reg) {
1034                 default:
1035                         netif_printk(nic, hw, KERN_DEBUG, nic->netdev,
1036                                      "%s:addr=%d, reg=%d, data=0x%04X: unimplemented emulation!\n",
1037                                      dir == mdi_read ? "READ" : "WRITE",
1038                                      addr, reg, data);
1039                         return 0xFFFF;
1040                 }
1041         }
1042 }
1043 static inline int e100_phy_supports_mii(struct nic *nic)
1044 {
1045         /* for now, just check it by comparing whether we
1046            are using MII software emulation.
1047         */
1048         return (nic->mdio_ctrl != mdio_ctrl_phy_mii_emulated);
1049 }
1050
1051 static void e100_get_defaults(struct nic *nic)
1052 {
1053         struct param_range rfds = { .min = 16, .max = 256, .count = 256 };
1054         struct param_range cbs  = { .min = 64, .max = 256, .count = 128 };
1055
1056         /* MAC type is encoded as rev ID; exception: ICH is treated as 82559 */
1057         nic->mac = (nic->flags & ich) ? mac_82559_D101M : nic->pdev->revision;
1058         if (nic->mac == mac_unknown)
1059                 nic->mac = mac_82557_D100_A;
1060
1061         nic->params.rfds = rfds;
1062         nic->params.cbs = cbs;
1063
1064         /* Quadwords to DMA into FIFO before starting frame transmit */
1065         nic->tx_threshold = 0xE0;
1066
1067         /* no interrupt for every tx completion, delay = 256us if not 557 */
1068         nic->tx_command = cpu_to_le16(cb_tx | cb_tx_sf |
1069                 ((nic->mac >= mac_82558_D101_A4) ? cb_cid : cb_i));
1070
1071         /* Template for a freshly allocated RFD */
1072         nic->blank_rfd.command = 0;
1073         nic->blank_rfd.rbd = cpu_to_le32(0xFFFFFFFF);
1074         nic->blank_rfd.size = cpu_to_le16(VLAN_ETH_FRAME_LEN);
1075
1076         /* MII setup */
1077         nic->mii.phy_id_mask = 0x1F;
1078         nic->mii.reg_num_mask = 0x1F;
1079         nic->mii.dev = nic->netdev;
1080         nic->mii.mdio_read = mdio_read;
1081         nic->mii.mdio_write = mdio_write;
1082 }
1083
1084 static void e100_configure(struct nic *nic, struct cb *cb, struct sk_buff *skb)
1085 {
1086         struct config *config = &cb->u.config;
1087         u8 *c = (u8 *)config;
1088
1089         cb->command = cpu_to_le16(cb_config);
1090
1091         memset(config, 0, sizeof(struct config));
1092
1093         config->byte_count = 0x16;              /* bytes in this struct */
1094         config->rx_fifo_limit = 0x8;            /* bytes in FIFO before DMA */
1095         config->direct_rx_dma = 0x1;            /* reserved */
1096         config->standard_tcb = 0x1;             /* 1=standard, 0=extended */
1097         config->standard_stat_counter = 0x1;    /* 1=standard, 0=extended */
1098         config->rx_discard_short_frames = 0x1;  /* 1=discard, 0=pass */
1099         config->tx_underrun_retry = 0x3;        /* # of underrun retries */
1100         if (e100_phy_supports_mii(nic))
1101                 config->mii_mode = 1;           /* 1=MII mode, 0=i82503 mode */
1102         config->pad10 = 0x6;
1103         config->no_source_addr_insertion = 0x1; /* 1=no, 0=yes */
1104         config->preamble_length = 0x2;          /* 0=1, 1=3, 2=7, 3=15 bytes */
1105         config->ifs = 0x6;                      /* x16 = inter frame spacing */
1106         config->ip_addr_hi = 0xF2;              /* ARP IP filter - not used */
1107         config->pad15_1 = 0x1;
1108         config->pad15_2 = 0x1;
1109         config->crs_or_cdt = 0x0;               /* 0=CRS only, 1=CRS or CDT */
1110         config->fc_delay_hi = 0x40;             /* time delay for fc frame */
1111         config->tx_padding = 0x1;               /* 1=pad short frames */
1112         config->fc_priority_threshold = 0x7;    /* 7=priority fc disabled */
1113         config->pad18 = 0x1;
1114         config->full_duplex_pin = 0x1;          /* 1=examine FDX# pin */
1115         config->pad20_1 = 0x1F;
1116         config->fc_priority_location = 0x1;     /* 1=byte#31, 0=byte#19 */
1117         config->pad21_1 = 0x5;
1118
1119         config->adaptive_ifs = nic->adaptive_ifs;
1120         config->loopback = nic->loopback;
1121
1122         if (nic->mii.force_media && nic->mii.full_duplex)
1123                 config->full_duplex_force = 0x1;        /* 1=force, 0=auto */
1124
1125         if (nic->flags & promiscuous || nic->loopback) {
1126                 config->rx_save_bad_frames = 0x1;       /* 1=save, 0=discard */
1127                 config->rx_discard_short_frames = 0x0;  /* 1=discard, 0=save */
1128                 config->promiscuous_mode = 0x1;         /* 1=on, 0=off */
1129         }
1130
1131         if (nic->flags & multicast_all)
1132                 config->multicast_all = 0x1;            /* 1=accept, 0=no */
1133
1134         /* disable WoL when up */
1135         if (netif_running(nic->netdev) || !(nic->flags & wol_magic))
1136                 config->magic_packet_disable = 0x1;     /* 1=off, 0=on */
1137
1138         if (nic->mac >= mac_82558_D101_A4) {
1139                 config->fc_disable = 0x1;       /* 1=Tx fc off, 0=Tx fc on */
1140                 config->mwi_enable = 0x1;       /* 1=enable, 0=disable */
1141                 config->standard_tcb = 0x0;     /* 1=standard, 0=extended */
1142                 config->rx_long_ok = 0x1;       /* 1=VLANs ok, 0=standard */
1143                 if (nic->mac >= mac_82559_D101M) {
1144                         config->tno_intr = 0x1;         /* TCO stats enable */
1145                         /* Enable TCO in extended config */
1146                         if (nic->mac >= mac_82551_10) {
1147                                 config->byte_count = 0x20; /* extended bytes */
1148                                 config->rx_d102_mode = 0x1; /* GMRC for TCO */
1149                         }
1150                 } else {
1151                         config->standard_stat_counter = 0x0;
1152                 }
1153         }
1154
1155         netif_printk(nic, hw, KERN_DEBUG, nic->netdev,
1156                      "[00-07]=%02X:%02X:%02X:%02X:%02X:%02X:%02X:%02X\n",
1157                      c[0], c[1], c[2], c[3], c[4], c[5], c[6], c[7]);
1158         netif_printk(nic, hw, KERN_DEBUG, nic->netdev,
1159                      "[08-15]=%02X:%02X:%02X:%02X:%02X:%02X:%02X:%02X\n",
1160                      c[8], c[9], c[10], c[11], c[12], c[13], c[14], c[15]);
1161         netif_printk(nic, hw, KERN_DEBUG, nic->netdev,
1162                      "[16-23]=%02X:%02X:%02X:%02X:%02X:%02X:%02X:%02X\n",
1163                      c[16], c[17], c[18], c[19], c[20], c[21], c[22], c[23]);
1164 }
1165
1166 /*************************************************************************
1167 *  CPUSaver parameters
1168 *
1169 *  All CPUSaver parameters are 16-bit literals that are part of a
1170 *  "move immediate value" instruction.  By changing the value of
1171 *  the literal in the instruction before the code is loaded, the
1172 *  driver can change the algorithm.
1173 *
1174 *  INTDELAY - This loads the dead-man timer with its initial value.
1175 *    When this timer expires the interrupt is asserted, and the
1176 *    timer is reset each time a new packet is received.  (see
1177 *    BUNDLEMAX below to set the limit on number of chained packets)
1178 *    The current default is 0x600 or 1536.  Experiments show that
1179 *    the value should probably stay within the 0x200 - 0x1000.
1180 *
1181 *  BUNDLEMAX -
1182 *    This sets the maximum number of frames that will be bundled.  In
1183 *    some situations, such as the TCP windowing algorithm, it may be
1184 *    better to limit the growth of the bundle size than let it go as
1185 *    high as it can, because that could cause too much added latency.
1186 *    The default is six, because this is the number of packets in the
1187 *    default TCP window size.  A value of 1 would make CPUSaver indicate
1188 *    an interrupt for every frame received.  If you do not want to put
1189 *    a limit on the bundle size, set this value to xFFFF.
1190 *
1191 *  BUNDLESMALL -
1192 *    This contains a bit-mask describing the minimum size frame that
1193 *    will be bundled.  The default masks the lower 7 bits, which means
1194 *    that any frame less than 128 bytes in length will not be bundled,
1195 *    but will instead immediately generate an interrupt.  This does
1196 *    not affect the current bundle in any way.  Any frame that is 128
1197 *    bytes or large will be bundled normally.  This feature is meant
1198 *    to provide immediate indication of ACK frames in a TCP environment.
1199 *    Customers were seeing poor performance when a machine with CPUSaver
1200 *    enabled was sending but not receiving.  The delay introduced when
1201 *    the ACKs were received was enough to reduce total throughput, because
1202 *    the sender would sit idle until the ACK was finally seen.
1203 *
1204 *    The current default is 0xFF80, which masks out the lower 7 bits.
1205 *    This means that any frame which is x7F (127) bytes or smaller
1206 *    will cause an immediate interrupt.  Because this value must be a
1207 *    bit mask, there are only a few valid values that can be used.  To
1208 *    turn this feature off, the driver can write the value xFFFF to the
1209 *    lower word of this instruction (in the same way that the other
1210 *    parameters are used).  Likewise, a value of 0xF800 (2047) would
1211 *    cause an interrupt to be generated for every frame, because all
1212 *    standard Ethernet frames are <= 2047 bytes in length.
1213 *************************************************************************/
1214
1215 /* if you wish to disable the ucode functionality, while maintaining the
1216  * workarounds it provides, set the following defines to:
1217  * BUNDLESMALL 0
1218  * BUNDLEMAX 1
1219  * INTDELAY 1
1220  */
1221 #define BUNDLESMALL 1
1222 #define BUNDLEMAX (u16)6
1223 #define INTDELAY (u16)1536 /* 0x600 */
1224
1225 /* Initialize firmware */
1226 static const struct firmware *e100_reject_firmware(struct nic *nic)
1227 {
1228         const char *fw_name;
1229         const struct firmware *fw = nic->fw;
1230         u8 timer, bundle, min_size;
1231         int err = 0;
1232
1233         /* do not load u-code for ICH devices */
1234         if (nic->flags & ich)
1235                 return NULL;
1236
1237         /* Search for ucode match against h/w revision */
1238         if (nic->mac == mac_82559_D101M)
1239                 fw_name = FIRMWARE_D101M;
1240         else if (nic->mac == mac_82559_D101S)
1241                 fw_name = FIRMWARE_D101S;
1242         else if (nic->mac == mac_82551_F || nic->mac == mac_82551_10)
1243                 fw_name = FIRMWARE_D102E;
1244         else /* No ucode on other devices */
1245                 return NULL;
1246
1247         /* If the firmware has not previously been loaded, request a pointer
1248          * to it. If it was previously loaded, we are reinitializing the
1249          * adapter, possibly in a resume from hibernate, in which case
1250          * reject_firmware() cannot be used.
1251          */
1252         if (!fw)
1253                 err = reject_firmware(&fw, fw_name, &nic->pdev->dev);
1254
1255         if (err) {
1256                 netif_err(nic, probe, nic->netdev,
1257                           "Failed to load firmware \"%s\": %d\n",
1258                           fw_name, err);
1259                 netif_err(nic, probe, nic->netdev, "Proceeding without firmware\n");
1260                 return NULL;
1261         }
1262
1263         /* Firmware should be precisely UCODE_SIZE (words) plus three bytes
1264            indicating the offsets for BUNDLESMALL, BUNDLEMAX, INTDELAY */
1265         if (fw->size != UCODE_SIZE * 4 + 3) {
1266                 netif_err(nic, probe, nic->netdev,
1267                           "Firmware \"%s\" has wrong size %zu\n",
1268                           fw_name, fw->size);
1269                 release_firmware(fw);
1270                 return ERR_PTR(-EINVAL);
1271         }
1272
1273         /* Read timer, bundle and min_size from end of firmware blob */
1274         timer = fw->data[UCODE_SIZE * 4];
1275         bundle = fw->data[UCODE_SIZE * 4 + 1];
1276         min_size = fw->data[UCODE_SIZE * 4 + 2];
1277
1278         if (timer >= UCODE_SIZE || bundle >= UCODE_SIZE ||
1279             min_size >= UCODE_SIZE) {
1280                 netif_err(nic, probe, nic->netdev,
1281                           "\"%s\" has bogus offset values (0x%x,0x%x,0x%x)\n",
1282                           fw_name, timer, bundle, min_size);
1283                 release_firmware(fw);
1284                 return ERR_PTR(-EINVAL);
1285         }
1286
1287         /* OK, firmware is validated and ready to use. Save a pointer
1288          * to it in the nic */
1289         nic->fw = fw;
1290         return fw;
1291 }
1292
1293 static void e100_setup_ucode(struct nic *nic, struct cb *cb,
1294                              struct sk_buff *skb)
1295 {
1296         const struct firmware *fw = (void *)skb;
1297         u8 timer, bundle, min_size;
1298
1299         /* It's not a real skb; we just abused the fact that e100_exec_cb
1300            will pass it through to here... */
1301         cb->skb = NULL;
1302
1303         /* firmware is stored as little endian already */
1304         memcpy(cb->u.ucode, fw->data, UCODE_SIZE * 4);
1305
1306         /* Read timer, bundle and min_size from end of firmware blob */
1307         timer = fw->data[UCODE_SIZE * 4];
1308         bundle = fw->data[UCODE_SIZE * 4 + 1];
1309         min_size = fw->data[UCODE_SIZE * 4 + 2];
1310
1311         /* Insert user-tunable settings in cb->u.ucode */
1312         cb->u.ucode[timer] &= cpu_to_le32(0xFFFF0000);
1313         cb->u.ucode[timer] |= cpu_to_le32(INTDELAY);
1314         cb->u.ucode[bundle] &= cpu_to_le32(0xFFFF0000);
1315         cb->u.ucode[bundle] |= cpu_to_le32(BUNDLEMAX);
1316         cb->u.ucode[min_size] &= cpu_to_le32(0xFFFF0000);
1317         cb->u.ucode[min_size] |= cpu_to_le32((BUNDLESMALL) ? 0xFFFF : 0xFF80);
1318
1319         cb->command = cpu_to_le16(cb_ucode | cb_el);
1320 }
1321
1322 static inline int e100_load_ucode_wait(struct nic *nic)
1323 {
1324         const struct firmware *fw;
1325         int err = 0, counter = 50;
1326         struct cb *cb = nic->cb_to_clean;
1327
1328         fw = e100_reject_firmware(nic);
1329         /* If it's NULL, then no ucode is required */
1330         if (!fw || IS_ERR(fw))
1331                 return PTR_ERR(fw);
1332
1333         if ((err = e100_exec_cb(nic, (void *)fw, e100_setup_ucode)))
1334                 netif_err(nic, probe, nic->netdev,
1335                           "ucode cmd failed with error %d\n", err);
1336
1337         /* must restart cuc */
1338         nic->cuc_cmd = cuc_start;
1339
1340         /* wait for completion */
1341         e100_write_flush(nic);
1342         udelay(10);
1343
1344         /* wait for possibly (ouch) 500ms */
1345         while (!(cb->status & cpu_to_le16(cb_complete))) {
1346                 msleep(10);
1347                 if (!--counter) break;
1348         }
1349
1350         /* ack any interrupts, something could have been set */
1351         iowrite8(~0, &nic->csr->scb.stat_ack);
1352
1353         /* if the command failed, or is not OK, notify and return */
1354         if (!counter || !(cb->status & cpu_to_le16(cb_ok))) {
1355                 netif_err(nic, probe, nic->netdev, "ucode load failed\n");
1356                 err = -EPERM;
1357         }
1358
1359         return err;
1360 }
1361
1362 static void e100_setup_iaaddr(struct nic *nic, struct cb *cb,
1363         struct sk_buff *skb)
1364 {
1365         cb->command = cpu_to_le16(cb_iaaddr);
1366         memcpy(cb->u.iaaddr, nic->netdev->dev_addr, ETH_ALEN);
1367 }
1368
1369 static void e100_dump(struct nic *nic, struct cb *cb, struct sk_buff *skb)
1370 {
1371         cb->command = cpu_to_le16(cb_dump);
1372         cb->u.dump_buffer_addr = cpu_to_le32(nic->dma_addr +
1373                 offsetof(struct mem, dump_buf));
1374 }
1375
1376 static int e100_phy_check_without_mii(struct nic *nic)
1377 {
1378         u8 phy_type;
1379         int without_mii;
1380
1381         phy_type = (nic->eeprom[eeprom_phy_iface] >> 8) & 0x0f;
1382
1383         switch (phy_type) {
1384         case NoSuchPhy: /* Non-MII PHY; UNTESTED! */
1385         case I82503: /* Non-MII PHY; UNTESTED! */
1386         case S80C24: /* Non-MII PHY; tested and working */
1387                 /* paragraph from the FreeBSD driver, "FXP_PHY_80C24":
1388                  * The Seeq 80c24 AutoDUPLEX(tm) Ethernet Interface Adapter
1389                  * doesn't have a programming interface of any sort.  The
1390                  * media is sensed automatically based on how the link partner
1391                  * is configured.  This is, in essence, manual configuration.
1392                  */
1393                 netif_info(nic, probe, nic->netdev,
1394                            "found MII-less i82503 or 80c24 or other PHY\n");
1395
1396                 nic->mdio_ctrl = mdio_ctrl_phy_mii_emulated;
1397                 nic->mii.phy_id = 0; /* is this ok for an MII-less PHY? */
1398
1399                 /* these might be needed for certain MII-less cards...
1400                  * nic->flags |= ich;
1401                  * nic->flags |= ich_10h_workaround; */
1402
1403                 without_mii = 1;
1404                 break;
1405         default:
1406                 without_mii = 0;
1407                 break;
1408         }
1409         return without_mii;
1410 }
1411
1412 #define NCONFIG_AUTO_SWITCH     0x0080
1413 #define MII_NSC_CONG            MII_RESV1
1414 #define NSC_CONG_ENABLE         0x0100
1415 #define NSC_CONG_TXREADY        0x0400
1416 #define ADVERTISE_FC_SUPPORTED  0x0400
1417 static int e100_phy_init(struct nic *nic)
1418 {
1419         struct net_device *netdev = nic->netdev;
1420         u32 addr;
1421         u16 bmcr, stat, id_lo, id_hi, cong;
1422
1423         /* Discover phy addr by searching addrs in order {1,0,2,..., 31} */
1424         for (addr = 0; addr < 32; addr++) {
1425                 nic->mii.phy_id = (addr == 0) ? 1 : (addr == 1) ? 0 : addr;
1426                 bmcr = mdio_read(netdev, nic->mii.phy_id, MII_BMCR);
1427                 stat = mdio_read(netdev, nic->mii.phy_id, MII_BMSR);
1428                 stat = mdio_read(netdev, nic->mii.phy_id, MII_BMSR);
1429                 if (!((bmcr == 0xFFFF) || ((stat == 0) && (bmcr == 0))))
1430                         break;
1431         }
1432         if (addr == 32) {
1433                 /* uhoh, no PHY detected: check whether we seem to be some
1434                  * weird, rare variant which is *known* to not have any MII.
1435                  * But do this AFTER MII checking only, since this does
1436                  * lookup of EEPROM values which may easily be unreliable. */
1437                 if (e100_phy_check_without_mii(nic))
1438                         return 0; /* simply return and hope for the best */
1439                 else {
1440                         /* for unknown cases log a fatal error */
1441                         netif_err(nic, hw, nic->netdev,
1442                                   "Failed to locate any known PHY, aborting\n");
1443                         return -EAGAIN;
1444                 }
1445         } else
1446                 netif_printk(nic, hw, KERN_DEBUG, nic->netdev,
1447                              "phy_addr = %d\n", nic->mii.phy_id);
1448
1449         /* Get phy ID */
1450         id_lo = mdio_read(netdev, nic->mii.phy_id, MII_PHYSID1);
1451         id_hi = mdio_read(netdev, nic->mii.phy_id, MII_PHYSID2);
1452         nic->phy = (u32)id_hi << 16 | (u32)id_lo;
1453         netif_printk(nic, hw, KERN_DEBUG, nic->netdev,
1454                      "phy ID = 0x%08X\n", nic->phy);
1455
1456         /* Select the phy and isolate the rest */
1457         for (addr = 0; addr < 32; addr++) {
1458                 if (addr != nic->mii.phy_id) {
1459                         mdio_write(netdev, addr, MII_BMCR, BMCR_ISOLATE);
1460                 } else if (nic->phy != phy_82552_v) {
1461                         bmcr = mdio_read(netdev, addr, MII_BMCR);
1462                         mdio_write(netdev, addr, MII_BMCR,
1463                                 bmcr & ~BMCR_ISOLATE);
1464                 }
1465         }
1466         /*
1467          * Workaround for 82552:
1468          * Clear the ISOLATE bit on selected phy_id last (mirrored on all
1469          * other phy_id's) using bmcr value from addr discovery loop above.
1470          */
1471         if (nic->phy == phy_82552_v)
1472                 mdio_write(netdev, nic->mii.phy_id, MII_BMCR,
1473                         bmcr & ~BMCR_ISOLATE);
1474
1475         /* Handle National tx phys */
1476 #define NCS_PHY_MODEL_MASK      0xFFF0FFFF
1477         if ((nic->phy & NCS_PHY_MODEL_MASK) == phy_nsc_tx) {
1478                 /* Disable congestion control */
1479                 cong = mdio_read(netdev, nic->mii.phy_id, MII_NSC_CONG);
1480                 cong |= NSC_CONG_TXREADY;
1481                 cong &= ~NSC_CONG_ENABLE;
1482                 mdio_write(netdev, nic->mii.phy_id, MII_NSC_CONG, cong);
1483         }
1484
1485         if (nic->phy == phy_82552_v) {
1486                 u16 advert = mdio_read(netdev, nic->mii.phy_id, MII_ADVERTISE);
1487
1488                 /* assign special tweaked mdio_ctrl() function */
1489                 nic->mdio_ctrl = mdio_ctrl_phy_82552_v;
1490
1491                 /* Workaround Si not advertising flow-control during autoneg */
1492                 advert |= ADVERTISE_PAUSE_CAP | ADVERTISE_PAUSE_ASYM;
1493                 mdio_write(netdev, nic->mii.phy_id, MII_ADVERTISE, advert);
1494
1495                 /* Reset for the above changes to take effect */
1496                 bmcr = mdio_read(netdev, nic->mii.phy_id, MII_BMCR);
1497                 bmcr |= BMCR_RESET;
1498                 mdio_write(netdev, nic->mii.phy_id, MII_BMCR, bmcr);
1499         } else if ((nic->mac >= mac_82550_D102) || ((nic->flags & ich) &&
1500            (mdio_read(netdev, nic->mii.phy_id, MII_TPISTATUS) & 0x8000) &&
1501                 !(nic->eeprom[eeprom_cnfg_mdix] & eeprom_mdix_enabled))) {
1502                 /* enable/disable MDI/MDI-X auto-switching. */
1503                 mdio_write(netdev, nic->mii.phy_id, MII_NCONFIG,
1504                                 nic->mii.force_media ? 0 : NCONFIG_AUTO_SWITCH);
1505         }
1506
1507         return 0;
1508 }
1509
1510 static int e100_hw_init(struct nic *nic)
1511 {
1512         int err = 0;
1513
1514         e100_hw_reset(nic);
1515
1516         netif_err(nic, hw, nic->netdev, "e100_hw_init\n");
1517         if (!in_interrupt() && (err = e100_self_test(nic)))
1518                 return err;
1519
1520         if ((err = e100_phy_init(nic)))
1521                 return err;
1522         if ((err = e100_exec_cmd(nic, cuc_load_base, 0)))
1523                 return err;
1524         if ((err = e100_exec_cmd(nic, ruc_load_base, 0)))
1525                 return err;
1526         if ((err = e100_load_ucode_wait(nic)))
1527                 return err;
1528         if ((err = e100_exec_cb(nic, NULL, e100_configure)))
1529                 return err;
1530         if ((err = e100_exec_cb(nic, NULL, e100_setup_iaaddr)))
1531                 return err;
1532         if ((err = e100_exec_cmd(nic, cuc_dump_addr,
1533                 nic->dma_addr + offsetof(struct mem, stats))))
1534                 return err;
1535         if ((err = e100_exec_cmd(nic, cuc_dump_reset, 0)))
1536                 return err;
1537
1538         e100_disable_irq(nic);
1539
1540         return 0;
1541 }
1542
1543 static void e100_multi(struct nic *nic, struct cb *cb, struct sk_buff *skb)
1544 {
1545         struct net_device *netdev = nic->netdev;
1546         struct netdev_hw_addr *ha;
1547         u16 i, count = min(netdev_mc_count(netdev), E100_MAX_MULTICAST_ADDRS);
1548
1549         cb->command = cpu_to_le16(cb_multi);
1550         cb->u.multi.count = cpu_to_le16(count * ETH_ALEN);
1551         i = 0;
1552         netdev_for_each_mc_addr(ha, netdev) {
1553                 if (i == count)
1554                         break;
1555                 memcpy(&cb->u.multi.addr[i++ * ETH_ALEN], &ha->addr,
1556                         ETH_ALEN);
1557         }
1558 }
1559
1560 static void e100_set_multicast_list(struct net_device *netdev)
1561 {
1562         struct nic *nic = netdev_priv(netdev);
1563
1564         netif_printk(nic, hw, KERN_DEBUG, nic->netdev,
1565                      "mc_count=%d, flags=0x%04X\n",
1566                      netdev_mc_count(netdev), netdev->flags);
1567
1568         if (netdev->flags & IFF_PROMISC)
1569                 nic->flags |= promiscuous;
1570         else
1571                 nic->flags &= ~promiscuous;
1572
1573         if (netdev->flags & IFF_ALLMULTI ||
1574                 netdev_mc_count(netdev) > E100_MAX_MULTICAST_ADDRS)
1575                 nic->flags |= multicast_all;
1576         else
1577                 nic->flags &= ~multicast_all;
1578
1579         e100_exec_cb(nic, NULL, e100_configure);
1580         e100_exec_cb(nic, NULL, e100_multi);
1581 }
1582
1583 static void e100_update_stats(struct nic *nic)
1584 {
1585         struct net_device *dev = nic->netdev;
1586         struct net_device_stats *ns = &dev->stats;
1587         struct stats *s = &nic->mem->stats;
1588         __le32 *complete = (nic->mac < mac_82558_D101_A4) ? &s->fc_xmt_pause :
1589                 (nic->mac < mac_82559_D101M) ? (__le32 *)&s->xmt_tco_frames :
1590                 &s->complete;
1591
1592         /* Device's stats reporting may take several microseconds to
1593          * complete, so we're always waiting for results of the
1594          * previous command. */
1595
1596         if (*complete == cpu_to_le32(cuc_dump_reset_complete)) {
1597                 *complete = 0;
1598                 nic->tx_frames = le32_to_cpu(s->tx_good_frames);
1599                 nic->tx_collisions = le32_to_cpu(s->tx_total_collisions);
1600                 ns->tx_aborted_errors += le32_to_cpu(s->tx_max_collisions);
1601                 ns->tx_window_errors += le32_to_cpu(s->tx_late_collisions);
1602                 ns->tx_carrier_errors += le32_to_cpu(s->tx_lost_crs);
1603                 ns->tx_fifo_errors += le32_to_cpu(s->tx_underruns);
1604                 ns->collisions += nic->tx_collisions;
1605                 ns->tx_errors += le32_to_cpu(s->tx_max_collisions) +
1606                         le32_to_cpu(s->tx_lost_crs);
1607                 ns->rx_length_errors += le32_to_cpu(s->rx_short_frame_errors) +
1608                         nic->rx_over_length_errors;
1609                 ns->rx_crc_errors += le32_to_cpu(s->rx_crc_errors);
1610                 ns->rx_frame_errors += le32_to_cpu(s->rx_alignment_errors);
1611                 ns->rx_over_errors += le32_to_cpu(s->rx_overrun_errors);
1612                 ns->rx_fifo_errors += le32_to_cpu(s->rx_overrun_errors);
1613                 ns->rx_missed_errors += le32_to_cpu(s->rx_resource_errors);
1614                 ns->rx_errors += le32_to_cpu(s->rx_crc_errors) +
1615                         le32_to_cpu(s->rx_alignment_errors) +
1616                         le32_to_cpu(s->rx_short_frame_errors) +
1617                         le32_to_cpu(s->rx_cdt_errors);
1618                 nic->tx_deferred += le32_to_cpu(s->tx_deferred);
1619                 nic->tx_single_collisions +=
1620                         le32_to_cpu(s->tx_single_collisions);
1621                 nic->tx_multiple_collisions +=
1622                         le32_to_cpu(s->tx_multiple_collisions);
1623                 if (nic->mac >= mac_82558_D101_A4) {
1624                         nic->tx_fc_pause += le32_to_cpu(s->fc_xmt_pause);
1625                         nic->rx_fc_pause += le32_to_cpu(s->fc_rcv_pause);
1626                         nic->rx_fc_unsupported +=
1627                                 le32_to_cpu(s->fc_rcv_unsupported);
1628                         if (nic->mac >= mac_82559_D101M) {
1629                                 nic->tx_tco_frames +=
1630                                         le16_to_cpu(s->xmt_tco_frames);
1631                                 nic->rx_tco_frames +=
1632                                         le16_to_cpu(s->rcv_tco_frames);
1633                         }
1634                 }
1635         }
1636
1637
1638         if (e100_exec_cmd(nic, cuc_dump_reset, 0))
1639                 netif_printk(nic, tx_err, KERN_DEBUG, nic->netdev,
1640                              "exec cuc_dump_reset failed\n");
1641 }
1642
1643 static void e100_adjust_adaptive_ifs(struct nic *nic, int speed, int duplex)
1644 {
1645         /* Adjust inter-frame-spacing (IFS) between two transmits if
1646          * we're getting collisions on a half-duplex connection. */
1647
1648         if (duplex == DUPLEX_HALF) {
1649                 u32 prev = nic->adaptive_ifs;
1650                 u32 min_frames = (speed == SPEED_100) ? 1000 : 100;
1651
1652                 if ((nic->tx_frames / 32 < nic->tx_collisions) &&
1653                    (nic->tx_frames > min_frames)) {
1654                         if (nic->adaptive_ifs < 60)
1655                                 nic->adaptive_ifs += 5;
1656                 } else if (nic->tx_frames < min_frames) {
1657                         if (nic->adaptive_ifs >= 5)
1658                                 nic->adaptive_ifs -= 5;
1659                 }
1660                 if (nic->adaptive_ifs != prev)
1661                         e100_exec_cb(nic, NULL, e100_configure);
1662         }
1663 }
1664
1665 static void e100_watchdog(unsigned long data)
1666 {
1667         struct nic *nic = (struct nic *)data;
1668         struct ethtool_cmd cmd = { .cmd = ETHTOOL_GSET };
1669         u32 speed;
1670
1671         netif_printk(nic, timer, KERN_DEBUG, nic->netdev,
1672                      "right now = %ld\n", jiffies);
1673
1674         /* mii library handles link maintenance tasks */
1675
1676         mii_ethtool_gset(&nic->mii, &cmd);
1677         speed = ethtool_cmd_speed(&cmd);
1678
1679         if (mii_link_ok(&nic->mii) && !netif_carrier_ok(nic->netdev)) {
1680                 netdev_info(nic->netdev, "NIC Link is Up %u Mbps %s Duplex\n",
1681                             speed == SPEED_100 ? 100 : 10,
1682                             cmd.duplex == DUPLEX_FULL ? "Full" : "Half");
1683         } else if (!mii_link_ok(&nic->mii) && netif_carrier_ok(nic->netdev)) {
1684                 netdev_info(nic->netdev, "NIC Link is Down\n");
1685         }
1686
1687         mii_check_link(&nic->mii);
1688
1689         /* Software generated interrupt to recover from (rare) Rx
1690          * allocation failure.
1691          * Unfortunately have to use a spinlock to not re-enable interrupts
1692          * accidentally, due to hardware that shares a register between the
1693          * interrupt mask bit and the SW Interrupt generation bit */
1694         spin_lock_irq(&nic->cmd_lock);
1695         iowrite8(ioread8(&nic->csr->scb.cmd_hi) | irq_sw_gen,&nic->csr->scb.cmd_hi);
1696         e100_write_flush(nic);
1697         spin_unlock_irq(&nic->cmd_lock);
1698
1699         e100_update_stats(nic);
1700         e100_adjust_adaptive_ifs(nic, speed, cmd.duplex);
1701
1702         if (nic->mac <= mac_82557_D100_C)
1703                 /* Issue a multicast command to workaround a 557 lock up */
1704                 e100_set_multicast_list(nic->netdev);
1705
1706         if (nic->flags & ich && speed == SPEED_10 && cmd.duplex == DUPLEX_HALF)
1707                 /* Need SW workaround for ICH[x] 10Mbps/half duplex Tx hang. */
1708                 nic->flags |= ich_10h_workaround;
1709         else
1710                 nic->flags &= ~ich_10h_workaround;
1711
1712         mod_timer(&nic->watchdog,
1713                   round_jiffies(jiffies + E100_WATCHDOG_PERIOD));
1714 }
1715
1716 static void e100_xmit_prepare(struct nic *nic, struct cb *cb,
1717         struct sk_buff *skb)
1718 {
1719         cb->command = nic->tx_command;
1720         /* interrupt every 16 packets regardless of delay */
1721         if ((nic->cbs_avail & ~15) == nic->cbs_avail)
1722                 cb->command |= cpu_to_le16(cb_i);
1723         cb->u.tcb.tbd_array = cb->dma_addr + offsetof(struct cb, u.tcb.tbd);
1724         cb->u.tcb.tcb_byte_count = 0;
1725         cb->u.tcb.threshold = nic->tx_threshold;
1726         cb->u.tcb.tbd_count = 1;
1727         cb->u.tcb.tbd.buf_addr = cpu_to_le32(pci_map_single(nic->pdev,
1728                 skb->data, skb->len, PCI_DMA_TODEVICE));
1729         /* check for mapping failure? */
1730         cb->u.tcb.tbd.size = cpu_to_le16(skb->len);
1731 }
1732
1733 static netdev_tx_t e100_xmit_frame(struct sk_buff *skb,
1734                                    struct net_device *netdev)
1735 {
1736         struct nic *nic = netdev_priv(netdev);
1737         int err;
1738
1739         if (nic->flags & ich_10h_workaround) {
1740                 /* SW workaround for ICH[x] 10Mbps/half duplex Tx hang.
1741                    Issue a NOP command followed by a 1us delay before
1742                    issuing the Tx command. */
1743                 if (e100_exec_cmd(nic, cuc_nop, 0))
1744                         netif_printk(nic, tx_err, KERN_DEBUG, nic->netdev,
1745                                      "exec cuc_nop failed\n");
1746                 udelay(1);
1747         }
1748
1749         err = e100_exec_cb(nic, skb, e100_xmit_prepare);
1750
1751         switch (err) {
1752         case -ENOSPC:
1753                 /* We queued the skb, but now we're out of space. */
1754                 netif_printk(nic, tx_err, KERN_DEBUG, nic->netdev,
1755                              "No space for CB\n");
1756                 netif_stop_queue(netdev);
1757                 break;
1758         case -ENOMEM:
1759                 /* This is a hard error - log it. */
1760                 netif_printk(nic, tx_err, KERN_DEBUG, nic->netdev,
1761                              "Out of Tx resources, returning skb\n");
1762                 netif_stop_queue(netdev);
1763                 return NETDEV_TX_BUSY;
1764         }
1765
1766         return NETDEV_TX_OK;
1767 }
1768
1769 static int e100_tx_clean(struct nic *nic)
1770 {
1771         struct net_device *dev = nic->netdev;
1772         struct cb *cb;
1773         int tx_cleaned = 0;
1774
1775         spin_lock(&nic->cb_lock);
1776
1777         /* Clean CBs marked complete */
1778         for (cb = nic->cb_to_clean;
1779             cb->status & cpu_to_le16(cb_complete);
1780             cb = nic->cb_to_clean = cb->next) {
1781                 rmb(); /* read skb after status */
1782                 netif_printk(nic, tx_done, KERN_DEBUG, nic->netdev,
1783                              "cb[%d]->status = 0x%04X\n",
1784                              (int)(((void*)cb - (void*)nic->cbs)/sizeof(struct cb)),
1785                              cb->status);
1786
1787                 if (likely(cb->skb != NULL)) {
1788                         dev->stats.tx_packets++;
1789                         dev->stats.tx_bytes += cb->skb->len;
1790
1791                         pci_unmap_single(nic->pdev,
1792                                 le32_to_cpu(cb->u.tcb.tbd.buf_addr),
1793                                 le16_to_cpu(cb->u.tcb.tbd.size),
1794                                 PCI_DMA_TODEVICE);
1795                         dev_kfree_skb_any(cb->skb);
1796                         cb->skb = NULL;
1797                         tx_cleaned = 1;
1798                 }
1799                 cb->status = 0;
1800                 nic->cbs_avail++;
1801         }
1802
1803         spin_unlock(&nic->cb_lock);
1804
1805         /* Recover from running out of Tx resources in xmit_frame */
1806         if (unlikely(tx_cleaned && netif_queue_stopped(nic->netdev)))
1807                 netif_wake_queue(nic->netdev);
1808
1809         return tx_cleaned;
1810 }
1811
1812 static void e100_clean_cbs(struct nic *nic)
1813 {
1814         if (nic->cbs) {
1815                 while (nic->cbs_avail != nic->params.cbs.count) {
1816                         struct cb *cb = nic->cb_to_clean;
1817                         if (cb->skb) {
1818                                 pci_unmap_single(nic->pdev,
1819                                         le32_to_cpu(cb->u.tcb.tbd.buf_addr),
1820                                         le16_to_cpu(cb->u.tcb.tbd.size),
1821                                         PCI_DMA_TODEVICE);
1822                                 dev_kfree_skb(cb->skb);
1823                         }
1824                         nic->cb_to_clean = nic->cb_to_clean->next;
1825                         nic->cbs_avail++;
1826                 }
1827                 pci_pool_free(nic->cbs_pool, nic->cbs, nic->cbs_dma_addr);
1828                 nic->cbs = NULL;
1829                 nic->cbs_avail = 0;
1830         }
1831         nic->cuc_cmd = cuc_start;
1832         nic->cb_to_use = nic->cb_to_send = nic->cb_to_clean =
1833                 nic->cbs;
1834 }
1835
1836 static int e100_alloc_cbs(struct nic *nic)
1837 {
1838         struct cb *cb;
1839         unsigned int i, count = nic->params.cbs.count;
1840
1841         nic->cuc_cmd = cuc_start;
1842         nic->cb_to_use = nic->cb_to_send = nic->cb_to_clean = NULL;
1843         nic->cbs_avail = 0;
1844
1845         nic->cbs = pci_pool_alloc(nic->cbs_pool, GFP_KERNEL,
1846                                   &nic->cbs_dma_addr);
1847         if (!nic->cbs)
1848                 return -ENOMEM;
1849         memset(nic->cbs, 0, count * sizeof(struct cb));
1850
1851         for (cb = nic->cbs, i = 0; i < count; cb++, i++) {
1852                 cb->next = (i + 1 < count) ? cb + 1 : nic->cbs;
1853                 cb->prev = (i == 0) ? nic->cbs + count - 1 : cb - 1;
1854
1855                 cb->dma_addr = nic->cbs_dma_addr + i * sizeof(struct cb);
1856                 cb->link = cpu_to_le32(nic->cbs_dma_addr +
1857                         ((i+1) % count) * sizeof(struct cb));
1858         }
1859
1860         nic->cb_to_use = nic->cb_to_send = nic->cb_to_clean = nic->cbs;
1861         nic->cbs_avail = count;
1862
1863         return 0;
1864 }
1865
1866 static inline void e100_start_receiver(struct nic *nic, struct rx *rx)
1867 {
1868         if (!nic->rxs) return;
1869         if (RU_SUSPENDED != nic->ru_running) return;
1870
1871         /* handle init time starts */
1872         if (!rx) rx = nic->rxs;
1873
1874         /* (Re)start RU if suspended or idle and RFA is non-NULL */
1875         if (rx->skb) {
1876                 e100_exec_cmd(nic, ruc_start, rx->dma_addr);
1877                 nic->ru_running = RU_RUNNING;
1878         }
1879 }
1880
1881 #define RFD_BUF_LEN (sizeof(struct rfd) + VLAN_ETH_FRAME_LEN)
1882 static int e100_rx_alloc_skb(struct nic *nic, struct rx *rx)
1883 {
1884         if (!(rx->skb = netdev_alloc_skb_ip_align(nic->netdev, RFD_BUF_LEN)))
1885                 return -ENOMEM;
1886
1887         /* Init, and map the RFD. */
1888         skb_copy_to_linear_data(rx->skb, &nic->blank_rfd, sizeof(struct rfd));
1889         rx->dma_addr = pci_map_single(nic->pdev, rx->skb->data,
1890                 RFD_BUF_LEN, PCI_DMA_BIDIRECTIONAL);
1891
1892         if (pci_dma_mapping_error(nic->pdev, rx->dma_addr)) {
1893                 dev_kfree_skb_any(rx->skb);
1894                 rx->skb = NULL;
1895                 rx->dma_addr = 0;
1896                 return -ENOMEM;
1897         }
1898
1899         /* Link the RFD to end of RFA by linking previous RFD to
1900          * this one.  We are safe to touch the previous RFD because
1901          * it is protected by the before last buffer's el bit being set */
1902         if (rx->prev->skb) {
1903                 struct rfd *prev_rfd = (struct rfd *)rx->prev->skb->data;
1904                 put_unaligned_le32(rx->dma_addr, &prev_rfd->link);
1905                 pci_dma_sync_single_for_device(nic->pdev, rx->prev->dma_addr,
1906                         sizeof(struct rfd), PCI_DMA_BIDIRECTIONAL);
1907         }
1908
1909         return 0;
1910 }
1911
1912 static int e100_rx_indicate(struct nic *nic, struct rx *rx,
1913         unsigned int *work_done, unsigned int work_to_do)
1914 {
1915         struct net_device *dev = nic->netdev;
1916         struct sk_buff *skb = rx->skb;
1917         struct rfd *rfd = (struct rfd *)skb->data;
1918         u16 rfd_status, actual_size;
1919
1920         if (unlikely(work_done && *work_done >= work_to_do))
1921                 return -EAGAIN;
1922
1923         /* Need to sync before taking a peek at cb_complete bit */
1924         pci_dma_sync_single_for_cpu(nic->pdev, rx->dma_addr,
1925                 sizeof(struct rfd), PCI_DMA_BIDIRECTIONAL);
1926         rfd_status = le16_to_cpu(rfd->status);
1927
1928         netif_printk(nic, rx_status, KERN_DEBUG, nic->netdev,
1929                      "status=0x%04X\n", rfd_status);
1930         rmb(); /* read size after status bit */
1931
1932         /* If data isn't ready, nothing to indicate */
1933         if (unlikely(!(rfd_status & cb_complete))) {
1934                 /* If the next buffer has the el bit, but we think the receiver
1935                  * is still running, check to see if it really stopped while
1936                  * we had interrupts off.
1937                  * This allows for a fast restart without re-enabling
1938                  * interrupts */
1939                 if ((le16_to_cpu(rfd->command) & cb_el) &&
1940                     (RU_RUNNING == nic->ru_running))
1941
1942                         if (ioread8(&nic->csr->scb.status) & rus_no_res)
1943                                 nic->ru_running = RU_SUSPENDED;
1944                 pci_dma_sync_single_for_device(nic->pdev, rx->dma_addr,
1945                                                sizeof(struct rfd),
1946                                                PCI_DMA_FROMDEVICE);
1947                 return -ENODATA;
1948         }
1949
1950         /* Get actual data size */
1951         actual_size = le16_to_cpu(rfd->actual_size) & 0x3FFF;
1952         if (unlikely(actual_size > RFD_BUF_LEN - sizeof(struct rfd)))
1953                 actual_size = RFD_BUF_LEN - sizeof(struct rfd);
1954
1955         /* Get data */
1956         pci_unmap_single(nic->pdev, rx->dma_addr,
1957                 RFD_BUF_LEN, PCI_DMA_BIDIRECTIONAL);
1958
1959         /* If this buffer has the el bit, but we think the receiver
1960          * is still running, check to see if it really stopped while
1961          * we had interrupts off.
1962          * This allows for a fast restart without re-enabling interrupts.
1963          * This can happen when the RU sees the size change but also sees
1964          * the el bit set. */
1965         if ((le16_to_cpu(rfd->command) & cb_el) &&
1966             (RU_RUNNING == nic->ru_running)) {
1967
1968             if (ioread8(&nic->csr->scb.status) & rus_no_res)
1969                 nic->ru_running = RU_SUSPENDED;
1970         }
1971
1972         /* Pull off the RFD and put the actual data (minus eth hdr) */
1973         skb_reserve(skb, sizeof(struct rfd));
1974         skb_put(skb, actual_size);
1975         skb->protocol = eth_type_trans(skb, nic->netdev);
1976
1977         if (unlikely(!(rfd_status & cb_ok))) {
1978                 /* Don't indicate if hardware indicates errors */
1979                 dev_kfree_skb_any(skb);
1980         } else if (actual_size > ETH_DATA_LEN + VLAN_ETH_HLEN) {
1981                 /* Don't indicate oversized frames */
1982                 nic->rx_over_length_errors++;
1983                 dev_kfree_skb_any(skb);
1984         } else {
1985                 dev->stats.rx_packets++;
1986                 dev->stats.rx_bytes += actual_size;
1987                 netif_receive_skb(skb);
1988                 if (work_done)
1989                         (*work_done)++;
1990         }
1991
1992         rx->skb = NULL;
1993
1994         return 0;
1995 }
1996
1997 static void e100_rx_clean(struct nic *nic, unsigned int *work_done,
1998         unsigned int work_to_do)
1999 {
2000         struct rx *rx;
2001         int restart_required = 0, err = 0;
2002         struct rx *old_before_last_rx, *new_before_last_rx;
2003         struct rfd *old_before_last_rfd, *new_before_last_rfd;
2004
2005         /* Indicate newly arrived packets */
2006         for (rx = nic->rx_to_clean; rx->skb; rx = nic->rx_to_clean = rx->next) {
2007                 err = e100_rx_indicate(nic, rx, work_done, work_to_do);
2008                 /* Hit quota or no more to clean */
2009                 if (-EAGAIN == err || -ENODATA == err)
2010                         break;
2011         }
2012
2013
2014         /* On EAGAIN, hit quota so have more work to do, restart once
2015          * cleanup is complete.
2016          * Else, are we already rnr? then pay attention!!! this ensures that
2017          * the state machine progression never allows a start with a
2018          * partially cleaned list, avoiding a race between hardware
2019          * and rx_to_clean when in NAPI mode */
2020         if (-EAGAIN != err && RU_SUSPENDED == nic->ru_running)
2021                 restart_required = 1;
2022
2023         old_before_last_rx = nic->rx_to_use->prev->prev;
2024         old_before_last_rfd = (struct rfd *)old_before_last_rx->skb->data;
2025
2026         /* Alloc new skbs to refill list */
2027         for (rx = nic->rx_to_use; !rx->skb; rx = nic->rx_to_use = rx->next) {
2028                 if (unlikely(e100_rx_alloc_skb(nic, rx)))
2029                         break; /* Better luck next time (see watchdog) */
2030         }
2031
2032         new_before_last_rx = nic->rx_to_use->prev->prev;
2033         if (new_before_last_rx != old_before_last_rx) {
2034                 /* Set the el-bit on the buffer that is before the last buffer.
2035                  * This lets us update the next pointer on the last buffer
2036                  * without worrying about hardware touching it.
2037                  * We set the size to 0 to prevent hardware from touching this
2038                  * buffer.
2039                  * When the hardware hits the before last buffer with el-bit
2040                  * and size of 0, it will RNR interrupt, the RUS will go into
2041                  * the No Resources state.  It will not complete nor write to
2042                  * this buffer. */
2043                 new_before_last_rfd =
2044                         (struct rfd *)new_before_last_rx->skb->data;
2045                 new_before_last_rfd->size = 0;
2046                 new_before_last_rfd->command |= cpu_to_le16(cb_el);
2047                 pci_dma_sync_single_for_device(nic->pdev,
2048                         new_before_last_rx->dma_addr, sizeof(struct rfd),
2049                         PCI_DMA_BIDIRECTIONAL);
2050
2051                 /* Now that we have a new stopping point, we can clear the old
2052                  * stopping point.  We must sync twice to get the proper
2053                  * ordering on the hardware side of things. */
2054                 old_before_last_rfd->command &= ~cpu_to_le16(cb_el);
2055                 pci_dma_sync_single_for_device(nic->pdev,
2056                         old_before_last_rx->dma_addr, sizeof(struct rfd),
2057                         PCI_DMA_BIDIRECTIONAL);
2058                 old_before_last_rfd->size = cpu_to_le16(VLAN_ETH_FRAME_LEN);
2059                 pci_dma_sync_single_for_device(nic->pdev,
2060                         old_before_last_rx->dma_addr, sizeof(struct rfd),
2061                         PCI_DMA_BIDIRECTIONAL);
2062         }
2063
2064         if (restart_required) {
2065                 // ack the rnr?
2066                 iowrite8(stat_ack_rnr, &nic->csr->scb.stat_ack);
2067                 e100_start_receiver(nic, nic->rx_to_clean);
2068                 if (work_done)
2069                         (*work_done)++;
2070         }
2071 }
2072
2073 static void e100_rx_clean_list(struct nic *nic)
2074 {
2075         struct rx *rx;
2076         unsigned int i, count = nic->params.rfds.count;
2077
2078         nic->ru_running = RU_UNINITIALIZED;
2079
2080         if (nic->rxs) {
2081                 for (rx = nic->rxs, i = 0; i < count; rx++, i++) {
2082                         if (rx->skb) {
2083                                 pci_unmap_single(nic->pdev, rx->dma_addr,
2084                                         RFD_BUF_LEN, PCI_DMA_BIDIRECTIONAL);
2085                                 dev_kfree_skb(rx->skb);
2086                         }
2087                 }
2088                 kfree(nic->rxs);
2089                 nic->rxs = NULL;
2090         }
2091
2092         nic->rx_to_use = nic->rx_to_clean = NULL;
2093 }
2094
2095 static int e100_rx_alloc_list(struct nic *nic)
2096 {
2097         struct rx *rx;
2098         unsigned int i, count = nic->params.rfds.count;
2099         struct rfd *before_last;
2100
2101         nic->rx_to_use = nic->rx_to_clean = NULL;
2102         nic->ru_running = RU_UNINITIALIZED;
2103
2104         if (!(nic->rxs = kcalloc(count, sizeof(struct rx), GFP_ATOMIC)))
2105                 return -ENOMEM;
2106
2107         for (rx = nic->rxs, i = 0; i < count; rx++, i++) {
2108                 rx->next = (i + 1 < count) ? rx + 1 : nic->rxs;
2109                 rx->prev = (i == 0) ? nic->rxs + count - 1 : rx - 1;
2110                 if (e100_rx_alloc_skb(nic, rx)) {
2111                         e100_rx_clean_list(nic);
2112                         return -ENOMEM;
2113                 }
2114         }
2115         /* Set the el-bit on the buffer that is before the last buffer.
2116          * This lets us update the next pointer on the last buffer without
2117          * worrying about hardware touching it.
2118          * We set the size to 0 to prevent hardware from touching this buffer.
2119          * When the hardware hits the before last buffer with el-bit and size
2120          * of 0, it will RNR interrupt, the RU will go into the No Resources
2121          * state.  It will not complete nor write to this buffer. */
2122         rx = nic->rxs->prev->prev;
2123         before_last = (struct rfd *)rx->skb->data;
2124         before_last->command |= cpu_to_le16(cb_el);
2125         before_last->size = 0;
2126         pci_dma_sync_single_for_device(nic->pdev, rx->dma_addr,
2127                 sizeof(struct rfd), PCI_DMA_BIDIRECTIONAL);
2128
2129         nic->rx_to_use = nic->rx_to_clean = nic->rxs;
2130         nic->ru_running = RU_SUSPENDED;
2131
2132         return 0;
2133 }
2134
2135 static irqreturn_t e100_intr(int irq, void *dev_id)
2136 {
2137         struct net_device *netdev = dev_id;
2138         struct nic *nic = netdev_priv(netdev);
2139         u8 stat_ack = ioread8(&nic->csr->scb.stat_ack);
2140
2141         netif_printk(nic, intr, KERN_DEBUG, nic->netdev,
2142                      "stat_ack = 0x%02X\n", stat_ack);
2143
2144         if (stat_ack == stat_ack_not_ours ||    /* Not our interrupt */
2145            stat_ack == stat_ack_not_present)    /* Hardware is ejected */
2146                 return IRQ_NONE;
2147
2148         /* Ack interrupt(s) */
2149         iowrite8(stat_ack, &nic->csr->scb.stat_ack);
2150
2151         /* We hit Receive No Resource (RNR); restart RU after cleaning */
2152         if (stat_ack & stat_ack_rnr)
2153                 nic->ru_running = RU_SUSPENDED;
2154
2155         if (likely(napi_schedule_prep(&nic->napi))) {
2156                 e100_disable_irq(nic);
2157                 __napi_schedule(&nic->napi);
2158         }
2159
2160         return IRQ_HANDLED;
2161 }
2162
2163 static int e100_poll(struct napi_struct *napi, int budget)
2164 {
2165         struct nic *nic = container_of(napi, struct nic, napi);
2166         unsigned int work_done = 0;
2167
2168         e100_rx_clean(nic, &work_done, budget);
2169         e100_tx_clean(nic);
2170
2171         /* If budget not fully consumed, exit the polling mode */
2172         if (work_done < budget) {
2173                 napi_complete(napi);
2174                 e100_enable_irq(nic);
2175         }
2176
2177         return work_done;
2178 }
2179
2180 #ifdef CONFIG_NET_POLL_CONTROLLER
2181 static void e100_netpoll(struct net_device *netdev)
2182 {
2183         struct nic *nic = netdev_priv(netdev);
2184
2185         e100_disable_irq(nic);
2186         e100_intr(nic->pdev->irq, netdev);
2187         e100_tx_clean(nic);
2188         e100_enable_irq(nic);
2189 }
2190 #endif
2191
2192 static int e100_set_mac_address(struct net_device *netdev, void *p)
2193 {
2194         struct nic *nic = netdev_priv(netdev);
2195         struct sockaddr *addr = p;
2196
2197         if (!is_valid_ether_addr(addr->sa_data))
2198                 return -EADDRNOTAVAIL;
2199
2200         memcpy(netdev->dev_addr, addr->sa_data, netdev->addr_len);
2201         e100_exec_cb(nic, NULL, e100_setup_iaaddr);
2202
2203         return 0;
2204 }
2205
2206 static int e100_change_mtu(struct net_device *netdev, int new_mtu)
2207 {
2208         if (new_mtu < ETH_ZLEN || new_mtu > ETH_DATA_LEN)
2209                 return -EINVAL;
2210         netdev->mtu = new_mtu;
2211         return 0;
2212 }
2213
2214 static int e100_asf(struct nic *nic)
2215 {
2216         /* ASF can be enabled from eeprom */
2217         return (nic->pdev->device >= 0x1050) && (nic->pdev->device <= 0x1057) &&
2218            (nic->eeprom[eeprom_config_asf] & eeprom_asf) &&
2219            !(nic->eeprom[eeprom_config_asf] & eeprom_gcl) &&
2220            ((nic->eeprom[eeprom_smbus_addr] & 0xFF) != 0xFE);
2221 }
2222
2223 static int e100_up(struct nic *nic)
2224 {
2225         int err;
2226
2227         if ((err = e100_rx_alloc_list(nic)))
2228                 return err;
2229         if ((err = e100_alloc_cbs(nic)))
2230                 goto err_rx_clean_list;
2231         if ((err = e100_hw_init(nic)))
2232                 goto err_clean_cbs;
2233         e100_set_multicast_list(nic->netdev);
2234         e100_start_receiver(nic, NULL);
2235         mod_timer(&nic->watchdog, jiffies);
2236         if ((err = request_irq(nic->pdev->irq, e100_intr, IRQF_SHARED,
2237                 nic->netdev->name, nic->netdev)))
2238                 goto err_no_irq;
2239         netif_wake_queue(nic->netdev);
2240         napi_enable(&nic->napi);
2241         /* enable ints _after_ enabling poll, preventing a race between
2242          * disable ints+schedule */
2243         e100_enable_irq(nic);
2244         return 0;
2245
2246 err_no_irq:
2247         del_timer_sync(&nic->watchdog);
2248 err_clean_cbs:
2249         e100_clean_cbs(nic);
2250 err_rx_clean_list:
2251         e100_rx_clean_list(nic);
2252         return err;
2253 }
2254
2255 static void e100_down(struct nic *nic)
2256 {
2257         /* wait here for poll to complete */
2258         napi_disable(&nic->napi);
2259         netif_stop_queue(nic->netdev);
2260         e100_hw_reset(nic);
2261         free_irq(nic->pdev->irq, nic->netdev);
2262         del_timer_sync(&nic->watchdog);
2263         netif_carrier_off(nic->netdev);
2264         e100_clean_cbs(nic);
2265         e100_rx_clean_list(nic);
2266 }
2267
2268 static void e100_tx_timeout(struct net_device *netdev)
2269 {
2270         struct nic *nic = netdev_priv(netdev);
2271
2272         /* Reset outside of interrupt context, to avoid request_irq
2273          * in interrupt context */
2274         schedule_work(&nic->tx_timeout_task);
2275 }
2276
2277 static void e100_tx_timeout_task(struct work_struct *work)
2278 {
2279         struct nic *nic = container_of(work, struct nic, tx_timeout_task);
2280         struct net_device *netdev = nic->netdev;
2281
2282         netif_printk(nic, tx_err, KERN_DEBUG, nic->netdev,
2283                      "scb.status=0x%02X\n", ioread8(&nic->csr->scb.status));
2284
2285         rtnl_lock();
2286         if (netif_running(netdev)) {
2287                 e100_down(netdev_priv(netdev));
2288                 e100_up(netdev_priv(netdev));
2289         }
2290         rtnl_unlock();
2291 }
2292
2293 static int e100_loopback_test(struct nic *nic, enum loopback loopback_mode)
2294 {
2295         int err;
2296         struct sk_buff *skb;
2297
2298         /* Use driver resources to perform internal MAC or PHY
2299          * loopback test.  A single packet is prepared and transmitted
2300          * in loopback mode, and the test passes if the received
2301          * packet compares byte-for-byte to the transmitted packet. */
2302
2303         if ((err = e100_rx_alloc_list(nic)))
2304                 return err;
2305         if ((err = e100_alloc_cbs(nic)))
2306                 goto err_clean_rx;
2307
2308         /* ICH PHY loopback is broken so do MAC loopback instead */
2309         if (nic->flags & ich && loopback_mode == lb_phy)
2310                 loopback_mode = lb_mac;
2311
2312         nic->loopback = loopback_mode;
2313         if ((err = e100_hw_init(nic)))
2314                 goto err_loopback_none;
2315
2316         if (loopback_mode == lb_phy)
2317                 mdio_write(nic->netdev, nic->mii.phy_id, MII_BMCR,
2318                         BMCR_LOOPBACK);
2319
2320         e100_start_receiver(nic, NULL);
2321
2322         if (!(skb = netdev_alloc_skb(nic->netdev, ETH_DATA_LEN))) {
2323                 err = -ENOMEM;
2324                 goto err_loopback_none;
2325         }
2326         skb_put(skb, ETH_DATA_LEN);
2327         memset(skb->data, 0xFF, ETH_DATA_LEN);
2328         e100_xmit_frame(skb, nic->netdev);
2329
2330         msleep(10);
2331
2332         pci_dma_sync_single_for_cpu(nic->pdev, nic->rx_to_clean->dma_addr,
2333                         RFD_BUF_LEN, PCI_DMA_BIDIRECTIONAL);
2334
2335         if (memcmp(nic->rx_to_clean->skb->data + sizeof(struct rfd),
2336            skb->data, ETH_DATA_LEN))
2337                 err = -EAGAIN;
2338
2339 err_loopback_none:
2340         mdio_write(nic->netdev, nic->mii.phy_id, MII_BMCR, 0);
2341         nic->loopback = lb_none;
2342         e100_clean_cbs(nic);
2343         e100_hw_reset(nic);
2344 err_clean_rx:
2345         e100_rx_clean_list(nic);
2346         return err;
2347 }
2348
2349 #define MII_LED_CONTROL 0x1B
2350 #define E100_82552_LED_OVERRIDE 0x19
2351 #define E100_82552_LED_ON       0x000F /* LEDTX and LED_RX both on */
2352 #define E100_82552_LED_OFF      0x000A /* LEDTX and LED_RX both off */
2353
2354 static int e100_get_settings(struct net_device *netdev, struct ethtool_cmd *cmd)
2355 {
2356         struct nic *nic = netdev_priv(netdev);
2357         return mii_ethtool_gset(&nic->mii, cmd);
2358 }
2359
2360 static int e100_set_settings(struct net_device *netdev, struct ethtool_cmd *cmd)
2361 {
2362         struct nic *nic = netdev_priv(netdev);
2363         int err;
2364
2365         mdio_write(netdev, nic->mii.phy_id, MII_BMCR, BMCR_RESET);
2366         err = mii_ethtool_sset(&nic->mii, cmd);
2367         e100_exec_cb(nic, NULL, e100_configure);
2368
2369         return err;
2370 }
2371
2372 static void e100_get_drvinfo(struct net_device *netdev,
2373         struct ethtool_drvinfo *info)
2374 {
2375         struct nic *nic = netdev_priv(netdev);
2376         strcpy(info->driver, DRV_NAME);
2377         strcpy(info->version, DRV_VERSION);
2378         strcpy(info->fw_version, "N/A");
2379         strcpy(info->bus_info, pci_name(nic->pdev));
2380 }
2381
2382 #define E100_PHY_REGS 0x1C
2383 static int e100_get_regs_len(struct net_device *netdev)
2384 {
2385         struct nic *nic = netdev_priv(netdev);
2386         return 1 + E100_PHY_REGS + sizeof(nic->mem->dump_buf);
2387 }
2388
2389 static void e100_get_regs(struct net_device *netdev,
2390         struct ethtool_regs *regs, void *p)
2391 {
2392         struct nic *nic = netdev_priv(netdev);
2393         u32 *buff = p;
2394         int i;
2395
2396         regs->version = (1 << 24) | nic->pdev->revision;
2397         buff[0] = ioread8(&nic->csr->scb.cmd_hi) << 24 |
2398                 ioread8(&nic->csr->scb.cmd_lo) << 16 |
2399                 ioread16(&nic->csr->scb.status);
2400         for (i = E100_PHY_REGS; i >= 0; i--)
2401                 buff[1 + E100_PHY_REGS - i] =
2402                         mdio_read(netdev, nic->mii.phy_id, i);
2403         memset(nic->mem->dump_buf, 0, sizeof(nic->mem->dump_buf));
2404         e100_exec_cb(nic, NULL, e100_dump);
2405         msleep(10);
2406         memcpy(&buff[2 + E100_PHY_REGS], nic->mem->dump_buf,
2407                 sizeof(nic->mem->dump_buf));
2408 }
2409
2410 static void e100_get_wol(struct net_device *netdev, struct ethtool_wolinfo *wol)
2411 {
2412         struct nic *nic = netdev_priv(netdev);
2413         wol->supported = (nic->mac >= mac_82558_D101_A4) ?  WAKE_MAGIC : 0;
2414         wol->wolopts = (nic->flags & wol_magic) ? WAKE_MAGIC : 0;
2415 }
2416
2417 static int e100_set_wol(struct net_device *netdev, struct ethtool_wolinfo *wol)
2418 {
2419         struct nic *nic = netdev_priv(netdev);
2420
2421         if ((wol->wolopts && wol->wolopts != WAKE_MAGIC) ||
2422             !device_can_wakeup(&nic->pdev->dev))
2423                 return -EOPNOTSUPP;
2424
2425         if (wol->wolopts)
2426                 nic->flags |= wol_magic;
2427         else
2428                 nic->flags &= ~wol_magic;
2429
2430         device_set_wakeup_enable(&nic->pdev->dev, wol->wolopts);
2431
2432         e100_exec_cb(nic, NULL, e100_configure);
2433
2434         return 0;
2435 }
2436
2437 static u32 e100_get_msglevel(struct net_device *netdev)
2438 {
2439         struct nic *nic = netdev_priv(netdev);
2440         return nic->msg_enable;
2441 }
2442
2443 static void e100_set_msglevel(struct net_device *netdev, u32 value)
2444 {
2445         struct nic *nic = netdev_priv(netdev);
2446         nic->msg_enable = value;
2447 }
2448
2449 static int e100_nway_reset(struct net_device *netdev)
2450 {
2451         struct nic *nic = netdev_priv(netdev);
2452         return mii_nway_restart(&nic->mii);
2453 }
2454
2455 static u32 e100_get_link(struct net_device *netdev)
2456 {
2457         struct nic *nic = netdev_priv(netdev);
2458         return mii_link_ok(&nic->mii);
2459 }
2460
2461 static int e100_get_eeprom_len(struct net_device *netdev)
2462 {
2463         struct nic *nic = netdev_priv(netdev);
2464         return nic->eeprom_wc << 1;
2465 }
2466
2467 #define E100_EEPROM_MAGIC       0x1234
2468 static int e100_get_eeprom(struct net_device *netdev,
2469         struct ethtool_eeprom *eeprom, u8 *bytes)
2470 {
2471         struct nic *nic = netdev_priv(netdev);
2472
2473         eeprom->magic = E100_EEPROM_MAGIC;
2474         memcpy(bytes, &((u8 *)nic->eeprom)[eeprom->offset], eeprom->len);
2475
2476         return 0;
2477 }
2478
2479 static int e100_set_eeprom(struct net_device *netdev,
2480         struct ethtool_eeprom *eeprom, u8 *bytes)
2481 {
2482         struct nic *nic = netdev_priv(netdev);
2483
2484         if (eeprom->magic != E100_EEPROM_MAGIC)
2485                 return -EINVAL;
2486
2487         memcpy(&((u8 *)nic->eeprom)[eeprom->offset], bytes, eeprom->len);
2488
2489         return e100_eeprom_save(nic, eeprom->offset >> 1,
2490                 (eeprom->len >> 1) + 1);
2491 }
2492
2493 static void e100_get_ringparam(struct net_device *netdev,
2494         struct ethtool_ringparam *ring)
2495 {
2496         struct nic *nic = netdev_priv(netdev);
2497         struct param_range *rfds = &nic->params.rfds;
2498         struct param_range *cbs = &nic->params.cbs;
2499
2500         ring->rx_max_pending = rfds->max;
2501         ring->tx_max_pending = cbs->max;
2502         ring->rx_mini_max_pending = 0;
2503         ring->rx_jumbo_max_pending = 0;
2504         ring->rx_pending = rfds->count;
2505         ring->tx_pending = cbs->count;
2506         ring->rx_mini_pending = 0;
2507         ring->rx_jumbo_pending = 0;
2508 }
2509
2510 static int e100_set_ringparam(struct net_device *netdev,
2511         struct ethtool_ringparam *ring)
2512 {
2513         struct nic *nic = netdev_priv(netdev);
2514         struct param_range *rfds = &nic->params.rfds;
2515         struct param_range *cbs = &nic->params.cbs;
2516
2517         if ((ring->rx_mini_pending) || (ring->rx_jumbo_pending))
2518                 return -EINVAL;
2519
2520         if (netif_running(netdev))
2521                 e100_down(nic);
2522         rfds->count = max(ring->rx_pending, rfds->min);
2523         rfds->count = min(rfds->count, rfds->max);
2524         cbs->count = max(ring->tx_pending, cbs->min);
2525         cbs->count = min(cbs->count, cbs->max);
2526         netif_info(nic, drv, nic->netdev, "Ring Param settings: rx: %d, tx %d\n",
2527                    rfds->count, cbs->count);
2528         if (netif_running(netdev))
2529                 e100_up(nic);
2530
2531         return 0;
2532 }
2533
2534 static const char e100_gstrings_test[][ETH_GSTRING_LEN] = {
2535         "Link test     (on/offline)",
2536         "Eeprom test   (on/offline)",
2537         "Self test        (offline)",
2538         "Mac loopback     (offline)",
2539         "Phy loopback     (offline)",
2540 };
2541 #define E100_TEST_LEN   ARRAY_SIZE(e100_gstrings_test)
2542
2543 static void e100_diag_test(struct net_device *netdev,
2544         struct ethtool_test *test, u64 *data)
2545 {
2546         struct ethtool_cmd cmd;
2547         struct nic *nic = netdev_priv(netdev);
2548         int i, err;
2549
2550         memset(data, 0, E100_TEST_LEN * sizeof(u64));
2551         data[0] = !mii_link_ok(&nic->mii);
2552         data[1] = e100_eeprom_load(nic);
2553         if (test->flags & ETH_TEST_FL_OFFLINE) {
2554
2555                 /* save speed, duplex & autoneg settings */
2556                 err = mii_ethtool_gset(&nic->mii, &cmd);
2557
2558                 if (netif_running(netdev))
2559                         e100_down(nic);
2560                 data[2] = e100_self_test(nic);
2561                 data[3] = e100_loopback_test(nic, lb_mac);
2562                 data[4] = e100_loopback_test(nic, lb_phy);
2563
2564                 /* restore speed, duplex & autoneg settings */
2565                 err = mii_ethtool_sset(&nic->mii, &cmd);
2566
2567                 if (netif_running(netdev))
2568                         e100_up(nic);
2569         }
2570         for (i = 0; i < E100_TEST_LEN; i++)
2571                 test->flags |= data[i] ? ETH_TEST_FL_FAILED : 0;
2572
2573         msleep_interruptible(4 * 1000);
2574 }
2575
2576 static int e100_set_phys_id(struct net_device *netdev,
2577                             enum ethtool_phys_id_state state)
2578 {
2579         struct nic *nic = netdev_priv(netdev);
2580         enum led_state {
2581                 led_on     = 0x01,
2582                 led_off    = 0x04,
2583                 led_on_559 = 0x05,
2584                 led_on_557 = 0x07,
2585         };
2586         u16 led_reg = (nic->phy == phy_82552_v) ? E100_82552_LED_OVERRIDE :
2587                 MII_LED_CONTROL;
2588         u16 leds = 0;
2589
2590         switch (state) {
2591         case ETHTOOL_ID_ACTIVE:
2592                 return 2;
2593
2594         case ETHTOOL_ID_ON:
2595                 leds = (nic->phy == phy_82552_v) ? E100_82552_LED_ON :
2596                        (nic->mac < mac_82559_D101M) ? led_on_557 : led_on_559;
2597                 break;
2598
2599         case ETHTOOL_ID_OFF:
2600                 leds = (nic->phy == phy_82552_v) ? E100_82552_LED_OFF : led_off;
2601                 break;
2602
2603         case ETHTOOL_ID_INACTIVE:
2604                 break;
2605         }
2606
2607         mdio_write(netdev, nic->mii.phy_id, led_reg, leds);
2608         return 0;
2609 }
2610
2611 static const char e100_gstrings_stats[][ETH_GSTRING_LEN] = {
2612         "rx_packets", "tx_packets", "rx_bytes", "tx_bytes", "rx_errors",
2613         "tx_errors", "rx_dropped", "tx_dropped", "multicast", "collisions",
2614         "rx_length_errors", "rx_over_errors", "rx_crc_errors",
2615         "rx_frame_errors", "rx_fifo_errors", "rx_missed_errors",
2616         "tx_aborted_errors", "tx_carrier_errors", "tx_fifo_errors",
2617         "tx_heartbeat_errors", "tx_window_errors",
2618         /* device-specific stats */
2619         "tx_deferred", "tx_single_collisions", "tx_multi_collisions",
2620         "tx_flow_control_pause", "rx_flow_control_pause",
2621         "rx_flow_control_unsupported", "tx_tco_packets", "rx_tco_packets",
2622 };
2623 #define E100_NET_STATS_LEN      21
2624 #define E100_STATS_LEN  ARRAY_SIZE(e100_gstrings_stats)
2625
2626 static int e100_get_sset_count(struct net_device *netdev, int sset)
2627 {
2628         switch (sset) {
2629         case ETH_SS_TEST:
2630                 return E100_TEST_LEN;
2631         case ETH_SS_STATS:
2632                 return E100_STATS_LEN;
2633         default:
2634                 return -EOPNOTSUPP;
2635         }
2636 }
2637
2638 static void e100_get_ethtool_stats(struct net_device *netdev,
2639         struct ethtool_stats *stats, u64 *data)
2640 {
2641         struct nic *nic = netdev_priv(netdev);
2642         int i;
2643
2644         for (i = 0; i < E100_NET_STATS_LEN; i++)
2645                 data[i] = ((unsigned long *)&netdev->stats)[i];
2646
2647         data[i++] = nic->tx_deferred;
2648         data[i++] = nic->tx_single_collisions;
2649         data[i++] = nic->tx_multiple_collisions;
2650         data[i++] = nic->tx_fc_pause;
2651         data[i++] = nic->rx_fc_pause;
2652         data[i++] = nic->rx_fc_unsupported;
2653         data[i++] = nic->tx_tco_frames;
2654         data[i++] = nic->rx_tco_frames;
2655 }
2656
2657 static void e100_get_strings(struct net_device *netdev, u32 stringset, u8 *data)
2658 {
2659         switch (stringset) {
2660         case ETH_SS_TEST:
2661                 memcpy(data, *e100_gstrings_test, sizeof(e100_gstrings_test));
2662                 break;
2663         case ETH_SS_STATS:
2664                 memcpy(data, *e100_gstrings_stats, sizeof(e100_gstrings_stats));
2665                 break;
2666         }
2667 }
2668
2669 static const struct ethtool_ops e100_ethtool_ops = {
2670         .get_settings           = e100_get_settings,
2671         .set_settings           = e100_set_settings,
2672         .get_drvinfo            = e100_get_drvinfo,
2673         .get_regs_len           = e100_get_regs_len,
2674         .get_regs               = e100_get_regs,
2675         .get_wol                = e100_get_wol,
2676         .set_wol                = e100_set_wol,
2677         .get_msglevel           = e100_get_msglevel,
2678         .set_msglevel           = e100_set_msglevel,
2679         .nway_reset             = e100_nway_reset,
2680         .get_link               = e100_get_link,
2681         .get_eeprom_len         = e100_get_eeprom_len,
2682         .get_eeprom             = e100_get_eeprom,
2683         .set_eeprom             = e100_set_eeprom,
2684         .get_ringparam          = e100_get_ringparam,
2685         .set_ringparam          = e100_set_ringparam,
2686         .self_test              = e100_diag_test,
2687         .get_strings            = e100_get_strings,
2688         .set_phys_id            = e100_set_phys_id,
2689         .get_ethtool_stats      = e100_get_ethtool_stats,
2690         .get_sset_count         = e100_get_sset_count,
2691 };
2692
2693 static int e100_do_ioctl(struct net_device *netdev, struct ifreq *ifr, int cmd)
2694 {
2695         struct nic *nic = netdev_priv(netdev);
2696
2697         return generic_mii_ioctl(&nic->mii, if_mii(ifr), cmd, NULL);
2698 }
2699
2700 static int e100_alloc(struct nic *nic)
2701 {
2702         nic->mem = pci_alloc_consistent(nic->pdev, sizeof(struct mem),
2703                 &nic->dma_addr);
2704         return nic->mem ? 0 : -ENOMEM;
2705 }
2706
2707 static void e100_free(struct nic *nic)
2708 {
2709         if (nic->mem) {
2710                 pci_free_consistent(nic->pdev, sizeof(struct mem),
2711                         nic->mem, nic->dma_addr);
2712                 nic->mem = NULL;
2713         }
2714 }
2715
2716 static int e100_open(struct net_device *netdev)
2717 {
2718         struct nic *nic = netdev_priv(netdev);
2719         int err = 0;
2720
2721         netif_carrier_off(netdev);
2722         if ((err = e100_up(nic)))
2723                 netif_err(nic, ifup, nic->netdev, "Cannot open interface, aborting\n");
2724         return err;
2725 }
2726
2727 static int e100_close(struct net_device *netdev)
2728 {
2729         e100_down(netdev_priv(netdev));
2730         return 0;
2731 }
2732
2733 static const struct net_device_ops e100_netdev_ops = {
2734         .ndo_open               = e100_open,
2735         .ndo_stop               = e100_close,
2736         .ndo_start_xmit         = e100_xmit_frame,
2737         .ndo_validate_addr      = eth_validate_addr,
2738         .ndo_set_multicast_list = e100_set_multicast_list,
2739         .ndo_set_mac_address    = e100_set_mac_address,
2740         .ndo_change_mtu         = e100_change_mtu,
2741         .ndo_do_ioctl           = e100_do_ioctl,
2742         .ndo_tx_timeout         = e100_tx_timeout,
2743 #ifdef CONFIG_NET_POLL_CONTROLLER
2744         .ndo_poll_controller    = e100_netpoll,
2745 #endif
2746 };
2747
2748 static int __devinit e100_probe(struct pci_dev *pdev,
2749         const struct pci_device_id *ent)
2750 {
2751         struct net_device *netdev;
2752         struct nic *nic;
2753         int err;
2754
2755         if (!(netdev = alloc_etherdev(sizeof(struct nic)))) {
2756                 if (((1 << debug) - 1) & NETIF_MSG_PROBE)
2757                         pr_err("Etherdev alloc failed, aborting\n");
2758                 return -ENOMEM;
2759         }
2760
2761         netdev->netdev_ops = &e100_netdev_ops;
2762         SET_ETHTOOL_OPS(netdev, &e100_ethtool_ops);
2763         netdev->watchdog_timeo = E100_WATCHDOG_PERIOD;
2764         strncpy(netdev->name, pci_name(pdev), sizeof(netdev->name) - 1);
2765
2766         nic = netdev_priv(netdev);
2767         netif_napi_add(netdev, &nic->napi, e100_poll, E100_NAPI_WEIGHT);
2768         nic->netdev = netdev;
2769         nic->pdev = pdev;
2770         nic->msg_enable = (1 << debug) - 1;
2771         nic->mdio_ctrl = mdio_ctrl_hw;
2772         pci_set_drvdata(pdev, netdev);
2773
2774         if ((err = pci_enable_device(pdev))) {
2775                 netif_err(nic, probe, nic->netdev, "Cannot enable PCI device, aborting\n");
2776                 goto err_out_free_dev;
2777         }
2778
2779         if (!(pci_resource_flags(pdev, 0) & IORESOURCE_MEM)) {
2780                 netif_err(nic, probe, nic->netdev, "Cannot find proper PCI device base address, aborting\n");
2781                 err = -ENODEV;
2782                 goto err_out_disable_pdev;
2783         }
2784
2785         if ((err = pci_request_regions(pdev, DRV_NAME))) {
2786                 netif_err(nic, probe, nic->netdev, "Cannot obtain PCI resources, aborting\n");
2787                 goto err_out_disable_pdev;
2788         }
2789
2790         if ((err = pci_set_dma_mask(pdev, DMA_BIT_MASK(32)))) {
2791                 netif_err(nic, probe, nic->netdev, "No usable DMA configuration, aborting\n");
2792                 goto err_out_free_res;
2793         }
2794
2795         SET_NETDEV_DEV(netdev, &pdev->dev);
2796
2797         if (use_io)
2798                 netif_info(nic, probe, nic->netdev, "using i/o access mode\n");
2799
2800         nic->csr = pci_iomap(pdev, (use_io ? 1 : 0), sizeof(struct csr));
2801         if (!nic->csr) {
2802                 netif_err(nic, probe, nic->netdev, "Cannot map device registers, aborting\n");
2803                 err = -ENOMEM;
2804                 goto err_out_free_res;
2805         }
2806
2807         if (ent->driver_data)
2808                 nic->flags |= ich;
2809         else
2810                 nic->flags &= ~ich;
2811
2812         e100_get_defaults(nic);
2813
2814         /* locks must be initialized before calling hw_reset */
2815         spin_lock_init(&nic->cb_lock);
2816         spin_lock_init(&nic->cmd_lock);
2817         spin_lock_init(&nic->mdio_lock);
2818
2819         /* Reset the device before pci_set_master() in case device is in some
2820          * funky state and has an interrupt pending - hint: we don't have the
2821          * interrupt handler registered yet. */
2822         e100_hw_reset(nic);
2823
2824         pci_set_master(pdev);
2825
2826         init_timer(&nic->watchdog);
2827         nic->watchdog.function = e100_watchdog;
2828         nic->watchdog.data = (unsigned long)nic;
2829
2830         INIT_WORK(&nic->tx_timeout_task, e100_tx_timeout_task);
2831
2832         if ((err = e100_alloc(nic))) {
2833                 netif_err(nic, probe, nic->netdev, "Cannot alloc driver memory, aborting\n");
2834                 goto err_out_iounmap;
2835         }
2836
2837         if ((err = e100_eeprom_load(nic)))
2838                 goto err_out_free;
2839
2840         e100_phy_init(nic);
2841
2842         memcpy(netdev->dev_addr, nic->eeprom, ETH_ALEN);
2843         memcpy(netdev->perm_addr, nic->eeprom, ETH_ALEN);
2844         if (!is_valid_ether_addr(netdev->perm_addr)) {
2845                 if (!eeprom_bad_csum_allow) {
2846                         netif_err(nic, probe, nic->netdev, "Invalid MAC address from EEPROM, aborting\n");
2847                         err = -EAGAIN;
2848                         goto err_out_free;
2849                 } else {
2850                         netif_err(nic, probe, nic->netdev, "Invalid MAC address from EEPROM, you MUST configure one.\n");
2851                 }
2852         }
2853
2854         /* Wol magic packet can be enabled from eeprom */
2855         if ((nic->mac >= mac_82558_D101_A4) &&
2856            (nic->eeprom[eeprom_id] & eeprom_id_wol)) {
2857                 nic->flags |= wol_magic;
2858                 device_set_wakeup_enable(&pdev->dev, true);
2859         }
2860
2861         /* ack any pending wake events, disable PME */
2862         pci_pme_active(pdev, false);
2863
2864         strcpy(netdev->name, "eth%d");
2865         if ((err = register_netdev(netdev))) {
2866                 netif_err(nic, probe, nic->netdev, "Cannot register net device, aborting\n");
2867                 goto err_out_free;
2868         }
2869         nic->cbs_pool = pci_pool_create(netdev->name,
2870                            nic->pdev,
2871                            nic->params.cbs.max * sizeof(struct cb),
2872                            sizeof(u32),
2873                            0);
2874         netif_info(nic, probe, nic->netdev,
2875                    "addr 0x%llx, irq %d, MAC addr %pM\n",
2876                    (unsigned long long)pci_resource_start(pdev, use_io ? 1 : 0),
2877                    pdev->irq, netdev->dev_addr);
2878
2879         return 0;
2880
2881 err_out_free:
2882         e100_free(nic);
2883 err_out_iounmap:
2884         pci_iounmap(pdev, nic->csr);
2885 err_out_free_res:
2886         pci_release_regions(pdev);
2887 err_out_disable_pdev:
2888         pci_disable_device(pdev);
2889 err_out_free_dev:
2890         pci_set_drvdata(pdev, NULL);
2891         free_netdev(netdev);
2892         return err;
2893 }
2894
2895 static void __devexit e100_remove(struct pci_dev *pdev)
2896 {
2897         struct net_device *netdev = pci_get_drvdata(pdev);
2898
2899         if (netdev) {
2900                 struct nic *nic = netdev_priv(netdev);
2901                 unregister_netdev(netdev);
2902                 e100_free(nic);
2903                 pci_iounmap(pdev, nic->csr);
2904                 pci_pool_destroy(nic->cbs_pool);
2905                 free_netdev(netdev);
2906                 pci_release_regions(pdev);
2907                 pci_disable_device(pdev);
2908                 pci_set_drvdata(pdev, NULL);
2909         }
2910 }
2911
2912 #define E100_82552_SMARTSPEED   0x14   /* SmartSpeed Ctrl register */
2913 #define E100_82552_REV_ANEG     0x0200 /* Reverse auto-negotiation */
2914 #define E100_82552_ANEG_NOW     0x0400 /* Auto-negotiate now */
2915 static void __e100_shutdown(struct pci_dev *pdev, bool *enable_wake)
2916 {
2917         struct net_device *netdev = pci_get_drvdata(pdev);
2918         struct nic *nic = netdev_priv(netdev);
2919
2920         if (netif_running(netdev))
2921                 e100_down(nic);
2922         netif_device_detach(netdev);
2923
2924         pci_save_state(pdev);
2925
2926         if ((nic->flags & wol_magic) | e100_asf(nic)) {
2927                 /* enable reverse auto-negotiation */
2928                 if (nic->phy == phy_82552_v) {
2929                         u16 smartspeed = mdio_read(netdev, nic->mii.phy_id,
2930                                                    E100_82552_SMARTSPEED);
2931
2932                         mdio_write(netdev, nic->mii.phy_id,
2933                                    E100_82552_SMARTSPEED, smartspeed |
2934                                    E100_82552_REV_ANEG | E100_82552_ANEG_NOW);
2935                 }
2936                 *enable_wake = true;
2937         } else {
2938                 *enable_wake = false;
2939         }
2940
2941         pci_disable_device(pdev);
2942 }
2943
2944 static int __e100_power_off(struct pci_dev *pdev, bool wake)
2945 {
2946         if (wake)
2947                 return pci_prepare_to_sleep(pdev);
2948
2949         pci_wake_from_d3(pdev, false);
2950         pci_set_power_state(pdev, PCI_D3hot);
2951
2952         return 0;
2953 }
2954
2955 #ifdef CONFIG_PM
2956 static int e100_suspend(struct pci_dev *pdev, pm_message_t state)
2957 {
2958         bool wake;
2959         __e100_shutdown(pdev, &wake);
2960         return __e100_power_off(pdev, wake);
2961 }
2962
2963 static int e100_resume(struct pci_dev *pdev)
2964 {
2965         struct net_device *netdev = pci_get_drvdata(pdev);
2966         struct nic *nic = netdev_priv(netdev);
2967
2968         pci_set_power_state(pdev, PCI_D0);
2969         pci_restore_state(pdev);
2970         /* ack any pending wake events, disable PME */
2971         pci_enable_wake(pdev, 0, 0);
2972
2973         /* disable reverse auto-negotiation */
2974         if (nic->phy == phy_82552_v) {
2975                 u16 smartspeed = mdio_read(netdev, nic->mii.phy_id,
2976                                            E100_82552_SMARTSPEED);
2977
2978                 mdio_write(netdev, nic->mii.phy_id,
2979                            E100_82552_SMARTSPEED,
2980                            smartspeed & ~(E100_82552_REV_ANEG));
2981         }
2982
2983         netif_device_attach(netdev);
2984         if (netif_running(netdev))
2985                 e100_up(nic);
2986
2987         return 0;
2988 }
2989 #endif /* CONFIG_PM */
2990
2991 static void e100_shutdown(struct pci_dev *pdev)
2992 {
2993         bool wake;
2994         __e100_shutdown(pdev, &wake);
2995         if (system_state == SYSTEM_POWER_OFF)
2996                 __e100_power_off(pdev, wake);
2997 }
2998
2999 /* ------------------ PCI Error Recovery infrastructure  -------------- */
3000 /**
3001  * e100_io_error_detected - called when PCI error is detected.
3002  * @pdev: Pointer to PCI device
3003  * @state: The current pci connection state
3004  */
3005 static pci_ers_result_t e100_io_error_detected(struct pci_dev *pdev, pci_channel_state_t state)
3006 {
3007         struct net_device *netdev = pci_get_drvdata(pdev);
3008         struct nic *nic = netdev_priv(netdev);
3009
3010         netif_device_detach(netdev);
3011
3012         if (state == pci_channel_io_perm_failure)
3013                 return PCI_ERS_RESULT_DISCONNECT;
3014
3015         if (netif_running(netdev))
3016                 e100_down(nic);
3017         pci_disable_device(pdev);
3018
3019         /* Request a slot reset. */
3020         return PCI_ERS_RESULT_NEED_RESET;
3021 }
3022
3023 /**
3024  * e100_io_slot_reset - called after the pci bus has been reset.
3025  * @pdev: Pointer to PCI device
3026  *
3027  * Restart the card from scratch.
3028  */
3029 static pci_ers_result_t e100_io_slot_reset(struct pci_dev *pdev)
3030 {
3031         struct net_device *netdev = pci_get_drvdata(pdev);
3032         struct nic *nic = netdev_priv(netdev);
3033
3034         if (pci_enable_device(pdev)) {
3035                 pr_err("Cannot re-enable PCI device after reset\n");
3036                 return PCI_ERS_RESULT_DISCONNECT;
3037         }
3038         pci_set_master(pdev);
3039
3040         /* Only one device per card can do a reset */
3041         if (0 != PCI_FUNC(pdev->devfn))
3042                 return PCI_ERS_RESULT_RECOVERED;
3043         e100_hw_reset(nic);
3044         e100_phy_init(nic);
3045
3046         return PCI_ERS_RESULT_RECOVERED;
3047 }
3048
3049 /**
3050  * e100_io_resume - resume normal operations
3051  * @pdev: Pointer to PCI device
3052  *
3053  * Resume normal operations after an error recovery
3054  * sequence has been completed.
3055  */
3056 static void e100_io_resume(struct pci_dev *pdev)
3057 {
3058         struct net_device *netdev = pci_get_drvdata(pdev);
3059         struct nic *nic = netdev_priv(netdev);
3060
3061         /* ack any pending wake events, disable PME */
3062         pci_enable_wake(pdev, 0, 0);
3063
3064         netif_device_attach(netdev);
3065         if (netif_running(netdev)) {
3066                 e100_open(netdev);
3067                 mod_timer(&nic->watchdog, jiffies);
3068         }
3069 }
3070
3071 static struct pci_error_handlers e100_err_handler = {
3072         .error_detected = e100_io_error_detected,
3073         .slot_reset = e100_io_slot_reset,
3074         .resume = e100_io_resume,
3075 };
3076
3077 static struct pci_driver e100_driver = {
3078         .name =         DRV_NAME,
3079         .id_table =     e100_id_table,
3080         .probe =        e100_probe,
3081         .remove =       __devexit_p(e100_remove),
3082 #ifdef CONFIG_PM
3083         /* Power Management hooks */
3084         .suspend =      e100_suspend,
3085         .resume =       e100_resume,
3086 #endif
3087         .shutdown =     e100_shutdown,
3088         .err_handler = &e100_err_handler,
3089 };
3090
3091 static int __init e100_init_module(void)
3092 {
3093         if (((1 << debug) - 1) & NETIF_MSG_DRV) {
3094                 pr_info("%s, %s\n", DRV_DESCRIPTION, DRV_VERSION);
3095                 pr_info("%s\n", DRV_COPYRIGHT);
3096         }
3097         return pci_register_driver(&e100_driver);
3098 }
3099
3100 static void __exit e100_cleanup_module(void)
3101 {
3102         pci_unregister_driver(&e100_driver);
3103 }
3104
3105 module_init(e100_init_module);
3106 module_exit(e100_cleanup_module);