Linux-libre 3.18.37-gnu
[librecmc/linux-libre.git] / drivers / gpu / drm / nouveau / core / subdev / fb / ramnv41.c
1 /*
2  * Copyright 2013 Red Hat Inc.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice shall be included in
12  * all copies or substantial portions of the Software.
13  *
14  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
15  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
16  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
17  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
18  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
19  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
20  * OTHER DEALINGS IN THE SOFTWARE.
21  *
22  * Authors: Ben Skeggs
23  */
24
25 #include "nv40.h"
26
27 static int
28 nv41_ram_create(struct nouveau_object *parent, struct nouveau_object *engine,
29                 struct nouveau_oclass *oclass, void *data, u32 size,
30                 struct nouveau_object **pobject)
31 {
32         struct nouveau_fb *pfb = nouveau_fb(parent);
33         struct nv40_ram *ram;
34         u32 pfb474 = nv_rd32(pfb, 0x100474);
35         int ret;
36
37         ret = nouveau_ram_create(parent, engine, oclass, &ram);
38         *pobject = nv_object(ram);
39         if (ret)
40                 return ret;
41
42         if (pfb474 & 0x00000004)
43                 ram->base.type = NV_MEM_TYPE_GDDR3;
44         if (pfb474 & 0x00000002)
45                 ram->base.type = NV_MEM_TYPE_DDR2;
46         if (pfb474 & 0x00000001)
47                 ram->base.type = NV_MEM_TYPE_DDR1;
48
49         ram->base.size  =  nv_rd32(pfb, 0x10020c) & 0xff000000;
50         ram->base.parts = (nv_rd32(pfb, 0x100200) & 0x00000003) + 1;
51         ram->base.tags  =  nv_rd32(pfb, 0x100320);
52         ram->base.calc = nv40_ram_calc;
53         ram->base.prog = nv40_ram_prog;
54         ram->base.tidy = nv40_ram_tidy;
55         return 0;
56 }
57
58 struct nouveau_oclass
59 nv41_ram_oclass = {
60         .handle = 0,
61         .ofuncs = &(struct nouveau_ofuncs) {
62                 .ctor = nv41_ram_create,
63                 .dtor = _nouveau_ram_dtor,
64                 .init = _nouveau_ram_init,
65                 .fini = _nouveau_ram_fini,
66         }
67 };