Linux-libre 4.14.145-gnu
[librecmc/linux-libre.git] / arch / cris / include / arch-v32 / arch / hwregs / iop / asm / iop_sap_out_defs_asm.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 #ifndef __iop_sap_out_defs_asm_h
3 #define __iop_sap_out_defs_asm_h
4
5 /*
6  * This file is autogenerated from
7  *   file:           ../../inst/io_proc/rtl/iop_sap_out.r
8  *     id:           <not found>
9  *     last modfied: Mon Apr 11 16:08:46 2005
10  *
11  *   by /n/asic/design/tools/rdesc/src/rdes2c -asm --outfile asm/iop_sap_out_defs_asm.h ../../inst/io_proc/rtl/iop_sap_out.r
12  *      id: $Id: iop_sap_out_defs_asm.h,v 1.5 2005/04/24 18:31:06 starvik Exp $
13  * Any changes here will be lost.
14  *
15  * -*- buffer-read-only: t -*-
16  */
17
18 #ifndef REG_FIELD
19 #define REG_FIELD( scope, reg, field, value ) \
20   REG_FIELD_X_( value, reg_##scope##_##reg##___##field##___lsb )
21 #define REG_FIELD_X_( value, shift ) ((value) << shift)
22 #endif
23
24 #ifndef REG_STATE
25 #define REG_STATE( scope, reg, field, symbolic_value ) \
26   REG_STATE_X_( regk_##scope##_##symbolic_value, reg_##scope##_##reg##___##field##___lsb )
27 #define REG_STATE_X_( k, shift ) (k << shift)
28 #endif
29
30 #ifndef REG_MASK
31 #define REG_MASK( scope, reg, field ) \
32   REG_MASK_X_( reg_##scope##_##reg##___##field##___width, reg_##scope##_##reg##___##field##___lsb )
33 #define REG_MASK_X_( width, lsb ) (((1 << width)-1) << lsb)
34 #endif
35
36 #ifndef REG_LSB
37 #define REG_LSB( scope, reg, field ) reg_##scope##_##reg##___##field##___lsb
38 #endif
39
40 #ifndef REG_BIT
41 #define REG_BIT( scope, reg, field ) reg_##scope##_##reg##___##field##___bit
42 #endif
43
44 #ifndef REG_ADDR
45 #define REG_ADDR( scope, inst, reg ) REG_ADDR_X_(inst, reg_##scope##_##reg##_offset)
46 #define REG_ADDR_X_( inst, offs ) ((inst) + offs)
47 #endif
48
49 #ifndef REG_ADDR_VECT
50 #define REG_ADDR_VECT( scope, inst, reg, index ) \
51          REG_ADDR_VECT_X_(inst, reg_##scope##_##reg##_offset, index, \
52                          STRIDE_##scope##_##reg )
53 #define REG_ADDR_VECT_X_( inst, offs, index, stride ) \
54                           ((inst) + offs + (index) * stride)
55 #endif
56
57 /* Register rw_gen_gated, scope iop_sap_out, type rw */
58 #define reg_iop_sap_out_rw_gen_gated___clk0_src___lsb 0
59 #define reg_iop_sap_out_rw_gen_gated___clk0_src___width 2
60 #define reg_iop_sap_out_rw_gen_gated___clk0_gate_src___lsb 2
61 #define reg_iop_sap_out_rw_gen_gated___clk0_gate_src___width 2
62 #define reg_iop_sap_out_rw_gen_gated___clk0_force_src___lsb 4
63 #define reg_iop_sap_out_rw_gen_gated___clk0_force_src___width 3
64 #define reg_iop_sap_out_rw_gen_gated___clk1_src___lsb 7
65 #define reg_iop_sap_out_rw_gen_gated___clk1_src___width 2
66 #define reg_iop_sap_out_rw_gen_gated___clk1_gate_src___lsb 9
67 #define reg_iop_sap_out_rw_gen_gated___clk1_gate_src___width 2
68 #define reg_iop_sap_out_rw_gen_gated___clk1_force_src___lsb 11
69 #define reg_iop_sap_out_rw_gen_gated___clk1_force_src___width 3
70 #define reg_iop_sap_out_rw_gen_gated___clk2_src___lsb 14
71 #define reg_iop_sap_out_rw_gen_gated___clk2_src___width 2
72 #define reg_iop_sap_out_rw_gen_gated___clk2_gate_src___lsb 16
73 #define reg_iop_sap_out_rw_gen_gated___clk2_gate_src___width 2
74 #define reg_iop_sap_out_rw_gen_gated___clk2_force_src___lsb 18
75 #define reg_iop_sap_out_rw_gen_gated___clk2_force_src___width 3
76 #define reg_iop_sap_out_rw_gen_gated___clk3_src___lsb 21
77 #define reg_iop_sap_out_rw_gen_gated___clk3_src___width 2
78 #define reg_iop_sap_out_rw_gen_gated___clk3_gate_src___lsb 23
79 #define reg_iop_sap_out_rw_gen_gated___clk3_gate_src___width 2
80 #define reg_iop_sap_out_rw_gen_gated___clk3_force_src___lsb 25
81 #define reg_iop_sap_out_rw_gen_gated___clk3_force_src___width 3
82 #define reg_iop_sap_out_rw_gen_gated_offset 0
83
84 /* Register rw_bus0, scope iop_sap_out, type rw */
85 #define reg_iop_sap_out_rw_bus0___byte0_clk_sel___lsb 0
86 #define reg_iop_sap_out_rw_bus0___byte0_clk_sel___width 3
87 #define reg_iop_sap_out_rw_bus0___byte0_gated_clk___lsb 3
88 #define reg_iop_sap_out_rw_bus0___byte0_gated_clk___width 2
89 #define reg_iop_sap_out_rw_bus0___byte0_clk_inv___lsb 5
90 #define reg_iop_sap_out_rw_bus0___byte0_clk_inv___width 1
91 #define reg_iop_sap_out_rw_bus0___byte0_clk_inv___bit 5
92 #define reg_iop_sap_out_rw_bus0___byte1_clk_sel___lsb 6
93 #define reg_iop_sap_out_rw_bus0___byte1_clk_sel___width 3
94 #define reg_iop_sap_out_rw_bus0___byte1_gated_clk___lsb 9
95 #define reg_iop_sap_out_rw_bus0___byte1_gated_clk___width 2
96 #define reg_iop_sap_out_rw_bus0___byte1_clk_inv___lsb 11
97 #define reg_iop_sap_out_rw_bus0___byte1_clk_inv___width 1
98 #define reg_iop_sap_out_rw_bus0___byte1_clk_inv___bit 11
99 #define reg_iop_sap_out_rw_bus0___byte2_clk_sel___lsb 12
100 #define reg_iop_sap_out_rw_bus0___byte2_clk_sel___width 3
101 #define reg_iop_sap_out_rw_bus0___byte2_gated_clk___lsb 15
102 #define reg_iop_sap_out_rw_bus0___byte2_gated_clk___width 2
103 #define reg_iop_sap_out_rw_bus0___byte2_clk_inv___lsb 17
104 #define reg_iop_sap_out_rw_bus0___byte2_clk_inv___width 1
105 #define reg_iop_sap_out_rw_bus0___byte2_clk_inv___bit 17
106 #define reg_iop_sap_out_rw_bus0___byte3_clk_sel___lsb 18
107 #define reg_iop_sap_out_rw_bus0___byte3_clk_sel___width 3
108 #define reg_iop_sap_out_rw_bus0___byte3_gated_clk___lsb 21
109 #define reg_iop_sap_out_rw_bus0___byte3_gated_clk___width 2
110 #define reg_iop_sap_out_rw_bus0___byte3_clk_inv___lsb 23
111 #define reg_iop_sap_out_rw_bus0___byte3_clk_inv___width 1
112 #define reg_iop_sap_out_rw_bus0___byte3_clk_inv___bit 23
113 #define reg_iop_sap_out_rw_bus0_offset 4
114
115 /* Register rw_bus1, scope iop_sap_out, type rw */
116 #define reg_iop_sap_out_rw_bus1___byte0_clk_sel___lsb 0
117 #define reg_iop_sap_out_rw_bus1___byte0_clk_sel___width 3
118 #define reg_iop_sap_out_rw_bus1___byte0_gated_clk___lsb 3
119 #define reg_iop_sap_out_rw_bus1___byte0_gated_clk___width 2
120 #define reg_iop_sap_out_rw_bus1___byte0_clk_inv___lsb 5
121 #define reg_iop_sap_out_rw_bus1___byte0_clk_inv___width 1
122 #define reg_iop_sap_out_rw_bus1___byte0_clk_inv___bit 5
123 #define reg_iop_sap_out_rw_bus1___byte1_clk_sel___lsb 6
124 #define reg_iop_sap_out_rw_bus1___byte1_clk_sel___width 3
125 #define reg_iop_sap_out_rw_bus1___byte1_gated_clk___lsb 9
126 #define reg_iop_sap_out_rw_bus1___byte1_gated_clk___width 2
127 #define reg_iop_sap_out_rw_bus1___byte1_clk_inv___lsb 11
128 #define reg_iop_sap_out_rw_bus1___byte1_clk_inv___width 1
129 #define reg_iop_sap_out_rw_bus1___byte1_clk_inv___bit 11
130 #define reg_iop_sap_out_rw_bus1___byte2_clk_sel___lsb 12
131 #define reg_iop_sap_out_rw_bus1___byte2_clk_sel___width 3
132 #define reg_iop_sap_out_rw_bus1___byte2_gated_clk___lsb 15
133 #define reg_iop_sap_out_rw_bus1___byte2_gated_clk___width 2
134 #define reg_iop_sap_out_rw_bus1___byte2_clk_inv___lsb 17
135 #define reg_iop_sap_out_rw_bus1___byte2_clk_inv___width 1
136 #define reg_iop_sap_out_rw_bus1___byte2_clk_inv___bit 17
137 #define reg_iop_sap_out_rw_bus1___byte3_clk_sel___lsb 18
138 #define reg_iop_sap_out_rw_bus1___byte3_clk_sel___width 3
139 #define reg_iop_sap_out_rw_bus1___byte3_gated_clk___lsb 21
140 #define reg_iop_sap_out_rw_bus1___byte3_gated_clk___width 2
141 #define reg_iop_sap_out_rw_bus1___byte3_clk_inv___lsb 23
142 #define reg_iop_sap_out_rw_bus1___byte3_clk_inv___width 1
143 #define reg_iop_sap_out_rw_bus1___byte3_clk_inv___bit 23
144 #define reg_iop_sap_out_rw_bus1_offset 8
145
146 /* Register rw_bus0_lo_oe, scope iop_sap_out, type rw */
147 #define reg_iop_sap_out_rw_bus0_lo_oe___byte0_clk_sel___lsb 0
148 #define reg_iop_sap_out_rw_bus0_lo_oe___byte0_clk_sel___width 3
149 #define reg_iop_sap_out_rw_bus0_lo_oe___byte0_clk_ext___lsb 3
150 #define reg_iop_sap_out_rw_bus0_lo_oe___byte0_clk_ext___width 3
151 #define reg_iop_sap_out_rw_bus0_lo_oe___byte0_gated_clk___lsb 6
152 #define reg_iop_sap_out_rw_bus0_lo_oe___byte0_gated_clk___width 2
153 #define reg_iop_sap_out_rw_bus0_lo_oe___byte0_clk_inv___lsb 8
154 #define reg_iop_sap_out_rw_bus0_lo_oe___byte0_clk_inv___width 1
155 #define reg_iop_sap_out_rw_bus0_lo_oe___byte0_clk_inv___bit 8
156 #define reg_iop_sap_out_rw_bus0_lo_oe___byte0_logic___lsb 9
157 #define reg_iop_sap_out_rw_bus0_lo_oe___byte0_logic___width 2
158 #define reg_iop_sap_out_rw_bus0_lo_oe___byte1_clk_sel___lsb 11
159 #define reg_iop_sap_out_rw_bus0_lo_oe___byte1_clk_sel___width 3
160 #define reg_iop_sap_out_rw_bus0_lo_oe___byte1_clk_ext___lsb 14
161 #define reg_iop_sap_out_rw_bus0_lo_oe___byte1_clk_ext___width 3
162 #define reg_iop_sap_out_rw_bus0_lo_oe___byte1_gated_clk___lsb 17
163 #define reg_iop_sap_out_rw_bus0_lo_oe___byte1_gated_clk___width 2
164 #define reg_iop_sap_out_rw_bus0_lo_oe___byte1_clk_inv___lsb 19
165 #define reg_iop_sap_out_rw_bus0_lo_oe___byte1_clk_inv___width 1
166 #define reg_iop_sap_out_rw_bus0_lo_oe___byte1_clk_inv___bit 19
167 #define reg_iop_sap_out_rw_bus0_lo_oe___byte1_logic___lsb 20
168 #define reg_iop_sap_out_rw_bus0_lo_oe___byte1_logic___width 2
169 #define reg_iop_sap_out_rw_bus0_lo_oe_offset 12
170
171 /* Register rw_bus0_hi_oe, scope iop_sap_out, type rw */
172 #define reg_iop_sap_out_rw_bus0_hi_oe___byte2_clk_sel___lsb 0
173 #define reg_iop_sap_out_rw_bus0_hi_oe___byte2_clk_sel___width 3
174 #define reg_iop_sap_out_rw_bus0_hi_oe___byte2_clk_ext___lsb 3
175 #define reg_iop_sap_out_rw_bus0_hi_oe___byte2_clk_ext___width 3
176 #define reg_iop_sap_out_rw_bus0_hi_oe___byte2_gated_clk___lsb 6
177 #define reg_iop_sap_out_rw_bus0_hi_oe___byte2_gated_clk___width 2
178 #define reg_iop_sap_out_rw_bus0_hi_oe___byte2_clk_inv___lsb 8
179 #define reg_iop_sap_out_rw_bus0_hi_oe___byte2_clk_inv___width 1
180 #define reg_iop_sap_out_rw_bus0_hi_oe___byte2_clk_inv___bit 8
181 #define reg_iop_sap_out_rw_bus0_hi_oe___byte2_logic___lsb 9
182 #define reg_iop_sap_out_rw_bus0_hi_oe___byte2_logic___width 2
183 #define reg_iop_sap_out_rw_bus0_hi_oe___byte3_clk_sel___lsb 11
184 #define reg_iop_sap_out_rw_bus0_hi_oe___byte3_clk_sel___width 3
185 #define reg_iop_sap_out_rw_bus0_hi_oe___byte3_clk_ext___lsb 14
186 #define reg_iop_sap_out_rw_bus0_hi_oe___byte3_clk_ext___width 3
187 #define reg_iop_sap_out_rw_bus0_hi_oe___byte3_gated_clk___lsb 17
188 #define reg_iop_sap_out_rw_bus0_hi_oe___byte3_gated_clk___width 2
189 #define reg_iop_sap_out_rw_bus0_hi_oe___byte3_clk_inv___lsb 19
190 #define reg_iop_sap_out_rw_bus0_hi_oe___byte3_clk_inv___width 1
191 #define reg_iop_sap_out_rw_bus0_hi_oe___byte3_clk_inv___bit 19
192 #define reg_iop_sap_out_rw_bus0_hi_oe___byte3_logic___lsb 20
193 #define reg_iop_sap_out_rw_bus0_hi_oe___byte3_logic___width 2
194 #define reg_iop_sap_out_rw_bus0_hi_oe_offset 16
195
196 /* Register rw_bus1_lo_oe, scope iop_sap_out, type rw */
197 #define reg_iop_sap_out_rw_bus1_lo_oe___byte0_clk_sel___lsb 0
198 #define reg_iop_sap_out_rw_bus1_lo_oe___byte0_clk_sel___width 3
199 #define reg_iop_sap_out_rw_bus1_lo_oe___byte0_clk_ext___lsb 3
200 #define reg_iop_sap_out_rw_bus1_lo_oe___byte0_clk_ext___width 3
201 #define reg_iop_sap_out_rw_bus1_lo_oe___byte0_gated_clk___lsb 6
202 #define reg_iop_sap_out_rw_bus1_lo_oe___byte0_gated_clk___width 2
203 #define reg_iop_sap_out_rw_bus1_lo_oe___byte0_clk_inv___lsb 8
204 #define reg_iop_sap_out_rw_bus1_lo_oe___byte0_clk_inv___width 1
205 #define reg_iop_sap_out_rw_bus1_lo_oe___byte0_clk_inv___bit 8
206 #define reg_iop_sap_out_rw_bus1_lo_oe___byte0_logic___lsb 9
207 #define reg_iop_sap_out_rw_bus1_lo_oe___byte0_logic___width 2
208 #define reg_iop_sap_out_rw_bus1_lo_oe___byte1_clk_sel___lsb 11
209 #define reg_iop_sap_out_rw_bus1_lo_oe___byte1_clk_sel___width 3
210 #define reg_iop_sap_out_rw_bus1_lo_oe___byte1_clk_ext___lsb 14
211 #define reg_iop_sap_out_rw_bus1_lo_oe___byte1_clk_ext___width 3
212 #define reg_iop_sap_out_rw_bus1_lo_oe___byte1_gated_clk___lsb 17
213 #define reg_iop_sap_out_rw_bus1_lo_oe___byte1_gated_clk___width 2
214 #define reg_iop_sap_out_rw_bus1_lo_oe___byte1_clk_inv___lsb 19
215 #define reg_iop_sap_out_rw_bus1_lo_oe___byte1_clk_inv___width 1
216 #define reg_iop_sap_out_rw_bus1_lo_oe___byte1_clk_inv___bit 19
217 #define reg_iop_sap_out_rw_bus1_lo_oe___byte1_logic___lsb 20
218 #define reg_iop_sap_out_rw_bus1_lo_oe___byte1_logic___width 2
219 #define reg_iop_sap_out_rw_bus1_lo_oe_offset 20
220
221 /* Register rw_bus1_hi_oe, scope iop_sap_out, type rw */
222 #define reg_iop_sap_out_rw_bus1_hi_oe___byte2_clk_sel___lsb 0
223 #define reg_iop_sap_out_rw_bus1_hi_oe___byte2_clk_sel___width 3
224 #define reg_iop_sap_out_rw_bus1_hi_oe___byte2_clk_ext___lsb 3
225 #define reg_iop_sap_out_rw_bus1_hi_oe___byte2_clk_ext___width 3
226 #define reg_iop_sap_out_rw_bus1_hi_oe___byte2_gated_clk___lsb 6
227 #define reg_iop_sap_out_rw_bus1_hi_oe___byte2_gated_clk___width 2
228 #define reg_iop_sap_out_rw_bus1_hi_oe___byte2_clk_inv___lsb 8
229 #define reg_iop_sap_out_rw_bus1_hi_oe___byte2_clk_inv___width 1
230 #define reg_iop_sap_out_rw_bus1_hi_oe___byte2_clk_inv___bit 8
231 #define reg_iop_sap_out_rw_bus1_hi_oe___byte2_logic___lsb 9
232 #define reg_iop_sap_out_rw_bus1_hi_oe___byte2_logic___width 2
233 #define reg_iop_sap_out_rw_bus1_hi_oe___byte3_clk_sel___lsb 11
234 #define reg_iop_sap_out_rw_bus1_hi_oe___byte3_clk_sel___width 3
235 #define reg_iop_sap_out_rw_bus1_hi_oe___byte3_clk_ext___lsb 14
236 #define reg_iop_sap_out_rw_bus1_hi_oe___byte3_clk_ext___width 3
237 #define reg_iop_sap_out_rw_bus1_hi_oe___byte3_gated_clk___lsb 17
238 #define reg_iop_sap_out_rw_bus1_hi_oe___byte3_gated_clk___width 2
239 #define reg_iop_sap_out_rw_bus1_hi_oe___byte3_clk_inv___lsb 19
240 #define reg_iop_sap_out_rw_bus1_hi_oe___byte3_clk_inv___width 1
241 #define reg_iop_sap_out_rw_bus1_hi_oe___byte3_clk_inv___bit 19
242 #define reg_iop_sap_out_rw_bus1_hi_oe___byte3_logic___lsb 20
243 #define reg_iop_sap_out_rw_bus1_hi_oe___byte3_logic___width 2
244 #define reg_iop_sap_out_rw_bus1_hi_oe_offset 24
245
246 #define STRIDE_iop_sap_out_rw_gio 4
247 /* Register rw_gio, scope iop_sap_out, type rw */
248 #define reg_iop_sap_out_rw_gio___out_clk_sel___lsb 0
249 #define reg_iop_sap_out_rw_gio___out_clk_sel___width 3
250 #define reg_iop_sap_out_rw_gio___out_clk_ext___lsb 3
251 #define reg_iop_sap_out_rw_gio___out_clk_ext___width 4
252 #define reg_iop_sap_out_rw_gio___out_gated_clk___lsb 7
253 #define reg_iop_sap_out_rw_gio___out_gated_clk___width 2
254 #define reg_iop_sap_out_rw_gio___out_clk_inv___lsb 9
255 #define reg_iop_sap_out_rw_gio___out_clk_inv___width 1
256 #define reg_iop_sap_out_rw_gio___out_clk_inv___bit 9
257 #define reg_iop_sap_out_rw_gio___out_logic___lsb 10
258 #define reg_iop_sap_out_rw_gio___out_logic___width 1
259 #define reg_iop_sap_out_rw_gio___out_logic___bit 10
260 #define reg_iop_sap_out_rw_gio___oe_clk_sel___lsb 11
261 #define reg_iop_sap_out_rw_gio___oe_clk_sel___width 3
262 #define reg_iop_sap_out_rw_gio___oe_clk_ext___lsb 14
263 #define reg_iop_sap_out_rw_gio___oe_clk_ext___width 3
264 #define reg_iop_sap_out_rw_gio___oe_gated_clk___lsb 17
265 #define reg_iop_sap_out_rw_gio___oe_gated_clk___width 2
266 #define reg_iop_sap_out_rw_gio___oe_clk_inv___lsb 19
267 #define reg_iop_sap_out_rw_gio___oe_clk_inv___width 1
268 #define reg_iop_sap_out_rw_gio___oe_clk_inv___bit 19
269 #define reg_iop_sap_out_rw_gio___oe_logic___lsb 20
270 #define reg_iop_sap_out_rw_gio___oe_logic___width 2
271 #define reg_iop_sap_out_rw_gio_offset 28
272
273
274 /* Constants */
275 #define regk_iop_sap_out_and                      0x00000002
276 #define regk_iop_sap_out_clk0                     0x00000000
277 #define regk_iop_sap_out_clk1                     0x00000001
278 #define regk_iop_sap_out_clk12                    0x00000002
279 #define regk_iop_sap_out_clk2                     0x00000002
280 #define regk_iop_sap_out_clk200                   0x00000001
281 #define regk_iop_sap_out_clk3                     0x00000003
282 #define regk_iop_sap_out_ext                      0x00000003
283 #define regk_iop_sap_out_gated                    0x00000004
284 #define regk_iop_sap_out_gio1                     0x00000000
285 #define regk_iop_sap_out_gio13                    0x00000002
286 #define regk_iop_sap_out_gio13_clk                0x0000000c
287 #define regk_iop_sap_out_gio15                    0x00000001
288 #define regk_iop_sap_out_gio18                    0x00000003
289 #define regk_iop_sap_out_gio18_clk                0x0000000d
290 #define regk_iop_sap_out_gio1_clk                 0x00000008
291 #define regk_iop_sap_out_gio21_clk                0x0000000e
292 #define regk_iop_sap_out_gio23                    0x00000002
293 #define regk_iop_sap_out_gio29_clk                0x0000000f
294 #define regk_iop_sap_out_gio31                    0x00000003
295 #define regk_iop_sap_out_gio5                     0x00000001
296 #define regk_iop_sap_out_gio5_clk                 0x00000009
297 #define regk_iop_sap_out_gio6_clk                 0x0000000a
298 #define regk_iop_sap_out_gio7                     0x00000000
299 #define regk_iop_sap_out_gio7_clk                 0x0000000b
300 #define regk_iop_sap_out_gio_in13                 0x00000001
301 #define regk_iop_sap_out_gio_in21                 0x00000002
302 #define regk_iop_sap_out_gio_in29                 0x00000003
303 #define regk_iop_sap_out_gio_in5                  0x00000000
304 #define regk_iop_sap_out_inv                      0x00000001
305 #define regk_iop_sap_out_nand                     0x00000003
306 #define regk_iop_sap_out_no                       0x00000000
307 #define regk_iop_sap_out_none                     0x00000000
308 #define regk_iop_sap_out_rw_bus0_default          0x00000000
309 #define regk_iop_sap_out_rw_bus0_hi_oe_default    0x00000000
310 #define regk_iop_sap_out_rw_bus0_lo_oe_default    0x00000000
311 #define regk_iop_sap_out_rw_bus1_default          0x00000000
312 #define regk_iop_sap_out_rw_bus1_hi_oe_default    0x00000000
313 #define regk_iop_sap_out_rw_bus1_lo_oe_default    0x00000000
314 #define regk_iop_sap_out_rw_gen_gated_default     0x00000000
315 #define regk_iop_sap_out_rw_gio_default           0x00000000
316 #define regk_iop_sap_out_rw_gio_size              0x00000020
317 #define regk_iop_sap_out_spu0_gio0                0x00000002
318 #define regk_iop_sap_out_spu0_gio1                0x00000003
319 #define regk_iop_sap_out_spu0_gio12               0x00000004
320 #define regk_iop_sap_out_spu0_gio13               0x00000004
321 #define regk_iop_sap_out_spu0_gio14               0x00000004
322 #define regk_iop_sap_out_spu0_gio15               0x00000004
323 #define regk_iop_sap_out_spu0_gio2                0x00000002
324 #define regk_iop_sap_out_spu0_gio3                0x00000003
325 #define regk_iop_sap_out_spu0_gio4                0x00000002
326 #define regk_iop_sap_out_spu0_gio5                0x00000003
327 #define regk_iop_sap_out_spu0_gio6                0x00000002
328 #define regk_iop_sap_out_spu0_gio7                0x00000003
329 #define regk_iop_sap_out_spu1_gio0                0x00000005
330 #define regk_iop_sap_out_spu1_gio1                0x00000006
331 #define regk_iop_sap_out_spu1_gio12               0x00000007
332 #define regk_iop_sap_out_spu1_gio13               0x00000007
333 #define regk_iop_sap_out_spu1_gio14               0x00000007
334 #define regk_iop_sap_out_spu1_gio15               0x00000007
335 #define regk_iop_sap_out_spu1_gio2                0x00000005
336 #define regk_iop_sap_out_spu1_gio3                0x00000006
337 #define regk_iop_sap_out_spu1_gio4                0x00000005
338 #define regk_iop_sap_out_spu1_gio5                0x00000006
339 #define regk_iop_sap_out_spu1_gio6                0x00000005
340 #define regk_iop_sap_out_spu1_gio7                0x00000006
341 #define regk_iop_sap_out_timer_grp0_tmr2          0x00000004
342 #define regk_iop_sap_out_timer_grp1_tmr2          0x00000005
343 #define regk_iop_sap_out_timer_grp2_tmr2          0x00000006
344 #define regk_iop_sap_out_timer_grp3_tmr2          0x00000007
345 #define regk_iop_sap_out_tmr                      0x00000005
346 #define regk_iop_sap_out_yes                      0x00000001
347 #endif /* __iop_sap_out_defs_asm_h */