Linux-libre 3.0.60-gnu1
[librecmc/linux-libre.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if (!XIP_KERNEL && !THUMB2_KERNEL)
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
39
40 config HAVE_PWM
41         bool
42
43 config MIGHT_HAVE_PCI
44         bool
45
46 config SYS_SUPPORTS_APM_EMULATION
47         bool
48
49 config HAVE_SCHED_CLOCK
50         bool
51
52 config GENERIC_GPIO
53         bool
54
55 config ARCH_USES_GETTIMEOFFSET
56         bool
57         default n
58
59 config GENERIC_CLOCKEVENTS
60         bool
61
62 config GENERIC_CLOCKEVENTS_BROADCAST
63         bool
64         depends on GENERIC_CLOCKEVENTS
65         default y if SMP
66
67 config KTIME_SCALAR
68         bool
69         default y
70
71 config HAVE_TCM
72         bool
73         select GENERIC_ALLOCATOR
74
75 config HAVE_PROC_CPU
76         bool
77
78 config NO_IOPORT
79         bool
80
81 config EISA
82         bool
83         ---help---
84           The Extended Industry Standard Architecture (EISA) bus was
85           developed as an open alternative to the IBM MicroChannel bus.
86
87           The EISA bus provided some of the features of the IBM MicroChannel
88           bus while maintaining backward compatibility with cards made for
89           the older ISA bus.  The EISA bus saw limited use between 1988 and
90           1995 when it was made obsolete by the PCI bus.
91
92           Say Y here if you are building a kernel for an EISA-based machine.
93
94           Otherwise, say N.
95
96 config SBUS
97         bool
98
99 config MCA
100         bool
101         help
102           MicroChannel Architecture is found in some IBM PS/2 machines and
103           laptops.  It is a bus system similar to PCI or ISA. See
104           <file:Documentation/mca.txt> (and especially the web page given
105           there) before attempting to build an MCA bus kernel.
106
107 config STACKTRACE_SUPPORT
108         bool
109         default y
110
111 config HAVE_LATENCYTOP_SUPPORT
112         bool
113         depends on !SMP
114         default y
115
116 config LOCKDEP_SUPPORT
117         bool
118         default y
119
120 config TRACE_IRQFLAGS_SUPPORT
121         bool
122         default y
123
124 config HARDIRQS_SW_RESEND
125         bool
126         default y
127
128 config GENERIC_IRQ_PROBE
129         bool
130         default y
131
132 config GENERIC_LOCKBREAK
133         bool
134         default y
135         depends on SMP && PREEMPT
136
137 config RWSEM_GENERIC_SPINLOCK
138         bool
139         default y
140
141 config RWSEM_XCHGADD_ALGORITHM
142         bool
143
144 config ARCH_HAS_ILOG2_U32
145         bool
146
147 config ARCH_HAS_ILOG2_U64
148         bool
149
150 config ARCH_HAS_CPUFREQ
151         bool
152         help
153           Internal node to signify that the ARCH has CPUFREQ support
154           and that the relevant menu configurations are displayed for
155           it.
156
157 config ARCH_HAS_CPU_IDLE_WAIT
158        def_bool y
159
160 config GENERIC_HWEIGHT
161         bool
162         default y
163
164 config GENERIC_CALIBRATE_DELAY
165         bool
166         default y
167
168 config ARCH_MAY_HAVE_PC_FDC
169         bool
170
171 config ZONE_DMA
172         bool
173
174 config NEED_DMA_MAP_STATE
175        def_bool y
176
177 config GENERIC_ISA_DMA
178         bool
179
180 config FIQ
181         bool
182
183 config ARCH_MTD_XIP
184         bool
185
186 config VECTORS_BASE
187         hex
188         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
189         default DRAM_BASE if REMAP_VECTORS_TO_RAM
190         default 0x00000000
191         help
192           The base address of exception vectors.
193
194 config ARM_PATCH_PHYS_VIRT
195         bool "Patch physical to virtual translations at runtime (EXPERIMENTAL)"
196         depends on EXPERIMENTAL
197         depends on !XIP_KERNEL && MMU
198         depends on !ARCH_REALVIEW || !SPARSEMEM
199         help
200           Patch phys-to-virt and virt-to-phys translation functions at
201           boot and module load time according to the position of the
202           kernel in system memory.
203
204           This can only be used with non-XIP MMU kernels where the base
205           of physical memory is at a 16MB boundary, or theoretically 64K
206           for the MSM machine class.
207
208 config ARM_PATCH_PHYS_VIRT_16BIT
209         def_bool y
210         depends on ARM_PATCH_PHYS_VIRT && ARCH_MSM
211         help
212           This option extends the physical to virtual translation patching
213           to allow physical memory down to a theoretical minimum of 64K
214           boundaries.
215
216 source "init/Kconfig"
217
218 source "kernel/Kconfig.freezer"
219
220 menu "System Type"
221
222 config MMU
223         bool "MMU-based Paged Memory Management Support"
224         default y
225         help
226           Select if you want MMU-based virtualised addressing space
227           support by paged memory management. If unsure, say 'Y'.
228
229 #
230 # The "ARM system type" choice list is ordered alphabetically by option
231 # text.  Please add new entries in the option alphabetic order.
232 #
233 choice
234         prompt "ARM system type"
235         default ARCH_VERSATILE
236
237 config ARCH_INTEGRATOR
238         bool "ARM Ltd. Integrator family"
239         select ARM_AMBA
240         select ARCH_HAS_CPUFREQ
241         select CLKDEV_LOOKUP
242         select ICST
243         select GENERIC_CLOCKEVENTS
244         select PLAT_VERSATILE
245         select PLAT_VERSATILE_FPGA_IRQ
246         help
247           Support for ARM's Integrator platform.
248
249 config ARCH_REALVIEW
250         bool "ARM Ltd. RealView family"
251         select ARM_AMBA
252         select CLKDEV_LOOKUP
253         select ICST
254         select GENERIC_CLOCKEVENTS
255         select ARCH_WANT_OPTIONAL_GPIOLIB
256         select PLAT_VERSATILE
257         select PLAT_VERSATILE_CLCD
258         select ARM_TIMER_SP804
259         select GPIO_PL061 if GPIOLIB
260         help
261           This enables support for ARM Ltd RealView boards.
262
263 config ARCH_VERSATILE
264         bool "ARM Ltd. Versatile family"
265         select ARM_AMBA
266         select ARM_VIC
267         select CLKDEV_LOOKUP
268         select ICST
269         select GENERIC_CLOCKEVENTS
270         select ARCH_WANT_OPTIONAL_GPIOLIB
271         select PLAT_VERSATILE
272         select PLAT_VERSATILE_CLCD
273         select PLAT_VERSATILE_FPGA_IRQ
274         select ARM_TIMER_SP804
275         help
276           This enables support for ARM Ltd Versatile board.
277
278 config ARCH_VEXPRESS
279         bool "ARM Ltd. Versatile Express family"
280         select ARCH_WANT_OPTIONAL_GPIOLIB
281         select ARM_AMBA
282         select ARM_TIMER_SP804
283         select CLKDEV_LOOKUP
284         select GENERIC_CLOCKEVENTS
285         select HAVE_CLK
286         select HAVE_PATA_PLATFORM
287         select ICST
288         select PLAT_VERSATILE
289         select PLAT_VERSATILE_CLCD
290         help
291           This enables support for the ARM Ltd Versatile Express boards.
292
293 config ARCH_AT91
294         bool "Atmel AT91"
295         select ARCH_REQUIRE_GPIOLIB
296         select HAVE_CLK
297         select CLKDEV_LOOKUP
298         select ARM_PATCH_PHYS_VIRT if MMU
299         help
300           This enables support for systems based on the Atmel AT91RM9200,
301           AT91SAM9 and AT91CAP9 processors.
302
303 config ARCH_BCMRING
304         bool "Broadcom BCMRING"
305         depends on MMU
306         select CPU_V6
307         select ARM_AMBA
308         select ARM_TIMER_SP804
309         select CLKDEV_LOOKUP
310         select GENERIC_CLOCKEVENTS
311         select ARCH_WANT_OPTIONAL_GPIOLIB
312         help
313           Support for Broadcom's BCMRing platform.
314
315 config ARCH_CLPS711X
316         bool "Cirrus Logic CLPS711x/EP721x-based"
317         select CPU_ARM720T
318         select ARCH_USES_GETTIMEOFFSET
319         help
320           Support for Cirrus Logic 711x/721x based boards.
321
322 config ARCH_CNS3XXX
323         bool "Cavium Networks CNS3XXX family"
324         select CPU_V6
325         select GENERIC_CLOCKEVENTS
326         select ARM_GIC
327         select MIGHT_HAVE_PCI
328         select PCI_DOMAINS if PCI
329         help
330           Support for Cavium Networks CNS3XXX platform.
331
332 config ARCH_GEMINI
333         bool "Cortina Systems Gemini"
334         select CPU_FA526
335         select ARCH_REQUIRE_GPIOLIB
336         select ARCH_USES_GETTIMEOFFSET
337         help
338           Support for the Cortina Systems Gemini family SoCs
339
340 config ARCH_EBSA110
341         bool "EBSA-110"
342         select CPU_SA110
343         select ISA
344         select NO_IOPORT
345         select ARCH_USES_GETTIMEOFFSET
346         help
347           This is an evaluation board for the StrongARM processor available
348           from Digital. It has limited hardware on-board, including an
349           Ethernet interface, two PCMCIA sockets, two serial ports and a
350           parallel port.
351
352 config ARCH_EP93XX
353         bool "EP93xx-based"
354         select CPU_ARM920T
355         select ARM_AMBA
356         select ARM_VIC
357         select CLKDEV_LOOKUP
358         select ARCH_REQUIRE_GPIOLIB
359         select ARCH_HAS_HOLES_MEMORYMODEL
360         select ARCH_USES_GETTIMEOFFSET
361         help
362           This enables support for the Cirrus EP93xx series of CPUs.
363
364 config ARCH_FOOTBRIDGE
365         bool "FootBridge"
366         select CPU_SA110
367         select FOOTBRIDGE
368         select GENERIC_CLOCKEVENTS
369         help
370           Support for systems based on the DC21285 companion chip
371           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
372
373 config ARCH_MXC
374         bool "Freescale MXC/iMX-based"
375         select GENERIC_CLOCKEVENTS
376         select ARCH_REQUIRE_GPIOLIB
377         select CLKDEV_LOOKUP
378         select CLKSRC_MMIO
379         select HAVE_SCHED_CLOCK
380         help
381           Support for Freescale MXC/iMX-based family of processors
382
383 config ARCH_MXS
384         bool "Freescale MXS-based"
385         select GENERIC_CLOCKEVENTS
386         select ARCH_REQUIRE_GPIOLIB
387         select CLKDEV_LOOKUP
388         select CLKSRC_MMIO
389         help
390           Support for Freescale MXS-based family of processors
391
392 config ARCH_NETX
393         bool "Hilscher NetX based"
394         select CLKSRC_MMIO
395         select CPU_ARM926T
396         select ARM_VIC
397         select GENERIC_CLOCKEVENTS
398         help
399           This enables support for systems based on the Hilscher NetX Soc
400
401 config ARCH_H720X
402         bool "Hynix HMS720x-based"
403         select CPU_ARM720T
404         select ISA_DMA_API
405         select ARCH_USES_GETTIMEOFFSET
406         help
407           This enables support for systems based on the Hynix HMS720x
408
409 config ARCH_IOP13XX
410         bool "IOP13xx-based"
411         depends on MMU
412         select CPU_XSC3
413         select PLAT_IOP
414         select PCI
415         select ARCH_SUPPORTS_MSI
416         select VMSPLIT_1G
417         help
418           Support for Intel's IOP13XX (XScale) family of processors.
419
420 config ARCH_IOP32X
421         bool "IOP32x-based"
422         depends on MMU
423         select CPU_XSCALE
424         select PLAT_IOP
425         select PCI
426         select ARCH_REQUIRE_GPIOLIB
427         help
428           Support for Intel's 80219 and IOP32X (XScale) family of
429           processors.
430
431 config ARCH_IOP33X
432         bool "IOP33x-based"
433         depends on MMU
434         select CPU_XSCALE
435         select PLAT_IOP
436         select PCI
437         select ARCH_REQUIRE_GPIOLIB
438         help
439           Support for Intel's IOP33X (XScale) family of processors.
440
441 config ARCH_IXP23XX
442         bool "IXP23XX-based"
443         depends on MMU
444         select CPU_XSC3
445         select PCI
446         select ARCH_USES_GETTIMEOFFSET
447         help
448           Support for Intel's IXP23xx (XScale) family of processors.
449
450 config ARCH_IXP2000
451         bool "IXP2400/2800-based"
452         depends on MMU
453         select CPU_XSCALE
454         select PCI
455         select ARCH_USES_GETTIMEOFFSET
456         help
457           Support for Intel's IXP2400/2800 (XScale) family of processors.
458
459 config ARCH_IXP4XX
460         bool "IXP4xx-based"
461         depends on MMU
462         select CLKSRC_MMIO
463         select CPU_XSCALE
464         select GENERIC_GPIO
465         select GENERIC_CLOCKEVENTS
466         select HAVE_SCHED_CLOCK
467         select MIGHT_HAVE_PCI
468         select DMABOUNCE if PCI
469         help
470           Support for Intel's IXP4XX (XScale) family of processors.
471
472 config ARCH_DOVE
473         bool "Marvell Dove"
474         select CPU_V7
475         select PCI
476         select ARCH_REQUIRE_GPIOLIB
477         select GENERIC_CLOCKEVENTS
478         select PLAT_ORION
479         help
480           Support for the Marvell Dove SoC 88AP510
481
482 config ARCH_KIRKWOOD
483         bool "Marvell Kirkwood"
484         select CPU_FEROCEON
485         select PCI
486         select ARCH_REQUIRE_GPIOLIB
487         select GENERIC_CLOCKEVENTS
488         select PLAT_ORION
489         help
490           Support for the following Marvell Kirkwood series SoCs:
491           88F6180, 88F6192 and 88F6281.
492
493 config ARCH_LOKI
494         bool "Marvell Loki (88RC8480)"
495         select CPU_FEROCEON
496         select GENERIC_CLOCKEVENTS
497         select PLAT_ORION
498         help
499           Support for the Marvell Loki (88RC8480) SoC.
500
501 config ARCH_LPC32XX
502         bool "NXP LPC32XX"
503         select CLKSRC_MMIO
504         select CPU_ARM926T
505         select ARCH_REQUIRE_GPIOLIB
506         select HAVE_IDE
507         select ARM_AMBA
508         select USB_ARCH_HAS_OHCI
509         select CLKDEV_LOOKUP
510         select GENERIC_TIME
511         select GENERIC_CLOCKEVENTS
512         help
513           Support for the NXP LPC32XX family of processors
514
515 config ARCH_MV78XX0
516         bool "Marvell MV78xx0"
517         select CPU_FEROCEON
518         select PCI
519         select ARCH_REQUIRE_GPIOLIB
520         select GENERIC_CLOCKEVENTS
521         select PLAT_ORION
522         help
523           Support for the following Marvell MV78xx0 series SoCs:
524           MV781x0, MV782x0.
525
526 config ARCH_ORION5X
527         bool "Marvell Orion"
528         depends on MMU
529         select CPU_FEROCEON
530         select PCI
531         select ARCH_REQUIRE_GPIOLIB
532         select GENERIC_CLOCKEVENTS
533         select PLAT_ORION
534         help
535           Support for the following Marvell Orion 5x series SoCs:
536           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
537           Orion-2 (5281), Orion-1-90 (6183).
538
539 config ARCH_MMP
540         bool "Marvell PXA168/910/MMP2"
541         depends on MMU
542         select ARCH_REQUIRE_GPIOLIB
543         select CLKDEV_LOOKUP
544         select GENERIC_CLOCKEVENTS
545         select HAVE_SCHED_CLOCK
546         select TICK_ONESHOT
547         select PLAT_PXA
548         select SPARSE_IRQ
549         help
550           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
551
552 config ARCH_KS8695
553         bool "Micrel/Kendin KS8695"
554         select CPU_ARM922T
555         select ARCH_REQUIRE_GPIOLIB
556         select ARCH_USES_GETTIMEOFFSET
557         help
558           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
559           System-on-Chip devices.
560
561 config ARCH_W90X900
562         bool "Nuvoton W90X900 CPU"
563         select CPU_ARM926T
564         select ARCH_REQUIRE_GPIOLIB
565         select CLKDEV_LOOKUP
566         select CLKSRC_MMIO
567         select GENERIC_CLOCKEVENTS
568         help
569           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
570           At present, the w90x900 has been renamed nuc900, regarding
571           the ARM series product line, you can login the following
572           link address to know more.
573
574           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
575                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
576
577 config ARCH_NUC93X
578         bool "Nuvoton NUC93X CPU"
579         select CPU_ARM926T
580         select CLKDEV_LOOKUP
581         help
582           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
583           low-power and high performance MPEG-4/JPEG multimedia controller chip.
584
585 config ARCH_TEGRA
586         bool "NVIDIA Tegra"
587         select CLKDEV_LOOKUP
588         select CLKSRC_MMIO
589         select GENERIC_TIME
590         select GENERIC_CLOCKEVENTS
591         select GENERIC_GPIO
592         select HAVE_CLK
593         select HAVE_SCHED_CLOCK
594         select ARCH_HAS_BARRIERS if CACHE_L2X0
595         select ARCH_HAS_CPUFREQ
596         help
597           This enables support for NVIDIA Tegra based systems (Tegra APX,
598           Tegra 6xx and Tegra 2 series).
599
600 config ARCH_PNX4008
601         bool "Philips Nexperia PNX4008 Mobile"
602         select CPU_ARM926T
603         select CLKDEV_LOOKUP
604         select ARCH_USES_GETTIMEOFFSET
605         help
606           This enables support for Philips PNX4008 mobile platform.
607
608 config ARCH_PXA
609         bool "PXA2xx/PXA3xx-based"
610         depends on MMU
611         select ARCH_MTD_XIP
612         select ARCH_HAS_CPUFREQ
613         select CLKDEV_LOOKUP
614         select CLKSRC_MMIO
615         select ARCH_REQUIRE_GPIOLIB
616         select GENERIC_CLOCKEVENTS
617         select HAVE_SCHED_CLOCK
618         select TICK_ONESHOT
619         select PLAT_PXA
620         select SPARSE_IRQ
621         help
622           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
623
624 config ARCH_MSM
625         bool "Qualcomm MSM"
626         select HAVE_CLK
627         select GENERIC_CLOCKEVENTS
628         select ARCH_REQUIRE_GPIOLIB
629         select CLKDEV_LOOKUP
630         help
631           Support for Qualcomm MSM/QSD based systems.  This runs on the
632           apps processor of the MSM/QSD and depends on a shared memory
633           interface to the modem processor which runs the baseband
634           stack and controls some vital subsystems
635           (clock and power control, etc).
636
637 config ARCH_SHMOBILE
638         bool "Renesas SH-Mobile / R-Mobile"
639         select HAVE_CLK
640         select CLKDEV_LOOKUP
641         select GENERIC_CLOCKEVENTS
642         select NO_IOPORT
643         select SPARSE_IRQ
644         select MULTI_IRQ_HANDLER
645         help
646           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
647
648 config ARCH_RPC
649         bool "RiscPC"
650         select ARCH_ACORN
651         select FIQ
652         select TIMER_ACORN
653         select ARCH_MAY_HAVE_PC_FDC
654         select HAVE_PATA_PLATFORM
655         select ISA_DMA_API
656         select NO_IOPORT
657         select ARCH_SPARSEMEM_ENABLE
658         select ARCH_USES_GETTIMEOFFSET
659         help
660           On the Acorn Risc-PC, Linux can support the internal IDE disk and
661           CD-ROM interface, serial and parallel port, and the floppy drive.
662
663 config ARCH_SA1100
664         bool "SA1100-based"
665         select CLKSRC_MMIO
666         select CPU_SA1100
667         select ISA
668         select ARCH_SPARSEMEM_ENABLE
669         select ARCH_MTD_XIP
670         select ARCH_HAS_CPUFREQ
671         select CPU_FREQ
672         select GENERIC_CLOCKEVENTS
673         select HAVE_CLK
674         select HAVE_SCHED_CLOCK
675         select TICK_ONESHOT
676         select ARCH_REQUIRE_GPIOLIB
677         help
678           Support for StrongARM 11x0 based boards.
679
680 config ARCH_S3C2410
681         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
682         select GENERIC_GPIO
683         select ARCH_HAS_CPUFREQ
684         select HAVE_CLK
685         select ARCH_USES_GETTIMEOFFSET
686         select HAVE_S3C2410_I2C if I2C
687         help
688           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
689           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
690           the Samsung SMDK2410 development board (and derivatives).
691
692           Note, the S3C2416 and the S3C2450 are so close that they even share
693           the same SoC ID code. This means that there is no separate machine
694           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
695
696 config ARCH_S3C64XX
697         bool "Samsung S3C64XX"
698         select PLAT_SAMSUNG
699         select CPU_V6
700         select ARM_VIC
701         select HAVE_CLK
702         select NO_IOPORT
703         select ARCH_USES_GETTIMEOFFSET
704         select ARCH_HAS_CPUFREQ
705         select ARCH_REQUIRE_GPIOLIB
706         select SAMSUNG_CLKSRC
707         select SAMSUNG_IRQ_VIC_TIMER
708         select SAMSUNG_IRQ_UART
709         select S3C_GPIO_TRACK
710         select S3C_GPIO_PULL_UPDOWN
711         select S3C_GPIO_CFG_S3C24XX
712         select S3C_GPIO_CFG_S3C64XX
713         select S3C_DEV_NAND
714         select USB_ARCH_HAS_OHCI
715         select SAMSUNG_GPIOLIB_4BIT
716         select HAVE_S3C2410_I2C if I2C
717         select HAVE_S3C2410_WATCHDOG if WATCHDOG
718         help
719           Samsung S3C64XX series based systems
720
721 config ARCH_S5P64X0
722         bool "Samsung S5P6440 S5P6450"
723         select CPU_V6
724         select GENERIC_GPIO
725         select HAVE_CLK
726         select HAVE_S3C2410_WATCHDOG if WATCHDOG
727         select GENERIC_CLOCKEVENTS
728         select HAVE_SCHED_CLOCK
729         select HAVE_S3C2410_I2C if I2C
730         select HAVE_S3C_RTC if RTC_CLASS
731         help
732           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
733           SMDK6450.
734
735 config ARCH_S5PC100
736         bool "Samsung S5PC100"
737         select GENERIC_GPIO
738         select HAVE_CLK
739         select CPU_V7
740         select ARM_L1_CACHE_SHIFT_6
741         select ARCH_USES_GETTIMEOFFSET
742         select HAVE_S3C2410_I2C if I2C
743         select HAVE_S3C_RTC if RTC_CLASS
744         select HAVE_S3C2410_WATCHDOG if WATCHDOG
745         help
746           Samsung S5PC100 series based systems
747
748 config ARCH_S5PV210
749         bool "Samsung S5PV210/S5PC110"
750         select CPU_V7
751         select ARCH_SPARSEMEM_ENABLE
752         select GENERIC_GPIO
753         select HAVE_CLK
754         select ARM_L1_CACHE_SHIFT_6
755         select ARCH_HAS_CPUFREQ
756         select GENERIC_CLOCKEVENTS
757         select HAVE_SCHED_CLOCK
758         select HAVE_S3C2410_I2C if I2C
759         select HAVE_S3C_RTC if RTC_CLASS
760         select HAVE_S3C2410_WATCHDOG if WATCHDOG
761         help
762           Samsung S5PV210/S5PC110 series based systems
763
764 config ARCH_EXYNOS4
765         bool "Samsung EXYNOS4"
766         select CPU_V7
767         select ARCH_SPARSEMEM_ENABLE
768         select GENERIC_GPIO
769         select HAVE_CLK
770         select ARCH_HAS_CPUFREQ
771         select GENERIC_CLOCKEVENTS
772         select HAVE_S3C_RTC if RTC_CLASS
773         select HAVE_S3C2410_I2C if I2C
774         select HAVE_S3C2410_WATCHDOG if WATCHDOG
775         help
776           Samsung EXYNOS4 series based systems
777
778 config ARCH_SHARK
779         bool "Shark"
780         select CPU_SA110
781         select ISA
782         select ISA_DMA
783         select ZONE_DMA
784         select PCI
785         select ARCH_USES_GETTIMEOFFSET
786         help
787           Support for the StrongARM based Digital DNARD machine, also known
788           as "Shark" (<http://www.shark-linux.de/shark.html>).
789
790 config ARCH_TCC_926
791         bool "Telechips TCC ARM926-based systems"
792         select CLKSRC_MMIO
793         select CPU_ARM926T
794         select HAVE_CLK
795         select CLKDEV_LOOKUP
796         select GENERIC_CLOCKEVENTS
797         help
798           Support for Telechips TCC ARM926-based systems.
799
800 config ARCH_U300
801         bool "ST-Ericsson U300 Series"
802         depends on MMU
803         select CLKSRC_MMIO
804         select CPU_ARM926T
805         select HAVE_SCHED_CLOCK
806         select HAVE_TCM
807         select ARM_AMBA
808         select ARM_VIC
809         select GENERIC_CLOCKEVENTS
810         select CLKDEV_LOOKUP
811         select GENERIC_GPIO
812         help
813           Support for ST-Ericsson U300 series mobile platforms.
814
815 config ARCH_U8500
816         bool "ST-Ericsson U8500 Series"
817         select CPU_V7
818         select ARM_AMBA
819         select GENERIC_CLOCKEVENTS
820         select CLKDEV_LOOKUP
821         select ARCH_REQUIRE_GPIOLIB
822         select ARCH_HAS_CPUFREQ
823         help
824           Support for ST-Ericsson's Ux500 architecture
825
826 config ARCH_NOMADIK
827         bool "STMicroelectronics Nomadik"
828         select ARM_AMBA
829         select ARM_VIC
830         select CPU_ARM926T
831         select CLKDEV_LOOKUP
832         select GENERIC_CLOCKEVENTS
833         select ARCH_REQUIRE_GPIOLIB
834         help
835           Support for the Nomadik platform by ST-Ericsson
836
837 config ARCH_DAVINCI
838         bool "TI DaVinci"
839         select GENERIC_CLOCKEVENTS
840         select ARCH_REQUIRE_GPIOLIB
841         select ZONE_DMA
842         select HAVE_IDE
843         select CLKDEV_LOOKUP
844         select GENERIC_ALLOCATOR
845         select GENERIC_IRQ_CHIP
846         select ARCH_HAS_HOLES_MEMORYMODEL
847         help
848           Support for TI's DaVinci platform.
849
850 config ARCH_OMAP
851         bool "TI OMAP"
852         select HAVE_CLK
853         select ARCH_REQUIRE_GPIOLIB
854         select ARCH_HAS_CPUFREQ
855         select GENERIC_CLOCKEVENTS
856         select HAVE_SCHED_CLOCK
857         select ARCH_HAS_HOLES_MEMORYMODEL
858         help
859           Support for TI's OMAP platform (OMAP1/2/3/4).
860
861 config PLAT_SPEAR
862         bool "ST SPEAr"
863         select ARM_AMBA
864         select ARCH_REQUIRE_GPIOLIB
865         select CLKDEV_LOOKUP
866         select CLKSRC_MMIO
867         select GENERIC_CLOCKEVENTS
868         select HAVE_CLK
869         help
870           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
871
872 config ARCH_VT8500
873         bool "VIA/WonderMedia 85xx"
874         select CPU_ARM926T
875         select GENERIC_GPIO
876         select ARCH_HAS_CPUFREQ
877         select GENERIC_CLOCKEVENTS
878         select ARCH_REQUIRE_GPIOLIB
879         select HAVE_PWM
880         help
881           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
882 endchoice
883
884 #
885 # This is sorted alphabetically by mach-* pathname.  However, plat-*
886 # Kconfigs may be included either alphabetically (according to the
887 # plat- suffix) or along side the corresponding mach-* source.
888 #
889 source "arch/arm/mach-at91/Kconfig"
890
891 source "arch/arm/mach-bcmring/Kconfig"
892
893 source "arch/arm/mach-clps711x/Kconfig"
894
895 source "arch/arm/mach-cns3xxx/Kconfig"
896
897 source "arch/arm/mach-davinci/Kconfig"
898
899 source "arch/arm/mach-dove/Kconfig"
900
901 source "arch/arm/mach-ep93xx/Kconfig"
902
903 source "arch/arm/mach-footbridge/Kconfig"
904
905 source "arch/arm/mach-gemini/Kconfig"
906
907 source "arch/arm/mach-h720x/Kconfig"
908
909 source "arch/arm/mach-integrator/Kconfig"
910
911 source "arch/arm/mach-iop32x/Kconfig"
912
913 source "arch/arm/mach-iop33x/Kconfig"
914
915 source "arch/arm/mach-iop13xx/Kconfig"
916
917 source "arch/arm/mach-ixp4xx/Kconfig"
918
919 source "arch/arm/mach-ixp2000/Kconfig"
920
921 source "arch/arm/mach-ixp23xx/Kconfig"
922
923 source "arch/arm/mach-kirkwood/Kconfig"
924
925 source "arch/arm/mach-ks8695/Kconfig"
926
927 source "arch/arm/mach-loki/Kconfig"
928
929 source "arch/arm/mach-lpc32xx/Kconfig"
930
931 source "arch/arm/mach-msm/Kconfig"
932
933 source "arch/arm/mach-mv78xx0/Kconfig"
934
935 source "arch/arm/plat-mxc/Kconfig"
936
937 source "arch/arm/mach-mxs/Kconfig"
938
939 source "arch/arm/mach-netx/Kconfig"
940
941 source "arch/arm/mach-nomadik/Kconfig"
942 source "arch/arm/plat-nomadik/Kconfig"
943
944 source "arch/arm/mach-nuc93x/Kconfig"
945
946 source "arch/arm/plat-omap/Kconfig"
947
948 source "arch/arm/mach-omap1/Kconfig"
949
950 source "arch/arm/mach-omap2/Kconfig"
951
952 source "arch/arm/mach-orion5x/Kconfig"
953
954 source "arch/arm/mach-pxa/Kconfig"
955 source "arch/arm/plat-pxa/Kconfig"
956
957 source "arch/arm/mach-mmp/Kconfig"
958
959 source "arch/arm/mach-realview/Kconfig"
960
961 source "arch/arm/mach-sa1100/Kconfig"
962
963 source "arch/arm/plat-samsung/Kconfig"
964 source "arch/arm/plat-s3c24xx/Kconfig"
965 source "arch/arm/plat-s5p/Kconfig"
966
967 source "arch/arm/plat-spear/Kconfig"
968
969 source "arch/arm/plat-tcc/Kconfig"
970
971 if ARCH_S3C2410
972 source "arch/arm/mach-s3c2400/Kconfig"
973 source "arch/arm/mach-s3c2410/Kconfig"
974 source "arch/arm/mach-s3c2412/Kconfig"
975 source "arch/arm/mach-s3c2416/Kconfig"
976 source "arch/arm/mach-s3c2440/Kconfig"
977 source "arch/arm/mach-s3c2443/Kconfig"
978 endif
979
980 if ARCH_S3C64XX
981 source "arch/arm/mach-s3c64xx/Kconfig"
982 endif
983
984 source "arch/arm/mach-s5p64x0/Kconfig"
985
986 source "arch/arm/mach-s5pc100/Kconfig"
987
988 source "arch/arm/mach-s5pv210/Kconfig"
989
990 source "arch/arm/mach-exynos4/Kconfig"
991
992 source "arch/arm/mach-shmobile/Kconfig"
993
994 source "arch/arm/mach-tegra/Kconfig"
995
996 source "arch/arm/mach-u300/Kconfig"
997
998 source "arch/arm/mach-ux500/Kconfig"
999
1000 source "arch/arm/mach-versatile/Kconfig"
1001
1002 source "arch/arm/mach-vexpress/Kconfig"
1003 source "arch/arm/plat-versatile/Kconfig"
1004
1005 source "arch/arm/mach-vt8500/Kconfig"
1006
1007 source "arch/arm/mach-w90x900/Kconfig"
1008
1009 # Definitions to make life easier
1010 config ARCH_ACORN
1011         bool
1012
1013 config PLAT_IOP
1014         bool
1015         select GENERIC_CLOCKEVENTS
1016         select HAVE_SCHED_CLOCK
1017
1018 config PLAT_ORION
1019         bool
1020         select CLKSRC_MMIO
1021         select GENERIC_IRQ_CHIP
1022         select HAVE_SCHED_CLOCK
1023
1024 config PLAT_PXA
1025         bool
1026
1027 config PLAT_VERSATILE
1028         bool
1029
1030 config ARM_TIMER_SP804
1031         bool
1032         select CLKSRC_MMIO
1033
1034 source arch/arm/mm/Kconfig
1035
1036 config IWMMXT
1037         bool "Enable iWMMXt support"
1038         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1039         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1040         help
1041           Enable support for iWMMXt context switching at run time if
1042           running on a CPU that supports it.
1043
1044 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1045 config XSCALE_PMU
1046         bool
1047         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1048         default y
1049
1050 config CPU_HAS_PMU
1051         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1052                    (!ARCH_OMAP3 || OMAP3_EMU)
1053         default y
1054         bool
1055
1056 config MULTI_IRQ_HANDLER
1057         bool
1058         help
1059           Allow each machine to specify it's own IRQ handler at run time.
1060
1061 if !MMU
1062 source "arch/arm/Kconfig-nommu"
1063 endif
1064
1065 config ARM_ERRATA_411920
1066         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1067         depends on CPU_V6 || CPU_V6K
1068         help
1069           Invalidation of the Instruction Cache operation can
1070           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1071           It does not affect the MPCore. This option enables the ARM Ltd.
1072           recommended workaround.
1073
1074 config ARM_ERRATA_430973
1075         bool "ARM errata: Stale prediction on replaced interworking branch"
1076         depends on CPU_V7
1077         help
1078           This option enables the workaround for the 430973 Cortex-A8
1079           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1080           interworking branch is replaced with another code sequence at the
1081           same virtual address, whether due to self-modifying code or virtual
1082           to physical address re-mapping, Cortex-A8 does not recover from the
1083           stale interworking branch prediction. This results in Cortex-A8
1084           executing the new code sequence in the incorrect ARM or Thumb state.
1085           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1086           and also flushes the branch target cache at every context switch.
1087           Note that setting specific bits in the ACTLR register may not be
1088           available in non-secure mode.
1089
1090 config ARM_ERRATA_458693
1091         bool "ARM errata: Processor deadlock when a false hazard is created"
1092         depends on CPU_V7
1093         help
1094           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1095           erratum. For very specific sequences of memory operations, it is
1096           possible for a hazard condition intended for a cache line to instead
1097           be incorrectly associated with a different cache line. This false
1098           hazard might then cause a processor deadlock. The workaround enables
1099           the L1 caching of the NEON accesses and disables the PLD instruction
1100           in the ACTLR register. Note that setting specific bits in the ACTLR
1101           register may not be available in non-secure mode.
1102
1103 config ARM_ERRATA_460075
1104         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1105         depends on CPU_V7
1106         help
1107           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1108           erratum. Any asynchronous access to the L2 cache may encounter a
1109           situation in which recent store transactions to the L2 cache are lost
1110           and overwritten with stale memory contents from external memory. The
1111           workaround disables the write-allocate mode for the L2 cache via the
1112           ACTLR register. Note that setting specific bits in the ACTLR register
1113           may not be available in non-secure mode.
1114
1115 config ARM_ERRATA_742230
1116         bool "ARM errata: DMB operation may be faulty"
1117         depends on CPU_V7 && SMP
1118         help
1119           This option enables the workaround for the 742230 Cortex-A9
1120           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1121           between two write operations may not ensure the correct visibility
1122           ordering of the two writes. This workaround sets a specific bit in
1123           the diagnostic register of the Cortex-A9 which causes the DMB
1124           instruction to behave as a DSB, ensuring the correct behaviour of
1125           the two writes.
1126
1127 config ARM_ERRATA_742231
1128         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1129         depends on CPU_V7 && SMP
1130         help
1131           This option enables the workaround for the 742231 Cortex-A9
1132           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1133           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1134           accessing some data located in the same cache line, may get corrupted
1135           data due to bad handling of the address hazard when the line gets
1136           replaced from one of the CPUs at the same time as another CPU is
1137           accessing it. This workaround sets specific bits in the diagnostic
1138           register of the Cortex-A9 which reduces the linefill issuing
1139           capabilities of the processor.
1140
1141 config PL310_ERRATA_588369
1142         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1143         depends on CACHE_L2X0
1144         help
1145            The PL310 L2 cache controller implements three types of Clean &
1146            Invalidate maintenance operations: by Physical Address
1147            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1148            They are architecturally defined to behave as the execution of a
1149            clean operation followed immediately by an invalidate operation,
1150            both performing to the same memory location. This functionality
1151            is not correctly implemented in PL310 as clean lines are not
1152            invalidated as a result of these operations.
1153
1154 config ARM_ERRATA_720789
1155         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1156         depends on CPU_V7 && SMP
1157         help
1158           This option enables the workaround for the 720789 Cortex-A9 (prior to
1159           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1160           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1161           As a consequence of this erratum, some TLB entries which should be
1162           invalidated are not, resulting in an incoherency in the system page
1163           tables. The workaround changes the TLB flushing routines to invalidate
1164           entries regardless of the ASID.
1165
1166 config PL310_ERRATA_727915
1167         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1168         depends on CACHE_L2X0
1169         help
1170           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1171           operation (offset 0x7FC). This operation runs in background so that
1172           PL310 can handle normal accesses while it is in progress. Under very
1173           rare circumstances, due to this erratum, write data can be lost when
1174           PL310 treats a cacheable write transaction during a Clean &
1175           Invalidate by Way operation.
1176
1177 config ARM_ERRATA_743622
1178         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1179         depends on CPU_V7
1180         help
1181           This option enables the workaround for the 743622 Cortex-A9
1182           (r2p*) erratum. Under very rare conditions, a faulty
1183           optimisation in the Cortex-A9 Store Buffer may lead to data
1184           corruption. This workaround sets a specific bit in the diagnostic
1185           register of the Cortex-A9 which disables the Store Buffer
1186           optimisation, preventing the defect from occurring. This has no
1187           visible impact on the overall performance or power consumption of the
1188           processor.
1189
1190 config ARM_ERRATA_751472
1191         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1192         depends on CPU_V7 && SMP
1193         help
1194           This option enables the workaround for the 751472 Cortex-A9 (prior
1195           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1196           completion of a following broadcasted operation if the second
1197           operation is received by a CPU before the ICIALLUIS has completed,
1198           potentially leading to corrupted entries in the cache or TLB.
1199
1200 config ARM_ERRATA_753970
1201         bool "ARM errata: cache sync operation may be faulty"
1202         depends on CACHE_PL310
1203         help
1204           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1205
1206           Under some condition the effect of cache sync operation on
1207           the store buffer still remains when the operation completes.
1208           This means that the store buffer is always asked to drain and
1209           this prevents it from merging any further writes. The workaround
1210           is to replace the normal offset of cache sync operation (0x730)
1211           by another offset targeting an unmapped PL310 register 0x740.
1212           This has the same effect as the cache sync operation: store buffer
1213           drain and waiting for all buffers empty.
1214
1215 config ARM_ERRATA_754322
1216         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1217         depends on CPU_V7
1218         help
1219           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1220           r3p*) erratum. A speculative memory access may cause a page table walk
1221           which starts prior to an ASID switch but completes afterwards. This
1222           can populate the micro-TLB with a stale entry which may be hit with
1223           the new ASID. This workaround places two dsb instructions in the mm
1224           switching code so that no page table walks can cross the ASID switch.
1225
1226 config ARM_ERRATA_754327
1227         bool "ARM errata: no automatic Store Buffer drain"
1228         depends on CPU_V7 && SMP
1229         help
1230           This option enables the workaround for the 754327 Cortex-A9 (prior to
1231           r2p0) erratum. The Store Buffer does not have any automatic draining
1232           mechanism and therefore a livelock may occur if an external agent
1233           continuously polls a memory location waiting to observe an update.
1234           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1235           written polling loops from denying visibility of updates to memory.
1236
1237 config ARM_ERRATA_764369
1238         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1239         depends on CPU_V7 && SMP
1240         help
1241           This option enables the workaround for erratum 764369
1242           affecting Cortex-A9 MPCore with two or more processors (all
1243           current revisions). Under certain timing circumstances, a data
1244           cache line maintenance operation by MVA targeting an Inner
1245           Shareable memory region may fail to proceed up to either the
1246           Point of Coherency or to the Point of Unification of the
1247           system. This workaround adds a DSB instruction before the
1248           relevant cache maintenance functions and sets a specific bit
1249           in the diagnostic control register of the SCU.
1250
1251 config PL310_ERRATA_769419
1252         bool "PL310 errata: no automatic Store Buffer drain"
1253         depends on CACHE_L2X0
1254         help
1255           On revisions of the PL310 prior to r3p2, the Store Buffer does
1256           not automatically drain. This can cause normal, non-cacheable
1257           writes to be retained when the memory system is idle, leading
1258           to suboptimal I/O performance for drivers using coherent DMA.
1259           This option adds a write barrier to the cpu_idle loop so that,
1260           on systems with an outer cache, the store buffer is drained
1261           explicitly.
1262
1263 config ARM_ERRATA_775420
1264        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1265        depends on CPU_V7
1266        help
1267          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1268          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1269          operation aborts with MMU exception, it might cause the processor
1270          to deadlock. This workaround puts DSB before executing ISB if
1271          an abort may occur on cache maintenance.
1272
1273 endmenu
1274
1275 source "arch/arm/common/Kconfig"
1276
1277 menu "Bus support"
1278
1279 config ARM_AMBA
1280         bool
1281
1282 config ISA
1283         bool
1284         help
1285           Find out whether you have ISA slots on your motherboard.  ISA is the
1286           name of a bus system, i.e. the way the CPU talks to the other stuff
1287           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1288           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1289           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1290
1291 # Select ISA DMA controller support
1292 config ISA_DMA
1293         bool
1294         select ISA_DMA_API
1295
1296 # Select ISA DMA interface
1297 config ISA_DMA_API
1298         bool
1299
1300 config PCI
1301         bool "PCI support" if MIGHT_HAVE_PCI
1302         help
1303           Find out whether you have a PCI motherboard. PCI is the name of a
1304           bus system, i.e. the way the CPU talks to the other stuff inside
1305           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1306           VESA. If you have PCI, say Y, otherwise N.
1307
1308 config PCI_DOMAINS
1309         bool
1310         depends on PCI
1311
1312 config PCI_NANOENGINE
1313         bool "BSE nanoEngine PCI support"
1314         depends on SA1100_NANOENGINE
1315         help
1316           Enable PCI on the BSE nanoEngine board.
1317
1318 config PCI_SYSCALL
1319         def_bool PCI
1320
1321 # Select the host bridge type
1322 config PCI_HOST_VIA82C505
1323         bool
1324         depends on PCI && ARCH_SHARK
1325         default y
1326
1327 config PCI_HOST_ITE8152
1328         bool
1329         depends on PCI && MACH_ARMCORE
1330         default y
1331         select DMABOUNCE
1332
1333 source "drivers/pci/Kconfig"
1334
1335 source "drivers/pcmcia/Kconfig"
1336
1337 endmenu
1338
1339 menu "Kernel Features"
1340
1341 source "kernel/time/Kconfig"
1342
1343 config SMP
1344         bool "Symmetric Multi-Processing"
1345         depends on CPU_V6K || CPU_V7
1346         depends on GENERIC_CLOCKEVENTS
1347         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1348                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1349                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1350                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1351         select USE_GENERIC_SMP_HELPERS
1352         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1353         help
1354           This enables support for systems with more than one CPU. If you have
1355           a system with only one CPU, like most personal computers, say N. If
1356           you have a system with more than one CPU, say Y.
1357
1358           If you say N here, the kernel will run on single and multiprocessor
1359           machines, but will use only one CPU of a multiprocessor machine. If
1360           you say Y here, the kernel will run on many, but not all, single
1361           processor machines. On a single processor machine, the kernel will
1362           run faster if you say N here.
1363
1364           See also <file:Documentation/i386/IO-APIC.txt>,
1365           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1366           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1367
1368           If you don't know what to do here, say N.
1369
1370 config SMP_ON_UP
1371         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1372         depends on EXPERIMENTAL
1373         depends on SMP && !XIP_KERNEL
1374         default y
1375         help
1376           SMP kernels contain instructions which fail on non-SMP processors.
1377           Enabling this option allows the kernel to modify itself to make
1378           these instructions safe.  Disabling it allows about 1K of space
1379           savings.
1380
1381           If you don't know what to do here, say Y.
1382
1383 config HAVE_ARM_SCU
1384         bool
1385         depends on SMP
1386         help
1387           This option enables support for the ARM system coherency unit
1388
1389 config HAVE_ARM_TWD
1390         bool
1391         depends on SMP
1392         select TICK_ONESHOT
1393         help
1394           This options enables support for the ARM timer and watchdog unit
1395
1396 choice
1397         prompt "Memory split"
1398         default VMSPLIT_3G
1399         help
1400           Select the desired split between kernel and user memory.
1401
1402           If you are not absolutely sure what you are doing, leave this
1403           option alone!
1404
1405         config VMSPLIT_3G
1406                 bool "3G/1G user/kernel split"
1407         config VMSPLIT_2G
1408                 bool "2G/2G user/kernel split"
1409         config VMSPLIT_1G
1410                 bool "1G/3G user/kernel split"
1411 endchoice
1412
1413 config PAGE_OFFSET
1414         hex
1415         default 0x40000000 if VMSPLIT_1G
1416         default 0x80000000 if VMSPLIT_2G
1417         default 0xC0000000
1418
1419 config NR_CPUS
1420         int "Maximum number of CPUs (2-32)"
1421         range 2 32
1422         depends on SMP
1423         default "4"
1424
1425 config HOTPLUG_CPU
1426         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1427         depends on SMP && HOTPLUG && EXPERIMENTAL
1428         help
1429           Say Y here to experiment with turning CPUs off and on.  CPUs
1430           can be controlled through /sys/devices/system/cpu.
1431
1432 config LOCAL_TIMERS
1433         bool "Use local timer interrupts"
1434         depends on SMP
1435         default y
1436         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1437         help
1438           Enable support for local timers on SMP platforms, rather then the
1439           legacy IPI broadcast method.  Local timers allows the system
1440           accounting to be spread across the timer interval, preventing a
1441           "thundering herd" at every timer tick.
1442
1443 source kernel/Kconfig.preempt
1444
1445 config HZ
1446         int
1447         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1448                 ARCH_S5PV210 || ARCH_EXYNOS4
1449         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1450         default AT91_TIMER_HZ if ARCH_AT91
1451         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1452         default 100
1453
1454 config THUMB2_KERNEL
1455         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1456         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1457         select AEABI
1458         select ARM_ASM_UNIFIED
1459         help
1460           By enabling this option, the kernel will be compiled in
1461           Thumb-2 mode. A compiler/assembler that understand the unified
1462           ARM-Thumb syntax is needed.
1463
1464           If unsure, say N.
1465
1466 config THUMB2_AVOID_R_ARM_THM_JUMP11
1467         bool "Work around buggy Thumb-2 short branch relocations in gas"
1468         depends on THUMB2_KERNEL && MODULES
1469         default y
1470         help
1471           Various binutils versions can resolve Thumb-2 branches to
1472           locally-defined, preemptible global symbols as short-range "b.n"
1473           branch instructions.
1474
1475           This is a problem, because there's no guarantee the final
1476           destination of the symbol, or any candidate locations for a
1477           trampoline, are within range of the branch.  For this reason, the
1478           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1479           relocation in modules at all, and it makes little sense to add
1480           support.
1481
1482           The symptom is that the kernel fails with an "unsupported
1483           relocation" error when loading some modules.
1484
1485           Until fixed tools are available, passing
1486           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1487           code which hits this problem, at the cost of a bit of extra runtime
1488           stack usage in some cases.
1489
1490           The problem is described in more detail at:
1491               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1492
1493           Only Thumb-2 kernels are affected.
1494
1495           Unless you are sure your tools don't have this problem, say Y.
1496
1497 config ARM_ASM_UNIFIED
1498         bool
1499
1500 config AEABI
1501         bool "Use the ARM EABI to compile the kernel"
1502         help
1503           This option allows for the kernel to be compiled using the latest
1504           ARM ABI (aka EABI).  This is only useful if you are using a user
1505           space environment that is also compiled with EABI.
1506
1507           Since there are major incompatibilities between the legacy ABI and
1508           EABI, especially with regard to structure member alignment, this
1509           option also changes the kernel syscall calling convention to
1510           disambiguate both ABIs and allow for backward compatibility support
1511           (selected with CONFIG_OABI_COMPAT).
1512
1513           To use this you need GCC version 4.0.0 or later.
1514
1515 config OABI_COMPAT
1516         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1517         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1518         default y
1519         help
1520           This option preserves the old syscall interface along with the
1521           new (ARM EABI) one. It also provides a compatibility layer to
1522           intercept syscalls that have structure arguments which layout
1523           in memory differs between the legacy ABI and the new ARM EABI
1524           (only for non "thumb" binaries). This option adds a tiny
1525           overhead to all syscalls and produces a slightly larger kernel.
1526           If you know you'll be using only pure EABI user space then you
1527           can say N here. If this option is not selected and you attempt
1528           to execute a legacy ABI binary then the result will be
1529           UNPREDICTABLE (in fact it can be predicted that it won't work
1530           at all). If in doubt say Y.
1531
1532 config ARCH_HAS_HOLES_MEMORYMODEL
1533         bool
1534
1535 config ARCH_SPARSEMEM_ENABLE
1536         bool
1537
1538 config ARCH_SPARSEMEM_DEFAULT
1539         def_bool ARCH_SPARSEMEM_ENABLE
1540
1541 config ARCH_SELECT_MEMORY_MODEL
1542         def_bool ARCH_SPARSEMEM_ENABLE
1543
1544 config HAVE_ARCH_PFN_VALID
1545         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1546
1547 config HIGHMEM
1548         bool "High Memory Support"
1549         depends on MMU
1550         help
1551           The address space of ARM processors is only 4 Gigabytes large
1552           and it has to accommodate user address space, kernel address
1553           space as well as some memory mapped IO. That means that, if you
1554           have a large amount of physical memory and/or IO, not all of the
1555           memory can be "permanently mapped" by the kernel. The physical
1556           memory that is not permanently mapped is called "high memory".
1557
1558           Depending on the selected kernel/user memory split, minimum
1559           vmalloc space and actual amount of RAM, you may not need this
1560           option which should result in a slightly faster kernel.
1561
1562           If unsure, say n.
1563
1564 config HIGHPTE
1565         bool "Allocate 2nd-level pagetables from highmem"
1566         depends on HIGHMEM
1567
1568 config HW_PERF_EVENTS
1569         bool "Enable hardware performance counter support for perf events"
1570         depends on PERF_EVENTS && CPU_HAS_PMU
1571         default y
1572         help
1573           Enable hardware performance counter support for perf events. If
1574           disabled, perf events will use software events only.
1575
1576 source "mm/Kconfig"
1577
1578 config FORCE_MAX_ZONEORDER
1579         int "Maximum zone order" if ARCH_SHMOBILE
1580         range 11 64 if ARCH_SHMOBILE
1581         default "9" if SA1111
1582         default "11"
1583         help
1584           The kernel memory allocator divides physically contiguous memory
1585           blocks into "zones", where each zone is a power of two number of
1586           pages.  This option selects the largest power of two that the kernel
1587           keeps in the memory allocator.  If you need to allocate very large
1588           blocks of physically contiguous memory, then you may need to
1589           increase this value.
1590
1591           This config option is actually maximum order plus one. For example,
1592           a value of 11 means that the largest free memory block is 2^10 pages.
1593
1594 config LEDS
1595         bool "Timer and CPU usage LEDs"
1596         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1597                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1598                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1599                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1600                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1601                    ARCH_AT91 || ARCH_DAVINCI || \
1602                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1603         help
1604           If you say Y here, the LEDs on your machine will be used
1605           to provide useful information about your current system status.
1606
1607           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1608           be able to select which LEDs are active using the options below. If
1609           you are compiling a kernel for the EBSA-110 or the LART however, the
1610           red LED will simply flash regularly to indicate that the system is
1611           still functional. It is safe to say Y here if you have a CATS
1612           system, but the driver will do nothing.
1613
1614 config LEDS_TIMER
1615         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1616                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1617                             || MACH_OMAP_PERSEUS2
1618         depends on LEDS
1619         depends on !GENERIC_CLOCKEVENTS
1620         default y if ARCH_EBSA110
1621         help
1622           If you say Y here, one of the system LEDs (the green one on the
1623           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1624           will flash regularly to indicate that the system is still
1625           operational. This is mainly useful to kernel hackers who are
1626           debugging unstable kernels.
1627
1628           The LART uses the same LED for both Timer LED and CPU usage LED
1629           functions. You may choose to use both, but the Timer LED function
1630           will overrule the CPU usage LED.
1631
1632 config LEDS_CPU
1633         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1634                         !ARCH_OMAP) \
1635                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1636                         || MACH_OMAP_PERSEUS2
1637         depends on LEDS
1638         help
1639           If you say Y here, the red LED will be used to give a good real
1640           time indication of CPU usage, by lighting whenever the idle task
1641           is not currently executing.
1642
1643           The LART uses the same LED for both Timer LED and CPU usage LED
1644           functions. You may choose to use both, but the Timer LED function
1645           will overrule the CPU usage LED.
1646
1647 config ALIGNMENT_TRAP
1648         bool
1649         depends on CPU_CP15_MMU
1650         default y if !ARCH_EBSA110
1651         select HAVE_PROC_CPU if PROC_FS
1652         help
1653           ARM processors cannot fetch/store information which is not
1654           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1655           address divisible by 4. On 32-bit ARM processors, these non-aligned
1656           fetch/store instructions will be emulated in software if you say
1657           here, which has a severe performance impact. This is necessary for
1658           correct operation of some network protocols. With an IP-only
1659           configuration it is safe to say N, otherwise say Y.
1660
1661 config UACCESS_WITH_MEMCPY
1662         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1663         depends on MMU && EXPERIMENTAL
1664         default y if CPU_FEROCEON
1665         help
1666           Implement faster copy_to_user and clear_user methods for CPU
1667           cores where a 8-word STM instruction give significantly higher
1668           memory write throughput than a sequence of individual 32bit stores.
1669
1670           A possible side effect is a slight increase in scheduling latency
1671           between threads sharing the same address space if they invoke
1672           such copy operations with large buffers.
1673
1674           However, if the CPU data cache is using a write-allocate mode,
1675           this option is unlikely to provide any performance gain.
1676
1677 config SECCOMP
1678         bool
1679         prompt "Enable seccomp to safely compute untrusted bytecode"
1680         ---help---
1681           This kernel feature is useful for number crunching applications
1682           that may need to compute untrusted bytecode during their
1683           execution. By using pipes or other transports made available to
1684           the process as file descriptors supporting the read/write
1685           syscalls, it's possible to isolate those applications in
1686           their own address space using seccomp. Once seccomp is
1687           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1688           and the task is only allowed to execute a few safe syscalls
1689           defined by each seccomp mode.
1690
1691 config CC_STACKPROTECTOR
1692         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1693         depends on EXPERIMENTAL
1694         help
1695           This option turns on the -fstack-protector GCC feature. This
1696           feature puts, at the beginning of functions, a canary value on
1697           the stack just before the return address, and validates
1698           the value just before actually returning.  Stack based buffer
1699           overflows (that need to overwrite this return address) now also
1700           overwrite the canary, which gets detected and the attack is then
1701           neutralized via a kernel panic.
1702           This feature requires gcc version 4.2 or above.
1703
1704 config DEPRECATED_PARAM_STRUCT
1705         bool "Provide old way to pass kernel parameters"
1706         help
1707           This was deprecated in 2001 and announced to live on for 5 years.
1708           Some old boot loaders still use this way.
1709
1710 endmenu
1711
1712 menu "Boot options"
1713
1714 config USE_OF
1715         bool "Flattened Device Tree support"
1716         select OF
1717         select OF_EARLY_FLATTREE
1718         help
1719           Include support for flattened device tree machine descriptions.
1720
1721 # Compressed boot loader in ROM.  Yes, we really want to ask about
1722 # TEXT and BSS so we preserve their values in the config files.
1723 config ZBOOT_ROM_TEXT
1724         hex "Compressed ROM boot loader base address"
1725         default "0"
1726         help
1727           The physical address at which the ROM-able zImage is to be
1728           placed in the target.  Platforms which normally make use of
1729           ROM-able zImage formats normally set this to a suitable
1730           value in their defconfig file.
1731
1732           If ZBOOT_ROM is not enabled, this has no effect.
1733
1734 config ZBOOT_ROM_BSS
1735         hex "Compressed ROM boot loader BSS address"
1736         default "0"
1737         help
1738           The base address of an area of read/write memory in the target
1739           for the ROM-able zImage which must be available while the
1740           decompressor is running. It must be large enough to hold the
1741           entire decompressed kernel plus an additional 128 KiB.
1742           Platforms which normally make use of ROM-able zImage formats
1743           normally set this to a suitable value in their defconfig file.
1744
1745           If ZBOOT_ROM is not enabled, this has no effect.
1746
1747 config ZBOOT_ROM
1748         bool "Compressed boot loader in ROM/flash"
1749         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1750         help
1751           Say Y here if you intend to execute your compressed kernel image
1752           (zImage) directly from ROM or flash.  If unsure, say N.
1753
1754 config ZBOOT_ROM_MMCIF
1755         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1756         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1757         help
1758           Say Y here to include experimental MMCIF loading code in the
1759           ROM-able zImage. With this enabled it is possible to write the
1760           the ROM-able zImage kernel image to an MMC card and boot the
1761           kernel straight from the reset vector. At reset the processor
1762           Mask ROM will load the first part of the the ROM-able zImage
1763           which in turn loads the rest the kernel image to RAM using the
1764           MMCIF hardware block.
1765
1766 config CMDLINE
1767         string "Default kernel command string"
1768         default ""
1769         help
1770           On some architectures (EBSA110 and CATS), there is currently no way
1771           for the boot loader to pass arguments to the kernel. For these
1772           architectures, you should supply some command-line options at build
1773           time by entering them here. As a minimum, you should specify the
1774           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1775
1776 choice
1777         prompt "Kernel command line type" if CMDLINE != ""
1778         default CMDLINE_FROM_BOOTLOADER
1779
1780 config CMDLINE_FROM_BOOTLOADER
1781         bool "Use bootloader kernel arguments if available"
1782         help
1783           Uses the command-line options passed by the boot loader. If
1784           the boot loader doesn't provide any, the default kernel command
1785           string provided in CMDLINE will be used.
1786
1787 config CMDLINE_EXTEND
1788         bool "Extend bootloader kernel arguments"
1789         help
1790           The command-line arguments provided by the boot loader will be
1791           appended to the default kernel command string.
1792
1793 config CMDLINE_FORCE
1794         bool "Always use the default kernel command string"
1795         help
1796           Always use the default kernel command string, even if the boot
1797           loader passes other arguments to the kernel.
1798           This is useful if you cannot or don't want to change the
1799           command-line options your boot loader passes to the kernel.
1800 endchoice
1801
1802 config XIP_KERNEL
1803         bool "Kernel Execute-In-Place from ROM"
1804         depends on !ZBOOT_ROM
1805         help
1806           Execute-In-Place allows the kernel to run from non-volatile storage
1807           directly addressable by the CPU, such as NOR flash. This saves RAM
1808           space since the text section of the kernel is not loaded from flash
1809           to RAM.  Read-write sections, such as the data section and stack,
1810           are still copied to RAM.  The XIP kernel is not compressed since
1811           it has to run directly from flash, so it will take more space to
1812           store it.  The flash address used to link the kernel object files,
1813           and for storing it, is configuration dependent. Therefore, if you
1814           say Y here, you must know the proper physical address where to
1815           store the kernel image depending on your own flash memory usage.
1816
1817           Also note that the make target becomes "make xipImage" rather than
1818           "make zImage" or "make Image".  The final kernel binary to put in
1819           ROM memory will be arch/arm/boot/xipImage.
1820
1821           If unsure, say N.
1822
1823 config XIP_PHYS_ADDR
1824         hex "XIP Kernel Physical Location"
1825         depends on XIP_KERNEL
1826         default "0x00080000"
1827         help
1828           This is the physical address in your flash memory the kernel will
1829           be linked for and stored to.  This address is dependent on your
1830           own flash usage.
1831
1832 config KEXEC
1833         bool "Kexec system call (EXPERIMENTAL)"
1834         depends on EXPERIMENTAL
1835         help
1836           kexec is a system call that implements the ability to shutdown your
1837           current kernel, and to start another kernel.  It is like a reboot
1838           but it is independent of the system firmware.   And like a reboot
1839           you can start any kernel with it, not just Linux.
1840
1841           It is an ongoing process to be certain the hardware in a machine
1842           is properly shutdown, so do not be surprised if this code does not
1843           initially work for you.  It may help to enable device hotplugging
1844           support.
1845
1846 config ATAGS_PROC
1847         bool "Export atags in procfs"
1848         depends on KEXEC
1849         default y
1850         help
1851           Should the atags used to boot the kernel be exported in an "atags"
1852           file in procfs. Useful with kexec.
1853
1854 config CRASH_DUMP
1855         bool "Build kdump crash kernel (EXPERIMENTAL)"
1856         depends on EXPERIMENTAL
1857         help
1858           Generate crash dump after being started by kexec. This should
1859           be normally only set in special crash dump kernels which are
1860           loaded in the main kernel with kexec-tools into a specially
1861           reserved region and then later executed after a crash by
1862           kdump/kexec. The crash dump kernel must be compiled to a
1863           memory address not used by the main kernel
1864
1865           For more details see Documentation/kdump/kdump.txt
1866
1867 config AUTO_ZRELADDR
1868         bool "Auto calculation of the decompressed kernel image address"
1869         depends on !ZBOOT_ROM && !ARCH_U300
1870         help
1871           ZRELADDR is the physical address where the decompressed kernel
1872           image will be placed. If AUTO_ZRELADDR is selected, the address
1873           will be determined at run-time by masking the current IP with
1874           0xf8000000. This assumes the zImage being placed in the first 128MB
1875           from start of memory.
1876
1877 endmenu
1878
1879 menu "CPU Power Management"
1880
1881 if ARCH_HAS_CPUFREQ
1882
1883 source "drivers/cpufreq/Kconfig"
1884
1885 config CPU_FREQ_IMX
1886         tristate "CPUfreq driver for i.MX CPUs"
1887         depends on ARCH_MXC && CPU_FREQ
1888         select CPU_FREQ_TABLE
1889         help
1890           This enables the CPUfreq driver for i.MX CPUs.
1891
1892 config CPU_FREQ_SA1100
1893         bool
1894
1895 config CPU_FREQ_SA1110
1896         bool
1897
1898 config CPU_FREQ_INTEGRATOR
1899         tristate "CPUfreq driver for ARM Integrator CPUs"
1900         depends on ARCH_INTEGRATOR && CPU_FREQ
1901         default y
1902         help
1903           This enables the CPUfreq driver for ARM Integrator CPUs.
1904
1905           For details, take a look at <file:Documentation/cpu-freq>.
1906
1907           If in doubt, say Y.
1908
1909 config CPU_FREQ_PXA
1910         bool
1911         depends on CPU_FREQ && ARCH_PXA && PXA25x
1912         default y
1913         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1914
1915 config CPU_FREQ_S3C64XX
1916         bool "CPUfreq support for Samsung S3C64XX CPUs"
1917         depends on CPU_FREQ && CPU_S3C6410
1918
1919 config CPU_FREQ_S3C
1920         bool
1921         help
1922           Internal configuration node for common cpufreq on Samsung SoC
1923
1924 config CPU_FREQ_S3C24XX
1925         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1926         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1927         select CPU_FREQ_S3C
1928         help
1929           This enables the CPUfreq driver for the Samsung S3C24XX family
1930           of CPUs.
1931
1932           For details, take a look at <file:Documentation/cpu-freq>.
1933
1934           If in doubt, say N.
1935
1936 config CPU_FREQ_S3C24XX_PLL
1937         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1938         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1939         help
1940           Compile in support for changing the PLL frequency from the
1941           S3C24XX series CPUfreq driver. The PLL takes time to settle
1942           after a frequency change, so by default it is not enabled.
1943
1944           This also means that the PLL tables for the selected CPU(s) will
1945           be built which may increase the size of the kernel image.
1946
1947 config CPU_FREQ_S3C24XX_DEBUG
1948         bool "Debug CPUfreq Samsung driver core"
1949         depends on CPU_FREQ_S3C24XX
1950         help
1951           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
1952
1953 config CPU_FREQ_S3C24XX_IODEBUG
1954         bool "Debug CPUfreq Samsung driver IO timing"
1955         depends on CPU_FREQ_S3C24XX
1956         help
1957           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
1958
1959 config CPU_FREQ_S3C24XX_DEBUGFS
1960         bool "Export debugfs for CPUFreq"
1961         depends on CPU_FREQ_S3C24XX && DEBUG_FS
1962         help
1963           Export status information via debugfs.
1964
1965 endif
1966
1967 source "drivers/cpuidle/Kconfig"
1968
1969 endmenu
1970
1971 menu "Floating point emulation"
1972
1973 comment "At least one emulation must be selected"
1974
1975 config FPE_NWFPE
1976         bool "NWFPE math emulation"
1977         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
1978         ---help---
1979           Say Y to include the NWFPE floating point emulator in the kernel.
1980           This is necessary to run most binaries. Linux does not currently
1981           support floating point hardware so you need to say Y here even if
1982           your machine has an FPA or floating point co-processor podule.
1983
1984           You may say N here if you are going to load the Acorn FPEmulator
1985           early in the bootup.
1986
1987 config FPE_NWFPE_XP
1988         bool "Support extended precision"
1989         depends on FPE_NWFPE
1990         help
1991           Say Y to include 80-bit support in the kernel floating-point
1992           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
1993           Note that gcc does not generate 80-bit operations by default,
1994           so in most cases this option only enlarges the size of the
1995           floating point emulator without any good reason.
1996
1997           You almost surely want to say N here.
1998
1999 config FPE_FASTFPE
2000         bool "FastFPE math emulation (EXPERIMENTAL)"
2001         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2002         ---help---
2003           Say Y here to include the FAST floating point emulator in the kernel.
2004           This is an experimental much faster emulator which now also has full
2005           precision for the mantissa.  It does not support any exceptions.
2006           It is very simple, and approximately 3-6 times faster than NWFPE.
2007
2008           It should be sufficient for most programs.  It may be not suitable
2009           for scientific calculations, but you have to check this for yourself.
2010           If you do not feel you need a faster FP emulation you should better
2011           choose NWFPE.
2012
2013 config VFP
2014         bool "VFP-format floating point maths"
2015         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2016         help
2017           Say Y to include VFP support code in the kernel. This is needed
2018           if your hardware includes a VFP unit.
2019
2020           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2021           release notes and additional status information.
2022
2023           Say N if your target does not have VFP hardware.
2024
2025 config VFPv3
2026         bool
2027         depends on VFP
2028         default y if CPU_V7
2029
2030 config NEON
2031         bool "Advanced SIMD (NEON) Extension support"
2032         depends on VFPv3 && CPU_V7
2033         help
2034           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2035           Extension.
2036
2037 endmenu
2038
2039 menu "Userspace binary formats"
2040
2041 source "fs/Kconfig.binfmt"
2042
2043 config ARTHUR
2044         tristate "RISC OS personality"
2045         depends on !AEABI
2046         help
2047           Say Y here to include the kernel code necessary if you want to run
2048           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2049           experimental; if this sounds frightening, say N and sleep in peace.
2050           You can also say M here to compile this support as a module (which
2051           will be called arthur).
2052
2053 endmenu
2054
2055 menu "Power management options"
2056
2057 source "kernel/power/Kconfig"
2058
2059 config ARCH_SUSPEND_POSSIBLE
2060         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2061         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2062                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2063         def_bool y
2064
2065 endmenu
2066
2067 source "net/Kconfig"
2068
2069 source "drivers/Kconfig"
2070
2071 source "fs/Kconfig"
2072
2073 source "arch/arm/Kconfig.debug"
2074
2075 source "security/Kconfig"
2076
2077 source "crypto/Kconfig"
2078
2079 source "lib/Kconfig"