Fresh pull from upstream
[librecmc/librecmc.git] / target / linux / ramips / patches-4.4 / 0720-arch-mips-ralink-add-i2c-clocks.patch
1 --- a/arch/mips/ralink/mt7620.c
2 +++ b/arch/mips/ralink/mt7620.c
3 @@ -513,6 +513,7 @@ void __init ralink_clk_init(void)
4         unsigned long sys_rate;
5         unsigned long dram_rate;
6         unsigned long periph_rate;
7 +       unsigned long pcmi2s_rate;
8  
9         xtal_rate = mt7620_get_xtal_rate();
10  
11 @@ -527,6 +528,7 @@ void __init ralink_clk_init(void)
12                         cpu_rate = MHZ(575);
13                 dram_rate = sys_rate = cpu_rate / 3;
14                 periph_rate = MHZ(40);
15 +               pcmi2s_rate = MHZ(480);
16  
17                 ralink_clk_add("10000d00.uartlite", periph_rate);
18                 ralink_clk_add("10000e00.uartlite", periph_rate);
19 @@ -538,6 +540,7 @@ void __init ralink_clk_init(void)
20                 dram_rate = mt7620_get_dram_rate(pll_rate);
21                 sys_rate = mt7620_get_sys_rate(cpu_rate);
22                 periph_rate = mt7620_get_periph_rate(xtal_rate);
23 +               pcmi2s_rate = periph_rate;
24  
25                 pr_debug(RFMT("XTAL") RFMT("CPU_PLL") RFMT("PLL"),
26                          RINT(xtal_rate), RFRAC(xtal_rate),
27 @@ -559,6 +562,8 @@ void __init ralink_clk_init(void)
28         ralink_clk_add("cpu", cpu_rate);
29         ralink_clk_add("10000100.timer", periph_rate);
30         ralink_clk_add("10000120.watchdog", periph_rate);
31 +       ralink_clk_add("10000900.i2c", periph_rate);
32 +       ralink_clk_add("10000a00.i2s", pcmi2s_rate);
33         ralink_clk_add("10000b00.spi", sys_rate);
34         ralink_clk_add("10000b40.spi", sys_rate);
35         ralink_clk_add("10000c00.uartlite", periph_rate);
36 --- a/arch/mips/ralink/rt288x.c
37 +++ b/arch/mips/ralink/rt288x.c
38 @@ -75,6 +75,7 @@ void __init ralink_clk_init(void)
39         ralink_clk_add("300100.timer", cpu_rate / 2);
40         ralink_clk_add("300120.watchdog", cpu_rate / 2);
41         ralink_clk_add("300500.uart", cpu_rate / 2);
42 +       ralink_clk_add("300900.i2c", cpu_rate / 2);
43         ralink_clk_add("300c00.uartlite", cpu_rate / 2);
44         ralink_clk_add("400000.ethernet", cpu_rate / 2);
45         ralink_clk_add("480000.wmac", wmac_rate);
46 --- a/arch/mips/ralink/rt305x.c
47 +++ b/arch/mips/ralink/rt305x.c
48 @@ -200,6 +200,8 @@ void __init ralink_clk_init(void)
49  
50         ralink_clk_add("cpu", cpu_rate);
51         ralink_clk_add("sys", sys_rate);
52 +       ralink_clk_add("10000900.i2c", uart_rate);
53 +       ralink_clk_add("10000a00.i2s", uart_rate);
54         ralink_clk_add("10000b00.spi", sys_rate);
55         ralink_clk_add("10000b40.spi", sys_rate);
56         ralink_clk_add("10000100.timer", wdt_rate);
57 --- a/arch/mips/ralink/rt3883.c
58 +++ b/arch/mips/ralink/rt3883.c
59 @@ -108,6 +108,8 @@ void __init ralink_clk_init(void)
60         ralink_clk_add("10000100.timer", sys_rate);
61         ralink_clk_add("10000120.watchdog", sys_rate);
62         ralink_clk_add("10000500.uart", 40000000);
63 +       ralink_clk_add("10000900.i2c", 40000000);
64 +       ralink_clk_add("10000a00.i2s", 40000000);
65         ralink_clk_add("10000b00.spi", sys_rate);
66         ralink_clk_add("10000b40.spi", sys_rate);
67         ralink_clk_add("10000c00.uartlite", 40000000);