spi: designware_spi: revisit FIFO size detection again
authorAxel Lin <axel.lin@ingics.com>
Thu, 26 Feb 2015 02:45:22 +0000 (10:45 +0800)
committerJagannadha Sutradharudu Teki <jagannadh.teki@gmail.com>
Sun, 29 Mar 2015 20:12:49 +0000 (01:42 +0530)
commit52091ad146d766cdc5ccd65430b2a4e5cb7aec32
treefe337a4e09d6e9a10207d58c0f1f0dedb365013a
parent1478aeb32dcf57fdd01fd9efc3e3ab0083450cc3
spi: designware_spi: revisit FIFO size detection again

By specification the FIFO size would be in a range 2-256 bytes. From TX Level
prospective it means we can set threshold in the range 0-(FIFO size - 1) bytes.
Hence there are currently two issues:
  a) FIFO size 2 bytes is actually skipped since TX Level is 1 bit and could be
     either 0 or 1 byte;
  b) FIFO size is incorrectly decreased by 1 which already done by meaning of
     TX Level register.

Fixes: 501943696ea4 (spi: designware_spi: Fix detecting FIFO depth)
Signed-off-by: Andy Shevchenko <andriy.shevchenko@linux.intel.com>
Signed-off-by: Axel Lin <axel.lin@ingics.com>
Acked-by: Pavel Machek <pavel@denx.de>
Reviewed-by: Jagannadha Sutradharudu Teki <jagannadh.teki@gmail.com>
drivers/spi/designware_spi.c