Merge tag 'u-boot-atmel-fixes-2020.07-a' of https://gitlab.denx.de/u-boot/custodians...
[oweals/u-boot.git] / board / Marvell / db-88f6820-amc / db-88f6820-amc.c
1 // SPDX-License-Identifier: GPL-2.0+
2 /*
3  * Copyright (C) 2015 Stefan Roese <sr@denx.de>
4  */
5
6 #include <common.h>
7 #include <i2c.h>
8 #include <init.h>
9 #include <miiphy.h>
10 #include <net.h>
11 #include <netdev.h>
12 #include <asm/io.h>
13 #include <asm/arch/cpu.h>
14 #include <asm/arch/soc.h>
15 #include <linux/bitops.h>
16
17 #include "../drivers/ddr/marvell/a38x/ddr3_init.h"
18 #include <../serdes/a38x/high_speed_env_spec.h>
19
20 DECLARE_GLOBAL_DATA_PTR;
21
22 /*
23  * Those values and defines are taken from the Marvell U-Boot version
24  * "u-boot-2013.01-2016_T1.0.eng_drop_v10"
25  */
26 #define DB_AMC_88F68XX_GPP_OUT_ENA_LOW                                  \
27         (~(BIT(29)))
28 #define DB_AMC_88F68XX_GPP_OUT_ENA_MID                                  \
29         (~(BIT(12) | BIT(17) | BIT(18) | BIT(20) | BIT(21)))
30 #define DB_AMC_88F68XX_GPP_OUT_VAL_LOW  (BIT(29))
31 #define DB_AMC_88F68XX_GPP_OUT_VAL_MID  0x0
32 #define DB_AMC_88F68XX_GPP_OUT_VAL_HIGH 0x0
33 #define DB_AMC_88F68XX_GPP_POL_LOW      0x0
34 #define DB_AMC_88F68XX_GPP_POL_MID      0x0
35
36 static struct serdes_map board_serdes_map[] = {
37         {PEX0, SERDES_SPEED_5_GBPS, PEX_ROOT_COMPLEX_X1, 0, 0},
38         {DEFAULT_SERDES, SERDES_SPEED_5_GBPS, SERDES_DEFAULT_MODE, 0, 0},
39         {DEFAULT_SERDES, SERDES_SPEED_5_GBPS, SERDES_DEFAULT_MODE, 0, 0},
40         {DEFAULT_SERDES, SERDES_SPEED_5_GBPS, SERDES_DEFAULT_MODE, 0, 0},
41         {SGMII1, SERDES_SPEED_1_25_GBPS, SERDES_DEFAULT_MODE, 0, 0},
42         {SGMII2, SERDES_SPEED_1_25_GBPS, SERDES_DEFAULT_MODE, 0, 0}
43 };
44
45 int hws_board_topology_load(struct serdes_map **serdes_map_array, u8 *count)
46 {
47         *serdes_map_array = board_serdes_map;
48         *count = ARRAY_SIZE(board_serdes_map);
49         return 0;
50 }
51
52 /*
53  * Define the DDR layout / topology here in the board file. This will
54  * be used by the DDR3 init code in the SPL U-Boot version to configure
55  * the DDR3 controller.
56  */
57 static struct mv_ddr_topology_map board_topology_map = {
58         DEBUG_LEVEL_ERROR,
59         0x1, /* active interfaces */
60         /* cs_mask, mirror, dqs_swap, ck_swap X PUPs */
61         { { { {0x1, 0, 0, 0},
62               {0x1, 0, 0, 0},
63               {0x1, 0, 0, 0},
64               {0x1, 0, 0, 0},
65               {0x1, 0, 0, 0} },
66             SPEED_BIN_DDR_1866L,        /* speed_bin */
67             MV_DDR_DEV_WIDTH_8BIT,      /* memory_width */
68             MV_DDR_DIE_CAP_2GBIT,       /* mem_size */
69             MV_DDR_FREQ_800,            /* frequency */
70             0, 0,                       /* cas_wl cas_l */
71             MV_DDR_TEMP_LOW,            /* temperature */
72             MV_DDR_TIM_DEFAULT} },      /* timing */
73         BUS_MASK_32BIT,                 /* Busses mask */
74         MV_DDR_CFG_DEFAULT,             /* ddr configuration data source */
75         { {0} },                        /* raw spd data */
76         {0}                             /* timing parameters */
77 };
78
79 struct mv_ddr_topology_map *mv_ddr_topology_map_get(void)
80 {
81         /* Return the board topology as defined in the board code */
82         return &board_topology_map;
83 }
84
85 int board_early_init_f(void)
86 {
87         /* Configure MPP */
88         writel(0x11111111, MVEBU_MPP_BASE + 0x00);
89         writel(0x11111111, MVEBU_MPP_BASE + 0x04);
90         writel(0x55066011, MVEBU_MPP_BASE + 0x08);
91         writel(0x05055550, MVEBU_MPP_BASE + 0x0c);
92         writel(0x05055555, MVEBU_MPP_BASE + 0x10);
93         writel(0x01106565, MVEBU_MPP_BASE + 0x14);
94         writel(0x40000000, MVEBU_MPP_BASE + 0x18);
95         writel(0x00004444, MVEBU_MPP_BASE + 0x1c);
96
97         /* Set GPP Out value */
98         writel(DB_AMC_88F68XX_GPP_OUT_VAL_LOW, MVEBU_GPIO0_BASE + 0x00);
99         writel(DB_AMC_88F68XX_GPP_OUT_VAL_MID, MVEBU_GPIO1_BASE + 0x00);
100
101         /* Set GPP Polarity */
102         writel(DB_AMC_88F68XX_GPP_POL_LOW, MVEBU_GPIO0_BASE + 0x0c);
103         writel(DB_AMC_88F68XX_GPP_POL_MID, MVEBU_GPIO1_BASE + 0x0c);
104
105         /* Set GPP Out Enable */
106         writel(DB_AMC_88F68XX_GPP_OUT_ENA_LOW, MVEBU_GPIO0_BASE + 0x04);
107         writel(DB_AMC_88F68XX_GPP_OUT_ENA_MID, MVEBU_GPIO1_BASE + 0x04);
108
109         return 0;
110 }
111
112 int board_init(void)
113 {
114         /* adress of boot parameters */
115         gd->bd->bi_boot_params = mvebu_sdram_bar(0) + 0x100;
116
117         return 0;
118 }
119
120 int checkboard(void)
121 {
122         puts("Board: Marvell DB-88F6820-AMC\n");
123
124         return 0;
125 }
126
127 int board_eth_init(bd_t *bis)
128 {
129         cpu_eth_init(bis); /* Built in controller(s) come first */
130         return pci_eth_init(bis);
131 }