Merge tag 'u-boot-atmel-fixes-2020.07-a' of https://gitlab.denx.de/u-boot/custodians...
[oweals/u-boot.git] / arch / arm / include / asm / arch-mx6 / clock.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * (C) Copyright 2009
4  * Stefano Babic, DENX Software Engineering, sbabic@denx.de.
5  */
6
7 #ifndef __ASM_ARCH_CLOCK_H
8 #define __ASM_ARCH_CLOCK_H
9
10 #include <linux/types.h>
11
12 #ifdef CONFIG_SYS_MX6_HCLK
13 #define MXC_HCLK        CONFIG_SYS_MX6_HCLK
14 #else
15 #define MXC_HCLK        24000000
16 #endif
17
18 #ifdef CONFIG_SYS_MX6_CLK32
19 #define MXC_CLK32       CONFIG_SYS_MX6_CLK32
20 #else
21 #define MXC_CLK32       32768
22 #endif
23
24 struct cmd_tbl;
25
26 enum mxc_clock {
27         MXC_ARM_CLK = 0,
28         MXC_PER_CLK,
29         MXC_AHB_CLK,
30         MXC_IPG_CLK,
31         MXC_IPG_PERCLK,
32         MXC_UART_CLK,
33         MXC_CSPI_CLK,
34         MXC_AXI_CLK,
35         MXC_EMI_SLOW_CLK,
36         MXC_DDR_CLK,
37         MXC_ESDHC_CLK,
38         MXC_ESDHC2_CLK,
39         MXC_ESDHC3_CLK,
40         MXC_ESDHC4_CLK,
41         MXC_SATA_CLK,
42         MXC_NFC_CLK,
43         MXC_I2C_CLK,
44 };
45
46 enum ldb_di_clock {
47         MXC_PLL5_CLK = 0,
48         MXC_PLL2_PFD0_CLK,
49         MXC_PLL2_PFD2_CLK,
50         MXC_MMDC_CH1_CLK,
51         MXC_PLL3_SW_CLK,
52 };
53
54 enum enet_freq {
55         ENET_25MHZ,
56         ENET_50MHZ,
57         ENET_100MHZ,
58         ENET_125MHZ,
59 };
60
61 u32 imx_get_uartclk(void);
62 u32 imx_get_fecclk(void);
63 unsigned int mxc_get_clock(enum mxc_clock clk);
64 void setup_gpmi_io_clk(u32 cfg);
65 void hab_caam_clock_enable(unsigned char enable);
66 void enable_ocotp_clk(unsigned char enable);
67 void enable_usboh3_clk(unsigned char enable);
68 void enable_uart_clk(unsigned char enable);
69 int enable_usdhc_clk(unsigned char enable, unsigned bus_num);
70 int enable_sata_clock(void);
71 void disable_sata_clock(void);
72 int enable_pcie_clock(void);
73 int enable_i2c_clk(unsigned char enable, unsigned i2c_num);
74 int enable_spi_clk(unsigned char enable, unsigned spi_num);
75 void enable_ipu_clock(void);
76 void disable_ipu_clock(void);
77 int enable_fec_anatop_clock(int fec_id, enum enet_freq freq);
78 void enable_enet_clk(unsigned char enable);
79 int enable_lcdif_clock(u32 base_addr, bool enable);
80 void enable_qspi_clk(int qspi_num);
81 void enable_thermal_clk(void);
82 void mxs_set_lcdclk(u32 base_addr, u32 freq);
83 void select_ldb_di_clock_source(enum ldb_di_clock clk);
84 void enable_eim_clk(unsigned char enable);
85 int do_mx6_showclocks(struct cmd_tbl *cmdtp, int flag, int argc,
86                       char *const argv[]);
87 #endif /* __ASM_ARCH_CLOCK_H */