ARM: socfpga: Permit overriding the default timer frequency
authorMarek Vasut <marex@denx.de>
Sat, 15 Feb 2020 13:10:02 +0000 (14:10 +0100)
committerMarek Vasut <marex@denx.de>
Sun, 1 Mar 2020 21:07:32 +0000 (22:07 +0100)
The default timer rate may be different than 25 MHz, permit overriding
the default rate in board configuration file. Ultimatelly, this should
be properly handled by a clock driver, however that is not available
on Gen5 yet.

Signed-off-by: Marek Vasut <marex@denx.de>
Cc: Ley Foon Tan <ley.foon.tan@intel.com>
Cc: Simon Goldschmidt <simon.k.r.goldschmidt@gmail.com>
include/configs/socfpga_common.h

index 8d10469e7c3dd2f70f892acf1cff141b009e8f49..54a43569dcf034963847bed6119ecc9c9a35c0d7 100644 (file)
  * L4 OSC1 Timer 0
  */
 #ifndef CONFIG_TIMER
-/* This timer uses eosc1, whose clock frequency is fixed at any condition. */
 #define CONFIG_SYS_TIMERBASE           SOCFPGA_OSC1TIMER0_ADDRESS
 #define CONFIG_SYS_TIMER_COUNTS_DOWN
 #define CONFIG_SYS_TIMER_COUNTER       (CONFIG_SYS_TIMERBASE + 0x4)
+#ifndef CONFIG_SYS_TIMER_RATE
 #define CONFIG_SYS_TIMER_RATE          25000000
 #endif
+#endif
 
 /*
  * L4 Watchdog