[FIX] Coding style cleanup
authorMichal Simek <monstr@monstr.eu>
Sun, 5 Aug 2007 20:33:05 +0000 (22:33 +0200)
committerMichal Simek <monstr@monstr.eu>
Sun, 5 Aug 2007 20:33:05 +0000 (22:33 +0200)
drivers/net/xilinx_emac.h
drivers/net/xilinx_emaclite.c
include/configs/ml401.h

index ab4d2121f1333e16100493ec2b269ccf716840e9..7c00eebf0485889b787e57338aae84693a79b831 100644 (file)
@@ -1,7 +1,7 @@
 /*
  * (C) Copyright 2007 Michal Simek
  *
- * Michal  SIMEK <monstr@monstr.eu>
+ * Michal SIMEK <monstr@monstr.eu>
  *
  * See file CREDITS for list of people who contributed to this
  * project.
@@ -13,7 +13,7 @@
  *
  * This program is distributed in the hope that it will be useful,
  * but WITHOUT ANY WARRANTY; without even the implied warranty of
- * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.         See the
+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  * GNU General Public License for more details.
  *
  * You should have received a copy of the GNU General Public License
@@ -35,34 +35,33 @@ typedef struct {
        u32 IsStarted;          /* Device is currently started 0-no, 1-yes */
        XPacketFifoV100b RecvFifo;      /* FIFO used to receive frames */
        XPacketFifoV100b SendFifo;      /* FIFO used to send frames */
-
 } XEmac;
 
-#define XIIF_V123B_IISR_OFFSET    32UL /* IP interrupt status register */
+#define XIIF_V123B_IISR_OFFSET 32UL /* IP interrupt status register */
 #define XIIF_V123B_RESET_MASK          0xAUL
 #define XIIF_V123B_RESETR_OFFSET       64UL /* reset register */
 
 /* This constant is used with the Reset Register */
-#define XPF_RESET_FIFO_MASK             0x0000000A
-#define XPF_COUNT_STATUS_REG_OFFSET     4UL
+#define XPF_RESET_FIFO_MASK            0x0000000A
+#define XPF_COUNT_STATUS_REG_OFFSET    4UL
 
-/*  * These constants are used with the Occupancy/Vacancy Count Register. This
- * register also contains FIFO status  */
-#define XPF_COUNT_MASK                  0x0000FFFF
-#define XPF_DEADLOCK_MASK               0x20000000
+/* These constants are used with the Occupancy/Vacancy Count Register. This
+ * register also contains FIFO status */
+#define XPF_COUNT_MASK                 0x0000FFFF
+#define XPF_DEADLOCK_MASK              0x20000000
 
 /* Offset of the MAC registers from the IPIF base address */
-#define XEM_REG_OFFSET    0x1100UL
+#define XEM_REG_OFFSET         0x1100UL
 
 /*
  * Register offsets for the Ethernet MAC. Each register is 32 bits.
  */
-#define XEM_ECR_OFFSET   (XEM_REG_OFFSET + 0x4)        /* MAC Control */
-#define XEM_SAH_OFFSET   (XEM_REG_OFFSET + 0xC)        /* Station addr, high */
-#define XEM_SAL_OFFSET   (XEM_REG_OFFSET + 0x10)       /* Station addr, low */
-#define XEM_RPLR_OFFSET          (XEM_REG_OFFSET + 0x1C)       /* Rx packet length */
-#define XEM_TPLR_OFFSET          (XEM_REG_OFFSET + 0x20)       /* Tx packet length */
-#define XEM_TSR_OFFSET   (XEM_REG_OFFSET + 0x24)       /* Tx status */
+#define XEM_ECR_OFFSET (XEM_REG_OFFSET + 0x4)  /* MAC Control */
+#define XEM_SAH_OFFSET (XEM_REG_OFFSET + 0xC)  /* Station addr, high */
+#define XEM_SAL_OFFSET (XEM_REG_OFFSET + 0x10) /* Station addr, low */
+#define XEM_RPLR_OFFSET        (XEM_REG_OFFSET + 0x1C) /* Rx packet length */
+#define XEM_TPLR_OFFSET        (XEM_REG_OFFSET + 0x20) /* Tx packet length */
+#define XEM_TSR_OFFSET (XEM_REG_OFFSET + 0x24) /* Tx status */
 
 
 
@@ -78,31 +77,31 @@ typedef struct {
  * part of the IPIF IP Interrupt registers
  */
 /* A mask for all transmit interrupts, used in polled mode */
-#define XEM_EIR_XMIT_ALL_MASK  (XEM_EIR_XMIT_DONE_MASK |           \
-                                XEM_EIR_XMIT_ERROR_MASK |          \
-                                XEM_EIR_XMIT_SFIFO_EMPTY_MASK |    \
+#define XEM_EIR_XMIT_ALL_MASK  (XEM_EIR_XMIT_DONE_MASK |\
+                                XEM_EIR_XMIT_ERROR_MASK | \
+                                XEM_EIR_XMIT_SFIFO_EMPTY_MASK |\
                                 XEM_EIR_XMIT_LFIFO_FULL_MASK)
 
-#define XEM_EIR_XMIT_DONE_MASK        0x00000001UL /* Xmit complete */
-#define XEM_EIR_RECV_DONE_MASK        0x00000002UL /* Recv complete */
-#define XEM_EIR_XMIT_ERROR_MASK               0x00000004UL /* Xmit error */
-#define XEM_EIR_RECV_ERROR_MASK               0x00000008UL /* Recv error */
-#define XEM_EIR_XMIT_SFIFO_EMPTY_MASK  0x00000010UL /* Xmit status fifo empty */
-#define XEM_EIR_RECV_LFIFO_EMPTY_MASK  0x00000020UL /* Recv length fifo empty */
-#define XEM_EIR_XMIT_LFIFO_FULL_MASK   0x00000040UL /* Xmit length fifo full */
-#define XEM_EIR_RECV_LFIFO_OVER_MASK   0x00000080UL    /* Recv length fifo
+#define XEM_EIR_XMIT_DONE_MASK         0x00000001UL /* Xmit complete */
+#define XEM_EIR_RECV_DONE_MASK         0x00000002UL /* Recv complete */
+#define XEM_EIR_XMIT_ERROR_MASK                0x00000004UL /* Xmit error */
+#define XEM_EIR_RECV_ERROR_MASK                0x00000008UL /* Recv error */
+#define XEM_EIR_XMIT_SFIFO_EMPTY_MASK  0x00000010UL /* Xmit status fifo empty */
+#define XEM_EIR_RECV_LFIFO_EMPTY_MASK  0x00000020UL /* Recv length fifo empty */
+#define XEM_EIR_XMIT_LFIFO_FULL_MASK   0x00000040UL /* Xmit length fifo full */
+#define XEM_EIR_RECV_LFIFO_OVER_MASK   0x00000080UL    /* Recv length fifo
                                                         * overrun */
-#define XEM_EIR_RECV_LFIFO_UNDER_MASK  0x00000100UL    /* Recv length fifo
+#define XEM_EIR_RECV_LFIFO_UNDER_MASK  0x00000100UL    /* Recv length fifo
                                                         * underrun */
-#define XEM_EIR_XMIT_SFIFO_OVER_MASK   0x00000200UL    /* Xmit status fifo
+#define XEM_EIR_XMIT_SFIFO_OVER_MASK   0x00000200UL    /* Xmit status fifo
                                                         * overrun */
-#define XEM_EIR_XMIT_SFIFO_UNDER_MASK  0x00000400UL    /* Transmit status fifo
+#define XEM_EIR_XMIT_SFIFO_UNDER_MASK  0x00000400UL    /* Transmit status fifo
                                                         * underrun */
-#define XEM_EIR_XMIT_LFIFO_OVER_MASK   0x00000800UL    /* Transmit length fifo
+#define XEM_EIR_XMIT_LFIFO_OVER_MASK   0x00000800UL    /* Transmit length fifo
                                                         * overrun */
-#define XEM_EIR_XMIT_LFIFO_UNDER_MASK  0x00001000UL    /* Transmit length fifo
+#define XEM_EIR_XMIT_LFIFO_UNDER_MASK  0x00001000UL    /* Transmit length fifo
                                                         * underrun */
-#define XEM_EIR_XMIT_PAUSE_MASK               0x00002000UL     /* Transmit pause pkt
+#define XEM_EIR_XMIT_PAUSE_MASK                0x00002000UL    /* Transmit pause pkt
                                                         * received */
 
 /*
@@ -124,5 +123,5 @@ typedef struct {
                                                         * addr */
 
 /* Transmit Status Register (TSR) */
-#define XEM_TSR_EXCESS_DEFERRAL_MASK 0x80000000UL /* Transmit excess deferral */
-#define XEM_TSR_LATE_COLLISION_MASK  0x01000000UL /* Transmit late collision */
+#define XEM_TSR_EXCESS_DEFERRAL_MASK   0x80000000UL /* Transmit excess deferral */
+#define XEM_TSR_LATE_COLLISION_MASK    0x01000000UL /* Transmit late collision */
index 7e69211af94655a556379b5ff691bfbf25a356ee..99e70354b61a4146549e55f45d35f9574845e4cd 100644 (file)
@@ -29,7 +29,7 @@
 
 #ifdef XILINX_EMACLITE_BASEADDR
 
-//#define DEBUG
+#undef DEBUG
 
 #define ENET_MAX_MTU           PKTSIZE
 #define ENET_MAX_MTU_ALIGNED   PKTSIZE_ALIGN
@@ -310,7 +310,7 @@ int eth_rx (void)
        BaseAddress = EmacLite.BaseAddress + EmacLite.NextRxBufferToUse;
        Register = in_be32 (BaseAddress + XEL_RSR_OFFSET);
 #ifdef DEBUG
-//     printf ("Testing data at address 0x%x\n", BaseAddress);
+       printf ("Testing data at address 0x%x\n", BaseAddress);
 #endif
        if ((Register & XEL_RSR_RECV_DONE_MASK) == XEL_RSR_RECV_DONE_MASK) {
 #ifdef XILINX_EMACLITE_RX_PING_PONG
@@ -319,7 +319,7 @@ int eth_rx (void)
        } else {
 #ifndef XILINX_EMACLITE_RX_PING_PONG
 #ifdef DEBUG
-//             printf ("No data was available - address 0x%x\n", BaseAddress);
+               printf ("No data was available - address 0x%x\n", BaseAddress);
 #endif
                return 0;
 #else
@@ -328,8 +328,8 @@ int eth_rx (void)
                if ((Register & XEL_RSR_RECV_DONE_MASK) !=
                                        XEL_RSR_RECV_DONE_MASK) {
 #ifdef DEBUG
-//                     printf ("No data was available - address 0x%x\n",
-//                                     BaseAddress);
+                       printf ("No data was available - address 0x%x\n",
+                                       BaseAddress);
 #endif
                        return 0;
                }
index a6026528b301465479f1eaed3ff54fcd5a0b352b..8b74b7c686db4c6fa854bb1b189b0069af5982a4 100644 (file)
@@ -87,7 +87,7 @@
  * 0x11FB_F000 CFG_MONITOR_BASE
  *                                     MONITOR_CODE    256kB   Env
  * 0x13FF_F000 CFG_GBL_DATA_OFFSET
- *                                     GLOBAL_DATA     4kB     bd, gd
+ *                                     GLOBAL_DATA     4kB     bd, gd
  * 0x1400_0000 CFG_SDRAM_BASE + CFG_SDRAM_SIZE
  */
 
 /* global pointer */
 #define        CFG_GBL_DATA_SIZE       0x1000  /* size of global data */
 /* start of global data */
-#define        CFG_GBL_DATA_OFFSET     (CFG_SDRAM_BASE + CFG_SDRAM_SIZE - CFG_GBL_DATA_SIZE)
+#define        CFG_GBL_DATA_OFFSET     (CFG_SDRAM_BASE + CFG_SDRAM_SIZE - CFG_GBL_DATA_SIZE)
 
 /* monitor code */
 #define        SIZE                    0x40000
 #define        CONFIG_BOOTDELAY        30
 #define        CONFIG_BOOTARGS         "root=romfs"
 #define        CONFIG_HOSTNAME         "ml401"
-#define        CONFIG_BOOTCOMMAND      "base 0;tftp 11000000 image.img;bootm"
+#define        CONFIG_BOOTCOMMAND      "base 0;tftp 11000000 image.img;bootm"
 #define        CONFIG_IPADDR           192.168.0.3
-#define        CONFIG_SERVERIP         192.168.0.5
-#define        CONFIG_GATEWAYIP        192.168.0.1
+#define        CONFIG_SERVERIP         192.168.0.5
+#define        CONFIG_GATEWAYIP        192.168.0.1
 #define        CONFIG_ETHADDR          00:E0:0C:00:00:FD
 
 /* architecture dependent code */