Merge branch 'master' of git://git.denx.de/u-boot-video
authorWolfgang Denk <wd@denx.de>
Tue, 24 Feb 2009 21:56:00 +0000 (22:56 +0100)
committerWolfgang Denk <wd@denx.de>
Tue, 24 Feb 2009 21:56:00 +0000 (22:56 +0100)
14 files changed:
Makefile
board/imx31_phycore/imx31_phycore.c
common/lcd.c
drivers/gpio/Makefile
drivers/gpio/mx31_gpio.c [new file with mode: 0644]
drivers/spi/mxc_spi.c
drivers/video/Makefile
drivers/video/mx3fb.c [new file with mode: 0644]
drivers/video/s6e63d6.c [new file with mode: 0644]
include/asm-arm/arch-mx31/mx31-regs.h
include/asm-arm/arch-mx31/mx31.h
include/configs/imx31_phycore.h
include/lcd.h
include/s6e63d6.h [new file with mode: 0644]

index 3d0b986ddff852a0b9700f55f6e8de8bd25f8d69..e8b4c13cc9cdb46534fadaf68430e762c9245d63 100644 (file)
--- a/Makefile
+++ b/Makefile
@@ -3029,8 +3029,12 @@ apollon_config           : unconfig
 imx31_litekit_config   : unconfig
        @$(MKCONFIG) $(@:_config=) arm arm1136 imx31_litekit NULL mx31
 
+imx31_phycore_eet_config \
 imx31_phycore_config   : unconfig
-       @$(MKCONFIG) $(@:_config=) arm arm1136 imx31_phycore NULL mx31
+       @if [ -n "$(findstring _eet_,$@)" ]; then                       \
+               echo "#define CONFIG_IMX31_PHYCORE_EET" >> $(obj)include/config.h;      \
+       fi
+       @$(MKCONFIG) -a imx31_phycore arm arm1136 imx31_phycore NULL mx31
 
 mx31ads_config         : unconfig
        @$(MKCONFIG) $(@:_config=) arm arm1136 mx31ads freescale mx31
index ae93444a16368f95aed533add1dcb828e9842ed4..93a5c40d77ea4ff58132376eaba53386ad86a1b3 100644 (file)
@@ -23,6 +23,7 @@
 
 
 #include <common.h>
+#include <s6e63d6.h>
 #include <asm/arch/mx31.h>
 #include <asm/arch/mx31-regs.h>
 
@@ -66,6 +67,62 @@ int board_init (void)
        return 0;
 }
 
+#ifdef BOARD_LATE_INIT
+int board_late_init(void)
+{
+#ifdef CONFIG_S6E63D6
+       struct s6e63d6 data = {
+               /*
+                * See comment in mxc_spi.c::decode_cs() for .cs field format.
+                * We use GPIO 57 as a chipselect for the S6E63D6 and chipselect
+                * 2 of the SPI controller #1, since it is unused.
+                */
+               .cs = 2 | (57 << 8),
+               .bus = 0,
+               .id = 0,
+       };
+       int ret;
+
+       /* SPI1 */
+       mx31_gpio_mux(MUX_CSPI1_SCLK__CSPI1_CLK);
+       mx31_gpio_mux(MUX_CSPI1_SPI_RDY__CSPI1_DATAREADY_B);
+       mx31_gpio_mux(MUX_CSPI1_MOSI__CSPI1_MOSI);
+       mx31_gpio_mux(MUX_CSPI1_MISO__CSPI1_MISO);
+       mx31_gpio_mux(MUX_CSPI1_SS0__CSPI1_SS0_B);
+       mx31_gpio_mux(MUX_CSPI1_SS1__CSPI1_SS1_B);
+       mx31_gpio_mux(MUX_CSPI1_SS2__CSPI1_SS2_B);
+
+       /* start SPI1 clock */
+       __REG(CCM_CGR2) = __REG(CCM_CGR2) | (3 << 2);
+
+       /* GPIO 57 */
+       /* sw_mux_ctl_key_col4_key_col5_key_col6_key_col7 */
+       mx31_gpio_mux(IOMUX_MODE(0x63, MUX_CTL_GPIO));
+
+       /* SPI1 CS2 is free */
+       ret = s6e63d6_init(&data);
+       if (ret)
+               return ret;
+
+       /*
+        * This is a "magic" sequence to initialise a C0240QGLA / C0283QGLC
+        * OLED display connected to a S6E63D6 SPI display controller in the
+        * 18 bit RGB mode
+        */
+       s6e63d6_index(&data, 2);
+       s6e63d6_param(&data, 0x0182);
+       s6e63d6_index(&data, 3);
+       s6e63d6_param(&data, 0x8130);
+       s6e63d6_index(&data, 0x10);
+       s6e63d6_param(&data, 0x0000);
+       s6e63d6_index(&data, 5);
+       s6e63d6_param(&data, 0x0001);
+       s6e63d6_index(&data, 0x22);
+#endif
+       return 0;
+}
+#endif
+
 int checkboard (void)
 {
        printf("Board: Phytec phyCore i.MX31\n");
index 2bcdba22577a2b316a3e68255f2b4c26b31bfb24..d238fdde858b5819f814ea7ac9784ffaddd93050 100644 (file)
@@ -84,7 +84,7 @@ extern void lcd_enable (void);
 static void *lcd_logo (void);
 
 
-#if LCD_BPP == LCD_COLOR8
+#if (LCD_BPP == LCD_COLOR8) || (LCD_BPP == LCD_COLOR16)
 extern void lcd_setcolreg (ushort regno,
                                ushort red, ushort green, ushort blue);
 #endif
@@ -622,19 +622,15 @@ void bitmap_plot (int x, int y)
  */
 int lcd_display_bitmap(ulong bmp_image, int x, int y)
 {
-#ifdef CONFIG_ATMEL_LCD
-       uint *cmap;
-#elif !defined(CONFIG_MCC200)
-       ushort *cmap;
-#endif
+       ushort *cmap = NULL, *cmap_base = NULL;
        ushort i, j;
        uchar *fb;
        bmp_image_t *bmp=(bmp_image_t *)bmp_image;
        uchar *bmap;
        ushort padded_line;
-       unsigned long width, height;
+       unsigned long width, height, byte_width;
        unsigned long pwidth = panel_info.vl_col;
-       unsigned colors,bpix;
+       unsigned colors, bpix, bmp_bpix;
        unsigned long compression;
 #if defined(CONFIG_PXA250)
        struct pxafb_info *fbi = &panel_info.pxa;
@@ -647,22 +643,24 @@ int lcd_display_bitmap(ulong bmp_image, int x, int y)
                (bmp->header.signature[1]=='M'))) {
                printf ("Error: no valid bmp image at %lx\n", bmp_image);
                return 1;
-}
+       }
 
        width = le32_to_cpu (bmp->header.width);
        height = le32_to_cpu (bmp->header.height);
-       colors = 1<<le16_to_cpu (bmp->header.bit_count);
+       bmp_bpix = le16_to_cpu(bmp->header.bit_count);
+       colors = 1 << bmp_bpix;
        compression = le32_to_cpu (bmp->header.compression);
 
        bpix = NBITS(panel_info.vl_bpix);
 
-       if ((bpix != 1) && (bpix != 8)) {
-               printf ("Error: %d bit/pixel mode not supported by U-Boot\n",
-                       bpix);
+       if ((bpix != 1) && (bpix != 8) && (bpix != 16)) {
+               printf ("Error: %d bit/pixel mode, but BMP has %d bit/pixel\n",
+                       bpix, bmp_bpix);
                return 1;
        }
 
-       if (bpix != le16_to_cpu(bmp->header.bit_count)) {
+       /* We support displaying 8bpp BMPs on 16bpp LCDs */
+       if (bpix != bmp_bpix && (bmp_bpix != 8 || bpix != 16)) {
                printf ("Error: %d bit/pixel mode, but BMP has %d bit/pixel\n",
                        bpix,
                        le16_to_cpu(bmp->header.bit_count));
@@ -674,17 +672,17 @@ int lcd_display_bitmap(ulong bmp_image, int x, int y)
 
 #if !defined(CONFIG_MCC200)
        /* MCC200 LCD doesn't need CMAP, supports 1bpp b&w only */
-       if (bpix==8) {
+       if (bmp_bpix == 8) {
 #if defined(CONFIG_PXA250)
                cmap = (ushort *)fbi->palette;
 #elif defined(CONFIG_MPC823)
                cmap = (ushort *)&(cp->lcd_cmap[255*sizeof(ushort)]);
-#elif defined(CONFIG_ATMEL_LCD)
-               cmap = (uint *) (panel_info.mmio + ATMEL_LCDC_LUT(0));
-#else
-# error "Don't know location of color map"
+#elif !defined(CONFIG_ATMEL_LCD)
+               cmap = panel_info.cmap;
 #endif
 
+               cmap_base = cmap;
+
                /* Set color map */
                for (i=0; i<colors; ++i) {
                        bmp_color_table_entry_t cte = bmp->color_table[i];
@@ -698,10 +696,10 @@ int lcd_display_bitmap(ulong bmp_image, int x, int y)
 #else
                        *cmap = colreg;
 #endif
-#if defined(CONFIG_PXA250)
-                       cmap++;
-#elif defined(CONFIG_MPC823)
+#if defined(CONFIG_MPC823)
                        cmap--;
+#else
+                       cmap++;
 #endif
 #else /* CONFIG_ATMEL_LCD */
                        lcd_setcolreg(i, cte.red, cte.green, cte.blue);
@@ -738,17 +736,59 @@ int lcd_display_bitmap(ulong bmp_image, int x, int y)
        bmap = (uchar *)bmp + le32_to_cpu (bmp->header.data_offset);
        fb   = (uchar *) (lcd_base +
                (y + height - 1) * lcd_line_length + x);
-       for (i = 0; i < height; ++i) {
-               WATCHDOG_RESET();
-               for (j = 0; j < width ; j++)
+
+       switch (bmp_bpix) {
+       case 1: /* pass through */
+       case 8:
+               if (bpix != 16)
+                       byte_width = width;
+               else
+                       byte_width = width * 2;
+
+               for (i = 0; i < height; ++i) {
+                       WATCHDOG_RESET();
+                       for (j = 0; j < width; j++) {
+                               if (bpix != 16) {
 #if defined(CONFIG_PXA250) || defined(CONFIG_ATMEL_LCD)
-                       *(fb++) = *(bmap++);
+                                       *(fb++) = *(bmap++);
 #elif defined(CONFIG_MPC823) || defined(CONFIG_MCC200)
-                       *(fb++)=255-*(bmap++);
+                                       *(fb++) = 255 - *(bmap++);
 #endif
-               bmap += (width - padded_line);
-               fb   -= (width + lcd_line_length);
-       }
+                               } else {
+                                       *(uint16_t *)fb = cmap_base[*(bmap++)];
+                                       fb += sizeof(uint16_t) / sizeof(*fb);
+                               }
+                       }
+                       bmap += (width - padded_line);
+                       fb   -= (byte_width + lcd_line_length);
+               }
+               break;
+
+#if defined(CONFIG_BMP_16BPP)
+       case 16:
+               for (i = 0; i < height; ++i) {
+                       WATCHDOG_RESET();
+                       for (j = 0; j < width; j++) {
+#if defined(CONFIG_ATMEL_LCD_BGR555)
+                               *(fb++) = ((bmap[0] & 0x1f) << 2) |
+                                       (bmap[1] & 0x03);
+                               *(fb++) = (bmap[0] & 0xe0) |
+                                       ((bmap[1] & 0x7c) >> 2);
+                               bmap += 2;
+#else
+                               *(fb++) = *(bmap++);
+                               *(fb++) = *(bmap++);
+#endif
+                       }
+                       bmap += (padded_line - width) * 2;
+                       fb   -= (width * 2 + lcd_line_length);
+               }
+               break;
+#endif /* CONFIG_BMP_16BPP */
+
+       default:
+               break;
+       };
 
        return (0);
 }
index dd618ed71c74d1f3a7142578446956b9fae62ad6..f10144fe71152a22721d31937a22899e25e67a1b 100644 (file)
@@ -25,7 +25,8 @@ include $(TOPDIR)/config.mk
 
 LIB    := $(obj)libgpio.a
 
-COBJS-$(CONFIG_PCA953X)        += pca953x.o
+COBJS-$(CONFIG_MX31_GPIO)      += mx31_gpio.o
+COBJS-$(CONFIG_PCA953X)                += pca953x.o
 
 COBJS  := $(COBJS-y)
 SRCS   := $(COBJS:.o=.c)
diff --git a/drivers/gpio/mx31_gpio.c b/drivers/gpio/mx31_gpio.c
new file mode 100644 (file)
index 0000000..737aafa
--- /dev/null
@@ -0,0 +1,73 @@
+/*
+ * Copyright (C) 2009
+ * Guennadi Liakhovetski, DENX Software Engineering, <lg@denx.de>
+ *
+ * See file CREDITS for list of people who contributed to this
+ * project.
+ *
+ * This program is free software; you can redistribute it and/or
+ * modify it under the terms of the GNU General Public License as
+ * published by the Free Software Foundation; either version 2 of
+ * the License, or (at your option) any later version.
+ *
+ * This program is distributed in the hope that it will be useful,
+ * but WITHOUT ANY WARRANTY; without even the implied warranty of
+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
+ * GNU General Public License for more details.
+ *
+ * You should have received a copy of the GNU General Public License
+ * along with this program; if not, write to the Free Software
+ * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
+ * MA 02111-1307 USA
+ */
+#include <common.h>
+#include <asm/arch/mx31.h>
+#include <asm/arch/mx31-regs.h>
+
+/* GPIO port description */
+static unsigned long gpio_ports[] = {
+       [0] = GPIO1_BASE,
+       [1] = GPIO2_BASE,
+       [2] = GPIO3_BASE,
+};
+
+int mx31_gpio_direction(unsigned int gpio, enum mx31_gpio_direction direction)
+{
+       unsigned int port = gpio >> 5;
+       u32 l;
+
+       if (port >= ARRAY_SIZE(gpio_ports))
+               return 1;
+
+       gpio &= 0x1f;
+
+       l = __REG(gpio_ports[port] + GPIO_GDIR);
+       switch (direction) {
+       case MX31_GPIO_DIRECTION_OUT:
+               l |= 1 << gpio;
+               break;
+       case MX31_GPIO_DIRECTION_IN:
+               l &= ~(1 << gpio);
+       }
+       __REG(gpio_ports[port] + GPIO_GDIR) = l;
+
+       return 0;
+}
+
+void mx31_gpio_set(unsigned int gpio, unsigned int value)
+{
+       unsigned int port = gpio >> 5;
+       u32 l;
+
+       if (port >= ARRAY_SIZE(gpio_ports))
+               return;
+
+       gpio &= 0x1f;
+
+       l = __REG(gpio_ports[port] + GPIO_DR);
+       if (value)
+               l |= 1 << gpio;
+       else
+               l &= ~(1 << gpio);
+       __REG(gpio_ports[port] + GPIO_DR) = l;
+}
index 5957ada3a4a626aba3584093d2018ae0e88a3946..fad98403a19ef87298690b049d45266f1184b4b5 100644 (file)
@@ -21,6 +21,7 @@
 #include <common.h>
 #include <malloc.h>
 #include <spi.h>
+#include <asm/errno.h>
 #include <asm/io.h>
 
 #ifdef CONFIG_MX27
@@ -32,6 +33,8 @@
 
 #else
 
+#include <asm/arch/mx31.h>
+
 #define MXC_CSPIRXDATA         0x00
 #define MXC_CSPITXDATA         0x04
 #define MXC_CSPICTRL           0x08
@@ -68,6 +71,7 @@ struct mxc_spi_slave {
        struct spi_slave slave;
        unsigned long   base;
        u32             ctrl_reg;
+       int             gpio;
 };
 
 static inline struct mxc_spi_slave *to_mxc_spi_slave(struct spi_slave *slave)
@@ -85,26 +89,33 @@ static inline void reg_write(unsigned long addr, u32 val)
        *(volatile unsigned long*)addr = val;
 }
 
-static u32 spi_xchg_single(struct spi_slave *slave, u32 data, int bitlen)
+static u32 spi_xchg_single(struct spi_slave *slave, u32 data, int bitlen,
+                          unsigned long flags)
 {
        struct mxc_spi_slave *mxcs = to_mxc_spi_slave(slave);
        unsigned int cfg_reg = reg_read(mxcs->base + MXC_CSPICTRL);
 
-       if (MXC_CSPICTRL_BITCOUNT(bitlen - 1) != (cfg_reg & MXC_CSPICTRL_BITCOUNT(31))) {
-               cfg_reg = (cfg_reg & ~MXC_CSPICTRL_BITCOUNT(31)) |
-                       MXC_CSPICTRL_BITCOUNT(bitlen - 1);
-               reg_write(mxcs->base + MXC_CSPICTRL, cfg_reg);
-       }
+       mxcs->ctrl_reg = (mxcs->ctrl_reg & ~MXC_CSPICTRL_BITCOUNT(31)) |
+               MXC_CSPICTRL_BITCOUNT(bitlen - 1);
 
-       reg_write(mxcs->base + MXC_CSPITXDATA, data);
+       if (cfg_reg != mxcs->ctrl_reg)
+               reg_write(mxcs->base + MXC_CSPICTRL, mxcs->ctrl_reg);
 
-       cfg_reg |= MXC_CSPICTRL_XCH;
+       if (mxcs->gpio > 0 && (flags & SPI_XFER_BEGIN))
+               mx31_gpio_set(mxcs->gpio, mxcs->ctrl_reg & MXC_CSPICTRL_SSPOL);
 
-       reg_write(mxcs->base + MXC_CSPICTRL, cfg_reg);
+       reg_write(mxcs->base + MXC_CSPITXDATA, data);
+
+       reg_write(mxcs->base + MXC_CSPICTRL, mxcs->ctrl_reg | MXC_CSPICTRL_XCH);
 
        while (reg_read(mxcs->base + MXC_CSPICTRL) & MXC_CSPICTRL_XCH)
                ;
 
+       if (mxcs->gpio > 0 && (flags & SPI_XFER_END)) {
+               mx31_gpio_set(mxcs->gpio,
+                             !(mxcs->ctrl_reg & MXC_CSPICTRL_SSPOL));
+       }
+
        return reg_read(mxcs->base + MXC_CSPIRXDATA);
 }
 
@@ -122,8 +133,17 @@ int spi_xfer(struct spi_slave *slave, unsigned int bitlen, const void *dout,
 
        for (i = 0, in_l = (u32 *)din, out_l = (u32 *)dout;
             i < n_blks;
-            i++, in_l++, out_l++, bitlen -= 32)
-               *in_l = spi_xchg_single(slave, *out_l, bitlen);
+            i++, in_l++, out_l++, bitlen -= 32) {
+               u32 data = spi_xchg_single(slave, *out_l, bitlen, flags);
+
+               /* Check if we're only transfering 8 or 16 bits */
+               if (!i) {
+                       if (bitlen < 9)
+                               *(u8 *)din = data;
+                       else if (bitlen < 17)
+                               *(u16 *)din = data;
+               }
+       }
 
        return 0;
 }
@@ -132,16 +152,55 @@ void spi_init(void)
 {
 }
 
+static int decode_cs(struct mxc_spi_slave *mxcs, unsigned int cs)
+{
+       int ret;
+
+       /*
+        * Some SPI devices require active chip-select over multiple
+        * transactions, we achieve this using a GPIO. Still, the SPI
+        * controller has to be configured to use one of its own chipselects.
+        * To use this feature you have to call spi_setup_slave() with
+        * cs = internal_cs | (gpio << 8), and you have to use some unused
+        * on this SPI controller cs between 0 and 3.
+        */
+       if (cs > 3) {
+               mxcs->gpio = cs >> 8;
+               cs &= 3;
+               ret = mx31_gpio_direction(mxcs->gpio, MX31_GPIO_DIRECTION_OUT);
+               if (ret) {
+                       printf("mxc_spi: cannot setup gpio %d\n", mxcs->gpio);
+                       return -EINVAL;
+               }
+       } else {
+               mxcs->gpio = -1;
+       }
+
+       return cs;
+}
+
 struct spi_slave *spi_setup_slave(unsigned int bus, unsigned int cs,
                        unsigned int max_hz, unsigned int mode)
 {
        unsigned int ctrl_reg;
        struct mxc_spi_slave *mxcs;
+       int ret;
 
-       if (bus >= sizeof(spi_bases) / sizeof(spi_bases[0]) ||
-           cs > 3)
+       if (bus >= ARRAY_SIZE(spi_bases))
                return NULL;
 
+       mxcs = malloc(sizeof(struct mxc_spi_slave));
+       if (!mxcs)
+               return NULL;
+
+       ret = decode_cs(mxcs, cs);
+       if (ret < 0) {
+               free(mxcs);
+               return NULL;
+       }
+
+       cs = ret;
+
        ctrl_reg = MXC_CSPICTRL_CHIPSELECT(cs) |
                MXC_CSPICTRL_BITCOUNT(31) |
                MXC_CSPICTRL_DATARATE(7) | /* FIXME: calculate data rate */
@@ -155,10 +214,6 @@ struct spi_slave *spi_setup_slave(unsigned int bus, unsigned int cs,
        if (mode & SPI_CS_HIGH)
                ctrl_reg |= MXC_CSPICTRL_SSPOL;
 
-       mxcs = malloc(sizeof(struct mxc_spi_slave));
-       if (!mxcs)
-               return NULL;
-
        mxcs->slave.bus = bus;
        mxcs->slave.cs = cs;
        mxcs->base = spi_bases[bus];
@@ -169,7 +224,9 @@ struct spi_slave *spi_setup_slave(unsigned int bus, unsigned int cs,
 
 void spi_free_slave(struct spi_slave *slave)
 {
-       free(slave);
+       struct mxc_spi_slave *mxcs = to_mxc_spi_slave(slave);
+
+       free(mxcs);
 }
 
 int spi_claim_bus(struct spi_slave *slave)
index 7fba29fbcce923ff55e1891b0ef2d99846030002..bc0085269c753c574c4c6a404bf3f0cf9a2a4dfa 100644 (file)
@@ -28,8 +28,10 @@ LIB  := $(obj)libvideo.a
 COBJS-$(CONFIG_ATI_RADEON_FB) += ati_radeon_fb.o
 COBJS-$(CONFIG_ATMEL_LCD) += atmel_lcdfb.o
 COBJS-$(CONFIG_CFB_CONSOLE) += cfb_console.o
+COBJS-$(CONFIG_S6E63D6) += s6e63d6.o
 COBJS-$(CONFIG_VIDEO_CT69000) += ct69000.o
 COBJS-$(CONFIG_VIDEO_MB862xx) += mb862xx.o
+COBJS-$(CONFIG_VIDEO_MX3) += mx3fb.o
 COBJS-$(CONFIG_VIDEO_SED13806) += sed13806.o
 COBJS-$(CONFIG_SED156X) += sed156x.o
 COBJS-$(CONFIG_VIDEO_SM501) += sm501.o
diff --git a/drivers/video/mx3fb.c b/drivers/video/mx3fb.c
new file mode 100644 (file)
index 0000000..1e1d507
--- /dev/null
@@ -0,0 +1,856 @@
+/*
+ * Copyright (C) 2009
+ * Guennadi Liakhovetski, DENX Software Engineering, <lg@denx.de>
+ *
+ * See file CREDITS for list of people who contributed to this
+ * project.
+ *
+ * This program is free software; you can redistribute it and/or
+ * modify it under the terms of the GNU General Public License as
+ * published by the Free Software Foundation; either version 2 of
+ * the License, or (at your option) any later version.
+ *
+ * This program is distributed in the hope that it will be useful,
+ * but WITHOUT ANY WARRANTY; without even the implied warranty of
+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
+ * GNU General Public License for more details.
+ *
+ * You should have received a copy of the GNU General Public License
+ * along with this program; if not, write to the Free Software
+ * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
+ * MA 02111-1307 USA
+ */
+#include <common.h>
+#include <lcd.h>
+#include <asm/arch/mx31.h>
+#include <asm/arch/mx31-regs.h>
+#include <asm/errno.h>
+
+DECLARE_GLOBAL_DATA_PTR;
+
+void *lcd_base;                        /* Start of framebuffer memory  */
+void *lcd_console_address;     /* Start of console buffer      */
+
+int lcd_line_length;
+int lcd_color_fg;
+int lcd_color_bg;
+
+short console_col;
+short console_row;
+
+void lcd_initcolregs(void)
+{
+}
+
+void lcd_setcolreg(ushort regno, ushort red, ushort green, ushort blue)
+{
+}
+
+void lcd_disable(void)
+{
+}
+
+void lcd_panel_disable(void)
+{
+}
+
+#define msleep(a) udelay(a * 1000)
+
+#define XRES           240
+#define YRES           320
+#define PANEL_TYPE     IPU_PANEL_TFT
+#define PIXEL_CLK      185925
+#define PIXEL_FMT      IPU_PIX_FMT_RGB666
+#define H_START_WIDTH  9               /* left_margin */
+#define H_SYNC_WIDTH   1               /* hsync_len */
+#define H_END_WIDTH    (16 + 1)        /* right_margin + hsync_len */
+#define V_START_WIDTH  7               /* upper_margin */
+#define V_SYNC_WIDTH   1               /* vsync_len */
+#define V_END_WIDTH    (9 + 1)         /* lower_margin + vsync_len */
+#define SIG_POL                (DI_D3_DRDY_SHARP_POL | DI_D3_CLK_POL)
+#define IF_CONF                0
+#define IF_CLK_DIV     0x175
+
+#define LCD_COLOR_IPU  LCD_COLOR16
+
+static ushort colormap[256];
+
+vidinfo_t panel_info = {
+       .vl_col         = XRES,
+       .vl_row         = YRES,
+       .vl_bpix        = LCD_COLOR_IPU,
+       .cmap           = colormap,
+};
+
+#define BIT_PER_PIXEL  NBITS(LCD_COLOR_IPU)
+
+/* IPU DMA Controller channel definitions. */
+enum ipu_channel {
+       IDMAC_IC_0 = 0,         /* IC (encoding task) to memory */
+       IDMAC_IC_1 = 1,         /* IC (viewfinder task) to memory */
+       IDMAC_ADC_0 = 1,
+       IDMAC_IC_2 = 2,
+       IDMAC_ADC_1 = 2,
+       IDMAC_IC_3 = 3,
+       IDMAC_IC_4 = 4,
+       IDMAC_IC_5 = 5,
+       IDMAC_IC_6 = 6,
+       IDMAC_IC_7 = 7,         /* IC (sensor data) to memory */
+       IDMAC_IC_8 = 8,
+       IDMAC_IC_9 = 9,
+       IDMAC_IC_10 = 10,
+       IDMAC_IC_11 = 11,
+       IDMAC_IC_12 = 12,
+       IDMAC_IC_13 = 13,
+       IDMAC_SDC_0 = 14,       /* Background synchronous display data */
+       IDMAC_SDC_1 = 15,       /* Foreground data (overlay) */
+       IDMAC_SDC_2 = 16,
+       IDMAC_SDC_3 = 17,
+       IDMAC_ADC_2 = 18,
+       IDMAC_ADC_3 = 19,
+       IDMAC_ADC_4 = 20,
+       IDMAC_ADC_5 = 21,
+       IDMAC_ADC_6 = 22,
+       IDMAC_ADC_7 = 23,
+       IDMAC_PF_0 = 24,
+       IDMAC_PF_1 = 25,
+       IDMAC_PF_2 = 26,
+       IDMAC_PF_3 = 27,
+       IDMAC_PF_4 = 28,
+       IDMAC_PF_5 = 29,
+       IDMAC_PF_6 = 30,
+       IDMAC_PF_7 = 31,
+};
+
+/* More formats can be copied from the Linux driver if needed */
+enum pixel_fmt {
+       /* 2 bytes */
+       IPU_PIX_FMT_RGB565,
+       IPU_PIX_FMT_RGB666,
+       IPU_PIX_FMT_BGR666,
+       /* 3 bytes */
+       IPU_PIX_FMT_RGB24,
+};
+
+struct pixel_fmt_cfg {
+       u32     b0;
+       u32     b1;
+       u32     b2;
+       u32     acc;
+};
+
+static struct pixel_fmt_cfg fmt_cfg[] = {
+       [IPU_PIX_FMT_RGB24] = {
+               0x1600AAAA, 0x00E05555, 0x00070000, 3,
+       },
+       [IPU_PIX_FMT_RGB666] = {
+               0x0005000F, 0x000B000F, 0x0011000F, 1,
+       },
+       [IPU_PIX_FMT_BGR666] = {
+               0x0011000F, 0x000B000F, 0x0005000F, 1,
+       },
+       [IPU_PIX_FMT_RGB565] = {
+               0x0004003F, 0x000A000F, 0x000F003F, 1,
+       }
+};
+
+enum ipu_panel {
+       IPU_PANEL_SHARP_TFT,
+       IPU_PANEL_TFT,
+};
+
+/* IPU Common registers */
+/* IPU_CONF and its bits already defined in mx31-regs.h */
+#define IPU_CHA_BUF0_RDY       (0x04 + IPU_BASE)
+#define IPU_CHA_BUF1_RDY       (0x08 + IPU_BASE)
+#define IPU_CHA_DB_MODE_SEL    (0x0C + IPU_BASE)
+#define IPU_CHA_CUR_BUF                (0x10 + IPU_BASE)
+#define IPU_FS_PROC_FLOW       (0x14 + IPU_BASE)
+#define IPU_FS_DISP_FLOW       (0x18 + IPU_BASE)
+#define IPU_TASKS_STAT         (0x1C + IPU_BASE)
+#define IPU_IMA_ADDR           (0x20 + IPU_BASE)
+#define IPU_IMA_DATA           (0x24 + IPU_BASE)
+#define IPU_INT_CTRL_1         (0x28 + IPU_BASE)
+#define IPU_INT_CTRL_2         (0x2C + IPU_BASE)
+#define IPU_INT_CTRL_3         (0x30 + IPU_BASE)
+#define IPU_INT_CTRL_4         (0x34 + IPU_BASE)
+#define IPU_INT_CTRL_5         (0x38 + IPU_BASE)
+#define IPU_INT_STAT_1         (0x3C + IPU_BASE)
+#define IPU_INT_STAT_2         (0x40 + IPU_BASE)
+#define IPU_INT_STAT_3         (0x44 + IPU_BASE)
+#define IPU_INT_STAT_4         (0x48 + IPU_BASE)
+#define IPU_INT_STAT_5         (0x4C + IPU_BASE)
+#define IPU_BRK_CTRL_1         (0x50 + IPU_BASE)
+#define IPU_BRK_CTRL_2         (0x54 + IPU_BASE)
+#define IPU_BRK_STAT           (0x58 + IPU_BASE)
+#define IPU_DIAGB_CTRL         (0x5C + IPU_BASE)
+
+/* Image Converter Registers */
+#define IC_CONF                        (0x88 + IPU_BASE)
+#define IC_PRP_ENC_RSC         (0x8C + IPU_BASE)
+#define IC_PRP_VF_RSC          (0x90 + IPU_BASE)
+#define IC_PP_RSC              (0x94 + IPU_BASE)
+#define IC_CMBP_1              (0x98 + IPU_BASE)
+#define IC_CMBP_2              (0x9C + IPU_BASE)
+#define PF_CONF                        (0xA0 + IPU_BASE)
+#define IDMAC_CONF             (0xA4 + IPU_BASE)
+#define IDMAC_CHA_EN           (0xA8 + IPU_BASE)
+#define IDMAC_CHA_PRI          (0xAC + IPU_BASE)
+#define IDMAC_CHA_BUSY         (0xB0 + IPU_BASE)
+
+/* Image Converter Register bits */
+#define IC_CONF_PRPENC_EN      0x00000001
+#define IC_CONF_PRPENC_CSC1    0x00000002
+#define IC_CONF_PRPENC_ROT_EN  0x00000004
+#define IC_CONF_PRPVF_EN       0x00000100
+#define IC_CONF_PRPVF_CSC1     0x00000200
+#define IC_CONF_PRPVF_CSC2     0x00000400
+#define IC_CONF_PRPVF_CMB      0x00000800
+#define IC_CONF_PRPVF_ROT_EN   0x00001000
+#define IC_CONF_PP_EN          0x00010000
+#define IC_CONF_PP_CSC1                0x00020000
+#define IC_CONF_PP_CSC2                0x00040000
+#define IC_CONF_PP_CMB         0x00080000
+#define IC_CONF_PP_ROT_EN      0x00100000
+#define IC_CONF_IC_GLB_LOC_A   0x10000000
+#define IC_CONF_KEY_COLOR_EN   0x20000000
+#define IC_CONF_RWS_EN         0x40000000
+#define IC_CONF_CSI_MEM_WR_EN  0x80000000
+
+/* SDC Registers */
+#define SDC_COM_CONF           (0xB4 + IPU_BASE)
+#define SDC_GW_CTRL            (0xB8 + IPU_BASE)
+#define SDC_FG_POS             (0xBC + IPU_BASE)
+#define SDC_BG_POS             (0xC0 + IPU_BASE)
+#define SDC_CUR_POS            (0xC4 + IPU_BASE)
+#define SDC_PWM_CTRL           (0xC8 + IPU_BASE)
+#define SDC_CUR_MAP            (0xCC + IPU_BASE)
+#define SDC_HOR_CONF           (0xD0 + IPU_BASE)
+#define SDC_VER_CONF           (0xD4 + IPU_BASE)
+#define SDC_SHARP_CONF_1       (0xD8 + IPU_BASE)
+#define SDC_SHARP_CONF_2       (0xDC + IPU_BASE)
+
+/* Register bits */
+#define SDC_COM_TFT_COLOR      0x00000001UL
+#define SDC_COM_FG_EN          0x00000010UL
+#define SDC_COM_GWSEL          0x00000020UL
+#define SDC_COM_GLB_A          0x00000040UL
+#define SDC_COM_KEY_COLOR_G    0x00000080UL
+#define SDC_COM_BG_EN          0x00000200UL
+#define SDC_COM_SHARP          0x00001000UL
+
+#define SDC_V_SYNC_WIDTH_L     0x00000001UL
+
+/* Display Interface registers */
+#define DI_DISP_IF_CONF                (0x0124 + IPU_BASE)
+#define DI_DISP_SIG_POL                (0x0128 + IPU_BASE)
+#define DI_SER_DISP1_CONF      (0x012C + IPU_BASE)
+#define DI_SER_DISP2_CONF      (0x0130 + IPU_BASE)
+#define DI_HSP_CLK_PER         (0x0134 + IPU_BASE)
+#define DI_DISP0_TIME_CONF_1   (0x0138 + IPU_BASE)
+#define DI_DISP0_TIME_CONF_2   (0x013C + IPU_BASE)
+#define DI_DISP0_TIME_CONF_3   (0x0140 + IPU_BASE)
+#define DI_DISP1_TIME_CONF_1   (0x0144 + IPU_BASE)
+#define DI_DISP1_TIME_CONF_2   (0x0148 + IPU_BASE)
+#define DI_DISP1_TIME_CONF_3   (0x014C + IPU_BASE)
+#define DI_DISP2_TIME_CONF_1   (0x0150 + IPU_BASE)
+#define DI_DISP2_TIME_CONF_2   (0x0154 + IPU_BASE)
+#define DI_DISP2_TIME_CONF_3   (0x0158 + IPU_BASE)
+#define DI_DISP3_TIME_CONF     (0x015C + IPU_BASE)
+#define DI_DISP0_DB0_MAP       (0x0160 + IPU_BASE)
+#define DI_DISP0_DB1_MAP       (0x0164 + IPU_BASE)
+#define DI_DISP0_DB2_MAP       (0x0168 + IPU_BASE)
+#define DI_DISP0_CB0_MAP       (0x016C + IPU_BASE)
+#define DI_DISP0_CB1_MAP       (0x0170 + IPU_BASE)
+#define DI_DISP0_CB2_MAP       (0x0174 + IPU_BASE)
+#define DI_DISP1_DB0_MAP       (0x0178 + IPU_BASE)
+#define DI_DISP1_DB1_MAP       (0x017C + IPU_BASE)
+#define DI_DISP1_DB2_MAP       (0x0180 + IPU_BASE)
+#define DI_DISP1_CB0_MAP       (0x0184 + IPU_BASE)
+#define DI_DISP1_CB1_MAP       (0x0188 + IPU_BASE)
+#define DI_DISP1_CB2_MAP       (0x018C + IPU_BASE)
+#define DI_DISP2_DB0_MAP       (0x0190 + IPU_BASE)
+#define DI_DISP2_DB1_MAP       (0x0194 + IPU_BASE)
+#define DI_DISP2_DB2_MAP       (0x0198 + IPU_BASE)
+#define DI_DISP2_CB0_MAP       (0x019C + IPU_BASE)
+#define DI_DISP2_CB1_MAP       (0x01A0 + IPU_BASE)
+#define DI_DISP2_CB2_MAP       (0x01A4 + IPU_BASE)
+#define DI_DISP3_B0_MAP                (0x01A8 + IPU_BASE)
+#define DI_DISP3_B1_MAP                (0x01AC + IPU_BASE)
+#define DI_DISP3_B2_MAP                (0x01B0 + IPU_BASE)
+#define DI_DISP_ACC_CC         (0x01B4 + IPU_BASE)
+#define DI_DISP_LLA_CONF       (0x01B8 + IPU_BASE)
+#define DI_DISP_LLA_DATA       (0x01BC + IPU_BASE)
+
+/* DI_DISP_SIG_POL bits */
+#define DI_D3_VSYNC_POL                (1 << 28)
+#define DI_D3_HSYNC_POL                (1 << 27)
+#define DI_D3_DRDY_SHARP_POL   (1 << 26)
+#define DI_D3_CLK_POL          (1 << 25)
+#define DI_D3_DATA_POL         (1 << 24)
+
+/* DI_DISP_IF_CONF bits */
+#define DI_D3_CLK_IDLE         (1 << 26)
+#define DI_D3_CLK_SEL          (1 << 25)
+#define DI_D3_DATAMSK          (1 << 24)
+
+#define IOMUX_PADNUM_MASK      0x1ff
+#define IOMUX_GPIONUM_SHIFT    9
+#define IOMUX_GPIONUM_MASK     (0xff << IOMUX_GPIONUM_SHIFT)
+
+#define IOMUX_PIN(gpionum, padnum) ((padnum) & IOMUX_PADNUM_MASK)
+
+#define IOMUX_MODE_L(pin, mode) IOMUX_MODE(((pin) + 0xc) ^ 3, mode)
+
+enum lcd_pin {
+       MX31_PIN_D3_SPL         = IOMUX_PIN(0xff,  19),
+       MX31_PIN_D3_CLS         = IOMUX_PIN(0xff,  20),
+       MX31_PIN_D3_REV         = IOMUX_PIN(0xff,  21),
+       MX31_PIN_CONTRAST       = IOMUX_PIN(0xff,  22),
+       MX31_PIN_VSYNC3         = IOMUX_PIN(0xff,  23),
+
+       MX31_PIN_DRDY0          = IOMUX_PIN(0xff,  33),
+       MX31_PIN_FPSHIFT        = IOMUX_PIN(0xff,  34),
+       MX31_PIN_HSYNC          = IOMUX_PIN(0xff,  35),
+
+       MX31_PIN_LD17           = IOMUX_PIN(0xff,  37),
+       MX31_PIN_LD16           = IOMUX_PIN(0xff,  38),
+       MX31_PIN_LD15           = IOMUX_PIN(0xff,  39),
+       MX31_PIN_LD14           = IOMUX_PIN(0xff,  40),
+       MX31_PIN_LD13           = IOMUX_PIN(0xff,  41),
+       MX31_PIN_LD12           = IOMUX_PIN(0xff,  42),
+       MX31_PIN_LD11           = IOMUX_PIN(0xff,  43),
+       MX31_PIN_LD10           = IOMUX_PIN(0xff,  44),
+       MX31_PIN_LD9            = IOMUX_PIN(0xff,  45),
+       MX31_PIN_LD8            = IOMUX_PIN(0xff,  46),
+       MX31_PIN_LD7            = IOMUX_PIN(0xff,  47),
+       MX31_PIN_LD6            = IOMUX_PIN(0xff,  48),
+       MX31_PIN_LD5            = IOMUX_PIN(0xff,  49),
+       MX31_PIN_LD4            = IOMUX_PIN(0xff,  50),
+       MX31_PIN_LD3            = IOMUX_PIN(0xff,  51),
+       MX31_PIN_LD2            = IOMUX_PIN(0xff,  52),
+       MX31_PIN_LD1            = IOMUX_PIN(0xff,  53),
+       MX31_PIN_LD0            = IOMUX_PIN(0xff,  54),
+};
+
+struct chan_param_mem_planar {
+       /* Word 0 */
+       u32     xv:10;
+       u32     yv:10;
+       u32     xb:12;
+
+       u32     yb:12;
+       u32     res1:2;
+       u32     nsb:1;
+       u32     lnpb:6;
+       u32     ubo_l:11;
+
+       u32     ubo_h:15;
+       u32     vbo_l:17;
+
+       u32     vbo_h:9;
+       u32     res2:3;
+       u32     fw:12;
+       u32     fh_l:8;
+
+       u32     fh_h:4;
+       u32     res3:28;
+
+       /* Word 1 */
+       u32     eba0;
+
+       u32     eba1;
+
+       u32     bpp:3;
+       u32     sl:14;
+       u32     pfs:3;
+       u32     bam:3;
+       u32     res4:2;
+       u32     npb:6;
+       u32     res5:1;
+
+       u32     sat:2;
+       u32     res6:30;
+} __attribute__ ((packed));
+
+struct chan_param_mem_interleaved {
+       /* Word 0 */
+       u32     xv:10;
+       u32     yv:10;
+       u32     xb:12;
+
+       u32     yb:12;
+       u32     sce:1;
+       u32     res1:1;
+       u32     nsb:1;
+       u32     lnpb:6;
+       u32     sx:10;
+       u32     sy_l:1;
+
+       u32     sy_h:9;
+       u32     ns:10;
+       u32     sm:10;
+       u32     sdx_l:3;
+
+       u32     sdx_h:2;
+       u32     sdy:5;
+       u32     sdrx:1;
+       u32     sdry:1;
+       u32     sdr1:1;
+       u32     res2:2;
+       u32     fw:12;
+       u32     fh_l:8;
+
+       u32     fh_h:4;
+       u32     res3:28;
+
+       /* Word 1 */
+       u32     eba0;
+
+       u32     eba1;
+
+       u32     bpp:3;
+       u32     sl:14;
+       u32     pfs:3;
+       u32     bam:3;
+       u32     res4:2;
+       u32     npb:6;
+       u32     res5:1;
+
+       u32     sat:2;
+       u32     scc:1;
+       u32     ofs0:5;
+       u32     ofs1:5;
+       u32     ofs2:5;
+       u32     ofs3:5;
+       u32     wid0:3;
+       u32     wid1:3;
+       u32     wid2:3;
+
+       u32     wid3:3;
+       u32     dec_sel:1;
+       u32     res6:28;
+} __attribute__ ((packed));
+
+union chan_param_mem {
+       struct chan_param_mem_planar            pp;
+       struct chan_param_mem_interleaved       ip;
+};
+
+static inline u32 reg_read(unsigned long reg)
+{
+       return __REG(reg);
+}
+
+static inline void reg_write(u32 value, unsigned long reg)
+{
+       __REG(reg) = value;
+}
+
+/*
+ * sdc_init_panel() - initialize a synchronous LCD panel.
+ * @width:             width of panel in pixels.
+ * @height:            height of panel in pixels.
+ * @pixel_fmt:         pixel format of buffer as FOURCC ASCII code.
+ * @return:            0 on success or negative error code on failure.
+ */
+static int sdc_init_panel(u16 width, u16 height, enum pixel_fmt pixel_fmt)
+{
+       u32 reg;
+       uint32_t old_conf;
+
+       /* Init panel size and blanking periods */
+       reg = ((H_SYNC_WIDTH - 1) << 26) |
+               ((u32)(width + H_START_WIDTH + H_END_WIDTH - 1) << 16);
+       reg_write(reg, SDC_HOR_CONF);
+
+       reg = ((V_SYNC_WIDTH - 1) << 26) | SDC_V_SYNC_WIDTH_L |
+               ((u32)(height + V_START_WIDTH + V_END_WIDTH - 1) << 16);
+       reg_write(reg, SDC_VER_CONF);
+
+       switch (PANEL_TYPE) {
+       case IPU_PANEL_SHARP_TFT:
+               reg_write(0x00FD0102L, SDC_SHARP_CONF_1);
+               reg_write(0x00F500F4L, SDC_SHARP_CONF_2);
+               reg_write(SDC_COM_SHARP | SDC_COM_TFT_COLOR, SDC_COM_CONF);
+               break;
+       case IPU_PANEL_TFT:
+               reg_write(SDC_COM_TFT_COLOR, SDC_COM_CONF);
+               break;
+       default:
+               return -EINVAL;
+       }
+
+       /* Init clocking */
+
+       /*
+        * Calculate divider: fractional part is 4 bits so simply multiple by
+        * 2^4 to get fractional part, as long as we stay under ~250MHz and on
+        * i.MX31 it (HSP_CLK) is <= 178MHz. Currently 128.267MHz
+        */
+
+       reg_write((((IF_CLK_DIV / 8) - 1) << 22) |
+                       IF_CLK_DIV, DI_DISP3_TIME_CONF);
+
+       /* DI settings */
+       old_conf = reg_read(DI_DISP_IF_CONF) & 0x78FFFFFF;
+       reg_write(old_conf | IF_CONF, DI_DISP_IF_CONF);
+
+       old_conf = reg_read(DI_DISP_SIG_POL) & 0xE0FFFFFF;
+       reg_write(old_conf | SIG_POL, DI_DISP_SIG_POL);
+
+       reg_write(fmt_cfg[pixel_fmt].b0, DI_DISP3_B0_MAP);
+       reg_write(fmt_cfg[pixel_fmt].b1, DI_DISP3_B1_MAP);
+       reg_write(fmt_cfg[pixel_fmt].b2, DI_DISP3_B2_MAP);
+       reg_write(reg_read(DI_DISP_ACC_CC) |
+                 ((fmt_cfg[pixel_fmt].acc - 1) << 12), DI_DISP_ACC_CC);
+
+       return 0;
+}
+
+static void ipu_ch_param_set_size(union chan_param_mem *params,
+                                 uint32_t pixel_fmt, uint16_t width,
+                                 uint16_t height, uint16_t stride)
+{
+       params->pp.fw           = width - 1;
+       params->pp.fh_l         = height - 1;
+       params->pp.fh_h         = (height - 1) >> 8;
+       params->pp.sl           = stride - 1;
+
+       /* See above, for further formats see the Linux driver */
+       switch (pixel_fmt) {
+       case IPU_PIX_FMT_RGB565:
+               params->ip.bpp  = 2;
+               params->ip.pfs  = 4;
+               params->ip.npb  = 7;
+               params->ip.sat  = 2;            /* SAT = 32-bit access */
+               params->ip.ofs0 = 0;            /* Red bit offset */
+               params->ip.ofs1 = 5;            /* Green bit offset */
+               params->ip.ofs2 = 11;           /* Blue bit offset */
+               params->ip.ofs3 = 16;           /* Alpha bit offset */
+               params->ip.wid0 = 4;            /* Red bit width - 1 */
+               params->ip.wid1 = 5;            /* Green bit width - 1 */
+               params->ip.wid2 = 4;            /* Blue bit width - 1 */
+               break;
+       case IPU_PIX_FMT_RGB24:
+               params->ip.bpp  = 1;            /* 24 BPP & RGB PFS */
+               params->ip.pfs  = 4;
+               params->ip.npb  = 7;
+               params->ip.sat  = 2;            /* SAT = 32-bit access */
+               params->ip.ofs0 = 16;           /* Red bit offset */
+               params->ip.ofs1 = 8;            /* Green bit offset */
+               params->ip.ofs2 = 0;            /* Blue bit offset */
+               params->ip.ofs3 = 24;           /* Alpha bit offset */
+               params->ip.wid0 = 7;            /* Red bit width - 1 */
+               params->ip.wid1 = 7;            /* Green bit width - 1 */
+               params->ip.wid2 = 7;            /* Blue bit width - 1 */
+               break;
+       default:
+               break;
+       }
+
+       params->pp.nsb = 1;
+}
+
+static void ipu_ch_param_set_buffer(union chan_param_mem *params,
+                                   void *buf0, void *buf1)
+{
+       params->pp.eba0 = (u32)buf0;
+       params->pp.eba1 = (u32)buf1;
+}
+
+static void ipu_write_param_mem(uint32_t addr, uint32_t *data,
+                               uint32_t num_words)
+{
+       for (; num_words > 0; num_words--) {
+               reg_write(addr, IPU_IMA_ADDR);
+               reg_write(*data++, IPU_IMA_DATA);
+               addr++;
+               if ((addr & 0x7) == 5) {
+                       addr &= ~0x7;   /* set to word 0 */
+                       addr += 8;      /* increment to next row */
+               }
+       }
+}
+
+static uint32_t bpp_to_pixfmt(int bpp)
+{
+       switch (bpp) {
+       case 16:
+               return IPU_PIX_FMT_RGB565;
+       default:
+               return 0;
+       }
+}
+
+static uint32_t dma_param_addr(enum ipu_channel channel)
+{
+       /* Channel Parameter Memory */
+       return 0x10000 | (channel << 4);
+}
+
+static void ipu_init_channel_buffer(enum ipu_channel channel, void *fbmem)
+{
+       union chan_param_mem params = {};
+       uint32_t reg;
+       uint32_t stride_bytes;
+
+       stride_bytes = (XRES * ((BIT_PER_PIXEL + 7) / 8) + 3) & ~3;
+
+       /* Build parameter memory data for DMA channel */
+       ipu_ch_param_set_size(&params, bpp_to_pixfmt(BIT_PER_PIXEL),
+                             XRES, YRES, stride_bytes);
+       ipu_ch_param_set_buffer(&params, fbmem, NULL);
+       params.pp.bam = 0;
+       /* Some channels (rotation) have restriction on burst length */
+
+       switch (channel) {
+       case IDMAC_SDC_0:
+               /* In original code only IPU_PIX_FMT_RGB565 was setting burst */
+               params.pp.npb = 16 - 1;
+               break;
+       default:
+               break;
+       }
+
+       ipu_write_param_mem(dma_param_addr(channel), (uint32_t *)&params, 10);
+
+       /* Disable double-buffering */
+       reg = reg_read(IPU_CHA_DB_MODE_SEL);
+       reg &= ~(1UL << channel);
+       reg_write(reg, IPU_CHA_DB_MODE_SEL);
+}
+
+static void ipu_channel_set_priority(enum ipu_channel channel,
+                                    int prio)
+{
+       u32 reg = reg_read(IDMAC_CHA_PRI);
+
+       if (prio)
+               reg |= 1UL << channel;
+       else
+               reg &= ~(1UL << channel);
+
+       reg_write(reg, IDMAC_CHA_PRI);
+}
+
+/*
+ * ipu_enable_channel() - enable an IPU channel.
+ * @channel:   channel ID.
+ * @return:    0 on success or negative error code on failure.
+ */
+static int ipu_enable_channel(enum ipu_channel channel)
+{
+       uint32_t reg;
+
+       /* Reset to buffer 0 */
+       reg_write(1UL << channel, IPU_CHA_CUR_BUF);
+
+       switch (channel) {
+       case IDMAC_SDC_0:
+               ipu_channel_set_priority(channel, 1);
+               break;
+       default:
+               break;
+       }
+
+       reg = reg_read(IDMAC_CHA_EN);
+       reg_write(reg | (1UL << channel), IDMAC_CHA_EN);
+
+       return 0;
+}
+
+static int ipu_update_channel_buffer(enum ipu_channel channel, void *buf)
+{
+       uint32_t reg;
+
+       reg = reg_read(IPU_CHA_BUF0_RDY);
+       if (reg & (1UL << channel))
+               return -EACCES;
+
+       /* 44.3.3.1.9 - Row Number 1 (WORD1, offset 0) */
+       reg_write(dma_param_addr(channel) + 0x0008UL, IPU_IMA_ADDR);
+       reg_write((u32)buf, IPU_IMA_DATA);
+
+       return 0;
+}
+
+static int idmac_tx_submit(enum ipu_channel channel, void *buf)
+{
+       int ret;
+
+       ipu_init_channel_buffer(channel, buf);
+
+
+       /* ipu_idmac.c::ipu_submit_channel_buffers() */
+       ret = ipu_update_channel_buffer(channel, buf);
+       if (ret < 0)
+               return ret;
+
+       /* ipu_idmac.c::ipu_select_buffer() */
+       /* Mark buffer 0 as ready. */
+       reg_write(1UL << channel, IPU_CHA_BUF0_RDY);
+
+
+       ret = ipu_enable_channel(channel);
+       return ret;
+}
+
+static void sdc_enable_channel(void *fbmem)
+{
+       int ret;
+       u32 reg;
+
+       ret = idmac_tx_submit(IDMAC_SDC_0, fbmem);
+
+       /* mx3fb.c::sdc_fb_init() */
+       if (ret >= 0) {
+               reg = reg_read(SDC_COM_CONF);
+               reg_write(reg | SDC_COM_BG_EN, SDC_COM_CONF);
+       }
+
+       /*
+        * Attention! Without this msleep the channel keeps generating
+        * interrupts. Next sdc_set_brightness() is going to be called
+        * from mx3fb_blank().
+        */
+       msleep(2);
+}
+
+/*
+ * mx3fb_set_par() - set framebuffer parameters and change the operating mode.
+ * @return:    0 on success or negative error code on failure.
+ */
+static int mx3fb_set_par(void)
+{
+       int ret;
+
+       ret = sdc_init_panel(XRES, YRES, PIXEL_FMT);
+       if (ret < 0)
+               return ret;
+
+       reg_write((H_START_WIDTH << 16) | V_START_WIDTH, SDC_BG_POS);
+
+       return 0;
+}
+
+/* References in this function refer to respective Linux kernel sources */
+void lcd_enable(void)
+{
+       u32 reg;
+
+       /* pcm037.c::mxc_board_init() */
+
+       /* Display Interface #3 */
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_LD0, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_LD1, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_LD2, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_LD3, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_LD4, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_LD5, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_LD6, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_LD7, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_LD8, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_LD9, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_LD10, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_LD11, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_LD12, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_LD13, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_LD14, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_LD15, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_LD16, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_LD17, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_VSYNC3, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_HSYNC, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_FPSHIFT, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_DRDY0, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_D3_REV, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_CONTRAST, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_D3_SPL, MUX_CTL_FUNC));
+       mx31_gpio_mux(IOMUX_MODE_L(MX31_PIN_D3_CLS, MUX_CTL_FUNC));
+
+
+       /* ipu_idmac.c::ipu_probe() */
+
+       /* Start the clock */
+       __REG(CCM_CGR1) = __REG(CCM_CGR1) | (3 << 22);
+
+
+       /* ipu_idmac.c::ipu_idmac_init() */
+
+       /* Service request counter to maximum - shouldn't be needed */
+       reg_write(0x00000070, IDMAC_CONF);
+
+
+       /* ipu_idmac.c::ipu_init_channel() */
+
+       /* Enable IPU sub modules */
+       reg = reg_read(IPU_CONF) | IPU_CONF_SDC_EN | IPU_CONF_DI_EN;
+       reg_write(reg, IPU_CONF);
+
+
+       /* mx3fb.c::init_fb_chan() */
+
+       /* set Display Interface clock period */
+       reg_write(0x00100010L, DI_HSP_CLK_PER);
+       /* Might need to trigger HSP clock change - see 44.3.3.8.5 */
+
+
+       /* mx3fb.c::sdc_set_brightness() */
+
+       /* This might be board-specific */
+       reg_write(0x03000000UL | 255 << 16, SDC_PWM_CTRL);
+
+
+       /* mx3fb.c::sdc_set_global_alpha() */
+
+       /* Use global - not per-pixel - Alpha-blending */
+       reg = reg_read(SDC_GW_CTRL) & 0x00FFFFFFL;
+       reg_write(reg | ((uint32_t) 0xff << 24), SDC_GW_CTRL);
+
+       reg = reg_read(SDC_COM_CONF);
+       reg_write(reg | SDC_COM_GLB_A, SDC_COM_CONF);
+
+
+       /* mx3fb.c::sdc_set_color_key() */
+
+       /* Disable colour-keying for background */
+       reg = reg_read(SDC_COM_CONF) &
+               ~(SDC_COM_GWSEL | SDC_COM_KEY_COLOR_G);
+       reg_write(reg, SDC_COM_CONF);
+
+
+       mx3fb_set_par();
+
+       sdc_enable_channel(lcd_base);
+
+       /*
+        * Linux driver calls sdc_set_brightness() here again,
+        * once is enough for us
+        */
+}
+
+void lcd_ctrl_init(void *lcdbase)
+{
+       u32 mem_len = XRES * YRES * BIT_PER_PIXEL / 8;
+       /*
+        * We rely on lcdbase being a physical address, i.e., either MMU off,
+        * or 1-to-1 mapping. Might want to add some virt2phys here.
+        */
+       if (!lcdbase)
+               return;
+
+       memset(lcdbase, 0, mem_len);
+}
+
+ulong calc_fbsize(void)
+{
+       return ((panel_info.vl_col * panel_info.vl_row *
+               NBITS(panel_info.vl_bpix)) / 8) + PAGE_SIZE;
+}
+
+int overwrite_console(void)
+{
+       /* Keep stdout / stderr on serial, our LCD is for splashscreen only */
+       return 1;
+}
diff --git a/drivers/video/s6e63d6.c b/drivers/video/s6e63d6.c
new file mode 100644 (file)
index 0000000..d163506
--- /dev/null
@@ -0,0 +1,76 @@
+/*
+ * Copyright (C) 2009
+ * Guennadi Liakhovetski, DENX Software Engineering, <lg@denx.de>
+ *
+ * See file CREDITS for list of people who contributed to this
+ * project.
+ *
+ * This program is free software; you can redistribute it and/or
+ * modify it under the terms of the GNU General Public License as
+ * published by the Free Software Foundation; either version 2 of
+ * the License, or (at your option) any later version.
+ *
+ * This program is distributed in the hope that it will be useful,
+ * but WITHOUT ANY WARRANTY; without even the implied warranty of
+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
+ * GNU General Public License for more details.
+ *
+ * You should have received a copy of the GNU General Public License
+ * along with this program; if not, write to the Free Software
+ * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
+ * MA 02111-1307 USA
+ */
+#include <common.h>
+#include <spi.h>
+#include <s6e63d6.h>
+
+/*
+ * Each transfer is performed as:
+ * 1. chip-select active
+ * 2. send 8-bit start code
+ * 3. send 16-bit data
+ * 4. chip-select inactive
+ */
+static int send_word(struct s6e63d6 *data, u8 rs, u16 word)
+{
+       /*
+        * The start byte looks like (binary):
+        * 01110<ID><RS><R/W>
+        * RS is 0 for index or 1 for data, and R/W is 0 for write.
+        */
+       u32 buf8 = 0x70 | data->id | (rs & 2);
+       u32 buf16 = cpu_to_le16(word);
+       u32 buf_in;
+       int err;
+
+       err = spi_xfer(data->slave, 8, &buf8, &buf_in, SPI_XFER_BEGIN);
+       if (err)
+               return err;
+
+       return spi_xfer(data->slave, 16, &buf16, &buf_in, SPI_XFER_END);
+}
+
+/* Index and param differ in Register Select bit */
+int s6e63d6_index(struct s6e63d6 *data, u8 idx)
+{
+       return send_word(data, 0, idx);
+}
+
+int s6e63d6_param(struct s6e63d6 *data, u16 param)
+{
+       return send_word(data, 2, param);
+}
+
+int s6e63d6_init(struct s6e63d6 *data)
+{
+       if (data->id != 0 && data->id != 4) {
+               printf("s6e63d6: invalid ID %u\n", data->id);
+               return 1;
+       }
+
+       data->slave = spi_setup_slave(data->bus, data->cs, 100000, SPI_MODE_3);
+       if (!data->slave)
+               return 1;
+
+       return 0;
+}
index 3cdaa024787f6c74edfa855327a362ee0bde2fd4..a8a05c873de2dbe9cea449ac557e4c4eea6353f6 100644 (file)
 #define MUX_CTL_CSPI2_SS0      0x85
 #define MUX_CTL_CSPI2_SS1      0x86
 #define MUX_CTL_CSPI2_SS2      0x87
+#define MUX_CTL_CSPI1_SS2      0x88
+#define MUX_CTL_CSPI1_SCLK     0x89
+#define MUX_CTL_CSPI1_SPI_RDY  0x8a
 #define MUX_CTL_CSPI2_MOSI     0x8b
+#define MUX_CTL_CSPI1_MOSI     0x8c
+#define MUX_CTL_CSPI1_MISO     0x8d
+#define MUX_CTL_CSPI1_SS0      0x8e
+#define MUX_CTL_CSPI1_SS1      0x8f
 
 /*
  * Helper macros for the MUX_[contact name]__[pin function] macros
        IOMUX_MODE(MUX_CTL_CSPI2_SPI_RDY, MUX_CTL_FUNC)
 #define MUX_CSPI2_SCLK__CSPI2_CLK IOMUX_MODE(MUX_CTL_CSPI2_SCLK, MUX_CTL_FUNC)
 
+#define MUX_CSPI1_SS0__CSPI1_SS0_B IOMUX_MODE(MUX_CTL_CSPI1_SS0, MUX_CTL_FUNC)
+#define MUX_CSPI1_SS1__CSPI1_SS1_B IOMUX_MODE(MUX_CTL_CSPI1_SS1, MUX_CTL_FUNC)
+#define MUX_CSPI1_SS2__CSPI1_SS2_B IOMUX_MODE(MUX_CTL_CSPI1_SS2, MUX_CTL_FUNC)
+#define MUX_CSPI1_MOSI__CSPI1_MOSI IOMUX_MODE(MUX_CTL_CSPI1_MOSI, MUX_CTL_FUNC)
+#define MUX_CSPI1_MISO__CSPI1_MISO IOMUX_MODE(MUX_CTL_CSPI1_MISO, MUX_CTL_FUNC)
+#define MUX_CSPI1_SPI_RDY__CSPI1_DATAREADY_B \
+       IOMUX_MODE(MUX_CTL_CSPI1_SPI_RDY, MUX_CTL_FUNC)
+#define MUX_CSPI1_SCLK__CSPI1_CLK IOMUX_MODE(MUX_CTL_CSPI1_SCLK, MUX_CTL_FUNC)
+
 #define MUX_CSPI2_MOSI__I2C2_SCL IOMUX_MODE(MUX_CTL_CSPI2_MOSI, MUX_CTL_ALT1)
 #define MUX_CSPI2_MISO__I2C2_SDA IOMUX_MODE(MUX_CTL_CSPI2_MISO, MUX_CTL_ALT1)
 
index 0552c27ce655d7facb6cdff93f0433c8c82dfaa8..1d475dde7ef4f33eba7a7f1996160051bc67b79b 100644 (file)
 extern u32 mx31_get_ipg_clk(void);
 extern void mx31_gpio_mux(unsigned long mode);
 
+enum mx31_gpio_direction {
+       MX31_GPIO_DIRECTION_IN,
+       MX31_GPIO_DIRECTION_OUT,
+};
+
+#ifdef CONFIG_MX31_GPIO
+extern int mx31_gpio_direction(unsigned int gpio,
+                              enum mx31_gpio_direction direction);
+extern void mx31_gpio_set(unsigned int gpio, unsigned int value);
+#else
+static inline int mx31_gpio_direction(unsigned int gpio,
+                                     enum mx31_gpio_direction direction)
+{
+       return 1;
+}
+static inline void mx31_gpio_set(unsigned int gpio, unsigned int value)
+{
+}
+#endif
+
 #endif /* __ASM_ARCH_MX31_H */
index f0d28ee05f335ebdc87123f4bdf2b992143c112a..2dd9e92f8782116545f6d26b3f03c59e785dca8d 100644 (file)
 #undef CONFIG_JFFS2_CMDLINE
 #define CONFIG_JFFS2_DEV       "nor0"
 
+/* EET platform additions */
+#ifdef CONFIG_IMX31_PHYCORE_EET
+#define BOARD_LATE_INIT
+
+#define CONFIG_MX31_GPIO                       1
+
+#define CONFIG_HARD_SPI                                1
+#define CONFIG_MXC_SPI                         1
+#define CONFIG_CMD_SPI
+
+#define CONFIG_S6E63D6                         1
+
+#define CONFIG_LCD                             1
+#define CONFIG_VIDEO_MX3                       1
+#define CONFIG_SYS_WHITE_ON_BLACK              1
+#define LCD_BPP                                        LCD_COLOR8
+#define        CONFIG_SYS_CONSOLE_OVERWRITE_ROUTINE    1
+#define CONFIG_SYS_CONSOLE_IS_IN_ENV           1
+
+#define        CONFIG_SPLASH_SCREEN                    1
+#define CONFIG_CMD_BMP                         1
+#endif
+
 #endif /* __CONFIG_H */
index 512221e9c46869d3fbe7b8909bfb15e0ab75ffec..f054cac05f7e60b5732e25b32252e4b5e1e44972 100644 (file)
@@ -148,14 +148,6 @@ typedef struct vidinfo {
 
 extern vidinfo_t panel_info;
 
-#elif defined(CONFIG_MCC200)
-typedef struct vidinfo {
-       ushort  vl_col;         /* Number of columns (i.e. 160) */
-       ushort  vl_row;         /* Number of rows (i.e. 100) */
-
-       u_char  vl_bpix;        /* Bits per pixel, 0 = 1 */
-} vidinfo_t;
-
 #elif defined(CONFIG_ATMEL_LCD)
 
 typedef struct vidinfo {
@@ -183,6 +175,19 @@ typedef struct vidinfo {
 
 extern vidinfo_t panel_info;
 
+#else
+
+typedef struct vidinfo {
+       ushort  vl_col;         /* Number of columns (i.e. 160) */
+       ushort  vl_row;         /* Number of rows (i.e. 100) */
+
+       u_char  vl_bpix;        /* Bits per pixel, 0 = 1 */
+
+       ushort  *cmap;          /* Pointer to the colormap */
+
+       void    *priv;          /* Pointer to driver-specific data */
+} vidinfo_t;
+
 #endif /* CONFIG_MPC823, CONFIG_PXA250 or CONFIG_MCC200 or CONFIG_ATMEL_LCD */
 
 /* Video functions */
diff --git a/include/s6e63d6.h b/include/s6e63d6.h
new file mode 100644 (file)
index 0000000..9f17fc0
--- /dev/null
@@ -0,0 +1,37 @@
+/*
+ * Copyright (C) 2009
+ * Guennadi Liakhovetski, DENX Software Engineering, <lg@denx.de>
+ *
+ * See file CREDITS for list of people who contributed to this
+ * project.
+ *
+ * This program is free software; you can redistribute it and/or
+ * modify it under the terms of the GNU General Public License as
+ * published by the Free Software Foundation; either version 2 of
+ * the License, or (at your option) any later version.
+ *
+ * This program is distributed in the hope that it will be useful,
+ * but WITHOUT ANY WARRANTY; without even the implied warranty of
+ * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
+ * GNU General Public License for more details.
+ *
+ * You should have received a copy of the GNU General Public License
+ * along with this program; if not, write to the Free Software
+ * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
+ * MA 02111-1307 USA
+ */
+#ifndef _S6E63D6_H_
+#define _S6E63D6_H_
+
+struct s6e63d6 {
+       unsigned int bus;
+       unsigned int cs;
+       unsigned int id;
+       struct spi_slave *slave;
+};
+
+extern int s6e63d6_init(struct s6e63d6 *data);
+extern int s6e63d6_index(struct s6e63d6 *data, u8 idx);
+extern int s6e63d6_param(struct s6e63d6 *data, u16 param);
+
+#endif