ARM: sunxi: Document registers in PSCI code
authorChen-Yu Tsai <wens@csie.org>
Thu, 28 May 2015 13:25:29 +0000 (21:25 +0800)
committerHans de Goede <hdegoede@redhat.com>
Fri, 29 May 2015 11:46:36 +0000 (13:46 +0200)
The PSCI CPU_ON code accesses quite a few registers. Document
their names to make it easier to cross reference.

Also explain "lock cpu" and "unlock cpu" as enabling/disabling
debug access.

Signed-off-by: Chen-Yu Tsai <wens@csie.org>
Acked-by: Hans de Goede <hdegoede@redhat.com>
Signed-off-by: Hans de Goede <hdegoede@redhat.com>
arch/arm/cpu/armv7/sunxi/psci.S

index 7ec0500facae309d9f70c1ae37fe720cacf2b972..bbfeec8ba8b8a4857043d546808a38428d55166f 100644 (file)
@@ -165,12 +165,12 @@ psci_cpu_on:
        str     r6, [r5]        @ Reset CPU
 
        @ l1 invalidate
-       ldr     r6, [r0, #0x184]
+       ldr     r6, [r0, #0x184] @ CPUCFG_GEN_CTRL_REG
        bic     r6, r6, r4
        str     r6, [r0, #0x184]
 
-       @ Lock CPU
-       ldr     r6, [r0, #0x1e4]
+       @ Lock CPU (Disable external debug access)
+       ldr     r6, [r0, #0x1e4] @ CPUCFG_DBG_CTL1_REG
        bic     r6, r6, r4
        str     r6, [r0, #0x1e4]
 
@@ -178,13 +178,13 @@ psci_cpu_on:
        movw    r6, #0x1ff
        movt    r6, #0
 1:     lsrs    r6, r6, #1
-       str     r6, [r0, #0x1b0]
+       str     r6, [r0, #0x1b0] @ CPU1_PWR_CLAMP
        bne     1b
 
        timer_wait r1, TEN_MS
 
        @ Clear power gating
-       ldr     r6, [r0, #0x1b4]
+       ldr     r6, [r0, #0x1b4] @ CPU1_PWROFF_REG
        bic     r6, r6, #1
        str     r6, [r0, #0x1b4]
 
@@ -192,8 +192,8 @@ psci_cpu_on:
        mov     r6, #3
        str     r6, [r5]
 
-       @ Unlock CPU
-       ldr     r6, [r0, #0x1e4]
+       @ Unlock CPU (Enable external debug access)
+       ldr     r6, [r0, #0x1e4] @ CPUCFG_DBG_CTL1_REG
        orr     r6, r6, r4
        str     r6, [r0, #0x1e4]