Adjust configuration of XENIAX board
authorWolfgang Denk <wd@pollux.denx.de>
Thu, 4 Aug 2005 17:45:01 +0000 (19:45 +0200)
committerWolfgang Denk <wd@pollux.denx.de>
Thu, 4 Aug 2005 17:45:01 +0000 (19:45 +0200)
(chip select and GPIO required for USB operation)

CHANGELOG
include/configs/xaeniax.h

index e4651e7fcc08a80298c877beb1155d03e9a74ca9..48c6ef877ac8c84bd1b394b340d6644c18d21a5c 100644 (file)
--- a/CHANGELOG
+++ b/CHANGELOG
@@ -2,6 +2,9 @@
 Changes for U-Boot 1.1.3:
 ======================================================================
 
+* Adjust configuration of XENIAX board
+  (chip select and GPIO required for USB operation)
+
 * Fix typos in cpu/85xx/start.S which caused DataTLB exception to be
   routed to the Watchdog handler
   Patch by Eugene Surovegin, 18 Jun 2005
index 386ce0539b496873ac6439d762bc9c5a45bfd062..103976283013a937dcc704bfcf5a7871d09ce662 100644 (file)
  * GP30 == SDATA_OUT is 0
  * GP81 == NSSPCLK   is 0
  */
-#define CFG_GPCR0_VAL          0x40C31868
+#define CFG_GPCR0_VAL          0x40C31848
 #define CFG_GPCR1_VAL          0x00000000
 #define CFG_GPCR2_VAL          0x00020000
 
  * [14:12] 010  - RRR2: CS deselect to CS time: 2*(2*MemClk) = 40 ns
  * [11:08] 0010 - RDN2: Address to data valid in bursts: (2+1)*MemClk = 30 ns
  * [07:04] 0110 - RDF2: Address for first access: (6+1)*MemClk = 70 ns
- * [03]    0    - 32 Bit bus width
+ * [03]    1    - 16 Bit bus width
  * [02:00] 100  - variable latency I/O
  */
-#define CFG_MSC1_VAL           0x1224A264
+#define CFG_MSC1_VAL           0x1224A26C
 
 /* This is the configuration for nCS4/5 -> LAN
  * configuration for nCS5: