arm: omap: fix MPU DPLL divisor for 800MHz clock
authorDario Binacchi <dariobin@libero.it>
Tue, 3 Dec 2019 19:55:03 +0000 (20:55 +0100)
committerLokesh Vutla <lokeshvutla@ti.com>
Mon, 20 Jan 2020 04:40:29 +0000 (10:10 +0530)
In locked condition CLKOUT = CLKINP * [M / (N + 1)].

Signed-off-by: Dario Binacchi <dariobin@libero.it>
Signed-off-by: Lokesh Vutla <lokeshvutla@ti.com>
arch/arm/mach-omap2/am33xx/clock_am33xx.c

index 32cdf63e3dff71bb937b79d3ffe4ad4b50a26167..f2cd4966071b30cc181fe398d53843689a71d5ea 100644 (file)
@@ -77,7 +77,7 @@ const struct dpll_params dpll_mpu_opp[NUM_CRYSTAL_FREQ][NUM_OPPS] = {
                {-1, -1, -1, -1, -1, -1, -1},   /* OPP RESERVED */
                {25, 0, 1, -1, -1, -1, -1},     /* OPP 100 */
                {30, 0, 1, -1, -1, -1, -1},     /* OPP 120 */
-               {100, 3, 1, -1, -1, -1, -1},    /* OPP TB */
+               {100, 2, 1, -1, -1, -1, -1},    /* OPP TB */
                {125, 2, 1, -1, -1, -1, -1}     /* OPP NT */
        },
        {       /* 25 MHz */