ARM: DRA7: Add support for IO delay configuration
[oweals/u-boot.git] / arch / arm / include / asm / arch-mx6 / mx6sl_pins.h
index 9ded3d851cd6648fe967649e3d094d9602313b97..6ba1034b2e3cabbf39aa957e86f109016171615d 100644 (file)
@@ -31,7 +31,12 @@ enum {
        MX6_PAD_SD2_DAT1__USDHC2_DAT1                           = IOMUX_PAD(0x0568, 0x0260, 0, 0x0000, 0, 0),
        MX6_PAD_SD2_DAT2__USDHC2_DAT2                           = IOMUX_PAD(0x056C, 0x0264, 0, 0x0000, 0, 0),
        MX6_PAD_SD2_DAT3__USDHC2_DAT3                           = IOMUX_PAD(0x0570, 0x0268, 0, 0x0000, 0, 0),
+       MX6_PAD_SD2_DAT4__USDHC2_DAT4                           = IOMUX_PAD(0X0574, 0X026C, 0, 0X0000, 0, 0),
+       MX6_PAD_SD2_DAT5__USDHC2_DAT5                           = IOMUX_PAD(0X0578, 0X0270, 0, 0X0000, 0, 0),
+       MX6_PAD_SD2_DAT6__USDHC2_DAT6                           = IOMUX_PAD(0X057C, 0X0274, 0, 0X0000, 0, 0),
+       MX6_PAD_SD2_DAT7__USDHC2_DAT7                           = IOMUX_PAD(0X0580, 0X0278, 0, 0X0000, 0, 0),
        MX6_PAD_SD2_DAT7__GPIO_5_0                                      = IOMUX_PAD(0x0580, 0x0278, 5, 0x0000, 0, 0),
+       MX6_PAD_SD2_RST__USDHC2_RST                             = IOMUX_PAD(0x0584, 0x027C, 0, 0x0000, 0, 0),
        MX6_PAD_SD3_CLK__USDHC3_CLK                                     = IOMUX_PAD(0x0588, 0x0280, 0, 0x0000, 0, 0),
        MX6_PAD_SD3_CMD__USDHC3_CMD                                     = IOMUX_PAD(0x058C, 0x0284, 0, 0x0000, 0, 0),
        MX6_PAD_SD3_DAT0__USDHC3_DAT0                           = IOMUX_PAD(0x0590, 0x0288, 0, 0x0000, 0, 0),
@@ -58,5 +63,10 @@ enum {
 
        MX6_PAD_KEY_COL4__USB_USBOTG1_PWR                       = IOMUX_PAD(0x0484, 0x017C, 6, 0x0000, 0, 0),
        MX6_PAD_KEY_COL5__USB_USBOTG2_PWR                       = IOMUX_PAD(0x0488, 0x0180, 6, 0x0000, 0, 0),
+
+       MX6_PAD_I2C1_SDA__I2C1_SDA                              = IOMUX_PAD(0x0450, 0x0160, 0x10, 0x0720, 2, 0),
+       MX6_PAD_I2C1_SDA__GPIO_3_13                             = IOMUX_PAD(0x0450, 0x0160, 5, 0x0000, 0, 0),
+       MX6_PAD_I2C1_SCL__I2C1_SCL                              = IOMUX_PAD(0x044C, 0x015C, 0x10, 0x071C, 2, 0),
+       MX6_PAD_I2C1_SCL__GPIO_3_12                             = IOMUX_PAD(0x044C, 0x015C, 5, 0x0000, 0, 0),
 };
 #endif /* __ASM_ARCH_MX6_MX6SL_PINS_H__ */