i.MX6: define bitfields for CHSCCDR register
[oweals/u-boot.git] / MAINTAINERS
index e76f71cf50b5ed47b75b2ad8d8f50c76bb37ab3d..f9cfa5a80537c82cbf9e31fc96c93e82a91bc151 100644 (file)
@@ -179,7 +179,6 @@ Thomas Frieden <ThomasF@hyperion-entertainment.com>
 
 Matthias Fuchs <matthias.fuchs@esd-electronics.com>
 
-       ADCIOP          IOP480 (PPC401)
        APC405          PPC405GP
        AR405           PPC405GP
        ASH405          PPC405EP
@@ -190,7 +189,6 @@ Matthias Fuchs <matthias.fuchs@esd-electronics.com>
        CPCI405AB       PPC405GP
        CPCI405DT       PPC405GP
        CPCIISER4       PPC405GP
-       DASA_SIM        IOP480 (PPC401)
        DP405           PPC405EP
        DU405           PPC405GP
        DU440           PPC440EPx
@@ -456,10 +454,6 @@ Heiko Schocher <hs@denx.de>
        uc101           MPC5200
        ve8313          MPC8313
 
-Peter De Schrijver <p2@mind.be>
-
-       ML2             PPC4xx
-
 Andre Schwarz <andre.schwarz@matrix-vision.de>
 
        mergerbox       MPC8377
@@ -656,6 +650,7 @@ Fabio Estevam <fabio.estevam@freescale.com>
        mx31pdk         i.MX31
        mx53ard         i.MX53
        mx53smd         i.MX53
+       mx6qsabresd     i.MX6Q
 
 Daniel Gorsulowski <daniel.gorsulowski@esd.eu>
 
@@ -836,7 +831,7 @@ Sricharan R <r.sricharan@ti.com>
 Thierry Reding <thierry.reding@avionic-design.de>
 
        plutux          Tegra20 (ARM7 & A9 Dual Core)
-       medcom          Tegra20 (ARM7 & A9 Dual Core)
+       medcom-wide     Tegra20 (ARM7 & A9 Dual Core)
        tec             Tegra20 (ARM7 & A9 Dual Core)
 
 Christian Riesch <christian.riesch@omicron.at>