Allow S1 button to be controlled using gpio-keys
[librecmc/librecmc.git] / target / linux / rb532 / files / arch / mips / rb500 / devices.c
1 /*
2  *  RouterBoard 500 Platform devices
3  *
4  *  Copyright (C) 2006 Felix Fietkau <nbd@openwrt.org>
5  *  Copyright (C) 2007 Florian Fainelli <florian@openwrt.org>
6  *
7  *  This program is free software; you can redistribute it and/or modify
8  *  it under the terms of the GNU General Public License as published by
9  *  the Free Software Foundation; either version 2 of the License, or
10  *  (at your option) any later version.
11  *
12  *  This program is distributed in the hope that it will be useful,
13  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
14  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
15  *  GNU General Public License for more details.
16  */
17 #include <linux/kernel.h>
18 #include <linux/init.h>
19 #include <linux/ctype.h>
20 #include <linux/string.h>
21 #include <linux/platform_device.h>
22 #include <linux/mtd/nand.h>
23 #include <linux/mtd/mtd.h>
24 #include <linux/mtd/partitions.h>
25 #include <linux/gpio_keys.h>
26 #include <linux/input.h>
27
28 #include <asm/bootinfo.h>
29
30 #include <asm/rc32434/rc32434.h>
31 #include <asm/rc32434/dma.h>
32 #include <asm/rc32434/dma_v.h>
33 #include <asm/rc32434/eth.h>
34 #include <asm/rc32434/rb.h>
35
36 #define ETH0_DMA_RX_IRQ         GROUP1_IRQ_BASE + 0
37 #define ETH0_DMA_TX_IRQ         GROUP1_IRQ_BASE + 1
38 #define ETH0_RX_OVR_IRQ         GROUP3_IRQ_BASE + 9
39 #define ETH0_TX_UND_IRQ         GROUP3_IRQ_BASE + 10
40
41 #define ETH0_RX_DMA_ADDR  (DMA0_PhysicalAddress + 0*DMA_CHAN_OFFSET)
42 #define ETH0_TX_DMA_ADDR  (DMA0_PhysicalAddress + 1*DMA_CHAN_OFFSET)
43
44 /* NAND definitions */
45 #define MEM32(x) *((volatile unsigned *) (x))
46
47 #define GPIO_RDY (1 << 0x08)
48 #define GPIO_WPX (1 << 0x09)
49 #define GPIO_ALE (1 << 0x0a)
50 #define GPIO_CLE (1 << 0x0b)
51
52 extern char* board_type;
53
54 static struct resource korina_dev0_res[] = {
55         {
56                 .name = "korina_regs",
57                 .start = ETH0_PhysicalAddress,
58                 .end = ETH0_PhysicalAddress + sizeof(ETH_t),
59                 .flags = IORESOURCE_MEM,
60          }, {
61                 .name = "korina_rx",
62                 .start = ETH0_DMA_RX_IRQ,
63                 .end = ETH0_DMA_RX_IRQ,
64                 .flags = IORESOURCE_IRQ
65         }, {
66                 .name = "korina_tx",
67                 .start = ETH0_DMA_TX_IRQ,
68                 .end = ETH0_DMA_TX_IRQ,
69                 .flags = IORESOURCE_IRQ
70         }, {
71                 .name = "korina_ovr",
72                 .start = ETH0_RX_OVR_IRQ,
73                 .end = ETH0_RX_OVR_IRQ,
74                 .flags = IORESOURCE_IRQ
75         }, {
76                 .name = "korina_und",
77                 .start = ETH0_TX_UND_IRQ,
78                 .end = ETH0_TX_UND_IRQ,
79                 .flags = IORESOURCE_IRQ
80         }, {
81                 .name = "korina_dma_rx",
82                 .start = ETH0_RX_DMA_ADDR,
83                 .end = ETH0_RX_DMA_ADDR + DMA_CHAN_OFFSET - 1,
84                 .flags = IORESOURCE_MEM,
85          }, {
86                 .name = "korina_dma_tx",
87                 .start = ETH0_TX_DMA_ADDR,
88                 .end = ETH0_TX_DMA_ADDR + DMA_CHAN_OFFSET - 1,
89                 .flags = IORESOURCE_MEM,
90          }
91 };
92
93 static struct korina_device korina_dev0_data = {
94         .name = "korina0",
95         .mac = {0xde, 0xca, 0xff, 0xc0, 0xff, 0xee}
96 };
97
98 static struct platform_device korina_dev0 = {
99         .id = 0,
100         .name = "korina",
101         .dev.platform_data = &korina_dev0_data,
102         .resource = korina_dev0_res,
103         .num_resources = ARRAY_SIZE(korina_dev0_res),
104 };
105
106 #define CF_GPIO_NUM 13
107
108 static struct resource cf_slot0_res[] = {
109         {
110                 .name = "cf_membase",
111                 .flags = IORESOURCE_MEM
112         }, {
113                 .name = "cf_irq",
114                 .start = (8 + 4 * 32 + CF_GPIO_NUM),    /* 149 */
115                 .end = (8 + 4 * 32 + CF_GPIO_NUM),
116                 .flags = IORESOURCE_IRQ
117         }
118 };
119
120 static struct cf_device cf_slot0_data = {
121         .gpio_pin = 13
122 };
123
124 static struct platform_device cf_slot0 = {
125         .id = 0,
126         .name = "rb500-cf",
127         .dev.platform_data = &cf_slot0_data,
128         .resource = cf_slot0_res,
129         .num_resources = ARRAY_SIZE(cf_slot0_res),
130 };
131
132 /* Resources and device for NAND.  There is no data needed and no irqs, so just define the memory used. */
133 int rb500_dev_ready(struct mtd_info *mtd)
134 {
135         return MEM32(IDT434_REG_BASE + GPIOD) & GPIO_RDY;
136 }
137
138 void rb500_cmd_ctrl(struct mtd_info *mtd, int cmd, unsigned int ctrl)
139 {
140         struct nand_chip *chip = mtd->priv;
141         unsigned char orbits, nandbits;
142
143         if (ctrl & NAND_CTRL_CHANGE) {
144
145                 orbits = (ctrl & NAND_CLE) << 1;
146                 orbits |= (ctrl & NAND_ALE) >> 1;
147
148                 nandbits = (~ctrl & NAND_CLE) << 1;
149                 nandbits |= (~ctrl & NAND_ALE) >> 1;
150
151                 changeLatchU5(orbits, nandbits);
152         }
153         if (cmd != NAND_CMD_NONE)
154                 writeb(cmd, chip->IO_ADDR_W);
155 }
156
157 static struct resource nand_slot0_res[] = {
158         [0] = {
159                 .name = "nand_membase",
160                 .flags = IORESOURCE_MEM
161         }
162 };
163
164 struct platform_nand_data rb500_nand_data = {
165         .ctrl.dev_ready = rb500_dev_ready,
166         .ctrl.cmd_ctrl  = rb500_cmd_ctrl,
167 };
168
169 static struct platform_device nand_slot0 = {
170         .name = "gen_nand",
171         .id = -1,
172         .resource = nand_slot0_res,
173         .num_resources = ARRAY_SIZE(nand_slot0_res),
174         .dev.platform_data = &rb500_nand_data,
175 };
176
177 static struct mtd_partition rb500_partition_info[] = {
178         {
179                 .name = "Routerboard NAND boot",
180                 .offset = 0,
181                 .size = 4 * 1024 * 1024,
182         }, {
183                 .name = "rootfs",
184                 .offset = MTDPART_OFS_NXTBLK,
185                 .size = MTDPART_SIZ_FULL,
186         }
187 };
188
189 static struct platform_device rb500_led = {
190         .name = "rb500-led",
191         .id = 0,
192 };
193
194 static struct gpio_keys_button rb500_gpio_btn[] = {
195         {
196                 .gpio = 1,
197                 .code = BTN_0,
198                 .desc = "S1",
199                 .active_low = 1,
200         }
201 };
202
203 static struct gpio_keys_platform_data rb500_gpio_btn_data = {
204         .buttons = rb500_gpio_btn,
205         .nbuttons = ARRAY_SIZE(rb500_gpio_btn),
206 };
207
208 static struct platform_device rb500_button = {
209         .name   = "gpio-keys",
210         .id     = -1,
211         .dev    = {
212                 .platform_data = &rb500_gpio_btn_data,
213         }
214 };
215
216 static struct platform_device *rb500_devs[] = {
217         &korina_dev0,
218         &nand_slot0,
219         &cf_slot0,
220         &rb500_led,
221         &rb500_button
222 };
223
224 static void __init parse_mac_addr(char *macstr)
225 {
226         int i, j;
227         unsigned char result, value;
228
229         for (i = 0; i < 6; i++) {
230                 result = 0;
231
232                 if (i != 5 && *(macstr + 2) != ':')
233                         return;
234
235                 for (j = 0; j < 2; j++) {
236                         if (isxdigit(*macstr)
237                             && (value =
238                                 isdigit(*macstr) ? *macstr -
239                                 '0' : toupper(*macstr) - 'A' + 10) < 16) {
240                                 result = result * 16 + value;
241                                 macstr++;
242                         } else
243                                 return;
244                 }
245
246                 macstr++;
247                 korina_dev0_data.mac[i] = result;
248         }
249 }
250
251
252 /* DEVICE CONTROLLER 1 */
253 #define CFG_DC_DEV1 (void*)0xb8010010
254 #define CFG_DC_DEV2 (void*)0xb8010020
255 #define CFG_DC_DEVBASE    0x0
256 #define CFG_DC_DEVMASK    0x4
257 #define CFG_DC_DEVC       0x8
258 #define CFG_DC_DEVTC      0xC
259
260 /* NAND definitions */
261 #define NAND_CHIP_DELAY 25
262
263 static void __init rb500_nand_setup(void)
264 {
265         switch (mips_machtype) {
266         case MACH_MIKROTIK_RB532A:
267                 changeLatchU5(LO_FOFF | LO_CEX, LO_ULED | LO_ALE | LO_CLE | LO_WPX);
268                 break;
269         default:
270                 changeLatchU5(LO_WPX | LO_FOFF | LO_CEX, LO_ULED | LO_ALE | LO_CLE);
271                 break;
272         }
273
274         /* Setup NAND specific settings */
275         rb500_nand_data.chip.nr_chips = 1;
276         rb500_nand_data.chip.nr_partitions = ARRAY_SIZE(rb500_partition_info);
277         rb500_nand_data.chip.partitions = rb500_partition_info;
278         rb500_nand_data.chip.chip_delay = NAND_CHIP_DELAY;
279         rb500_nand_data.chip.options = NAND_NO_AUTOINCR;
280 }
281
282
283 static int __init plat_setup_devices(void)
284 {
285         /* Look for the CF card reader */
286         if (!readl(CFG_DC_DEV1 + CFG_DC_DEVMASK))
287                 rb500_devs[1] = NULL;
288         else {
289                 cf_slot0_res[0].start =
290                     readl(CFG_DC_DEV1 + CFG_DC_DEVBASE);
291                 cf_slot0_res[0].end = cf_slot0_res[0].start + 0x1000;
292         }
293
294         /* Read the NAND resources from the device controller */
295         nand_slot0_res[0].start = readl(CFG_DC_DEV2 + CFG_DC_DEVBASE);
296         nand_slot0_res[0].end = nand_slot0_res[0].start + 0x1000;
297
298         /* Initialise the NAND device */
299         rb500_nand_setup();
300
301         return platform_add_devices(rb500_devs, ARRAY_SIZE(rb500_devs));
302 }
303
304 static int __init setup_kmac(char *s)
305 {
306         printk("korina mac = %s\n", s);
307         parse_mac_addr(s);
308         return 0;
309 }
310
311 __setup("kmac=", setup_kmac);
312
313 arch_initcall(plat_setup_devices);