missing header file changes, and fix mtu value
[librecmc/librecmc.git] / target / linux / ramips / files / drivers / net / ramips_eth.h
1 /*
2  *   This program is free software; you can redistribute it and/or modify
3  *   it under the terms of the GNU General Public License as published by
4  *   the Free Software Foundation; version 2 of the License
5  *
6  *   This program is distributed in the hope that it will be useful,
7  *   but WITHOUT ANY WARRANTY; without even the implied warranty of
8  *   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
9  *   GNU General Public License for more details.
10  *
11  *   You should have received a copy of the GNU General Public License
12  *   along with this program; if not, write to the Free Software
13  *   Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307, USA.
14  *
15  *   based on Ralink SDK3.3
16  *   Copyright (C) 2009 John Crispin <blogic@openwrt.org>
17  */
18
19 #ifndef RAMIPS_ETH_H
20 #define RAMIPS_ETH_H
21
22 #include <linux/mii.h>
23 #include <linux/interrupt.h>
24 #include <linux/netdevice.h>
25
26 #define NUM_RX_DESC     256
27 #define NUM_TX_DESC     256
28
29 #define RAMIPS_DELAY_EN_INT                             0x80
30 #define RAMIPS_DELAY_MAX_INT                    0x04
31 #define RAMIPS_DELAY_MAX_TOUT                   0x04
32 #define RAMIPS_DELAY_CHAN                               (((RAMIPS_DELAY_EN_INT | RAMIPS_DELAY_MAX_INT) << 8) | RAMIPS_DELAY_MAX_TOUT)
33 #define RAMIPS_DELAY_INIT                               ((RAMIPS_DELAY_CHAN << 16) | RAMIPS_DELAY_CHAN)
34 #define RAMIPS_PSE_FQFC_CFG_INIT                0x80504000
35
36 /* interrupt bitd */
37 #define RAMIPS_CNT_PPE_AF                               BIT(31)
38 #define RAMIPS_CNT_GDM_AF                               BIT(29)
39 #define RAMIPS_PSE_P2_FC                                BIT(26)
40 #define RAMIPS_PSE_BUF_DROP                             BIT(24)
41 #define RAMIPS_GDM_OTHER_DROP                   BIT(23)
42 #define RAMIPS_PSE_P1_FC                                BIT(22)
43 #define RAMIPS_PSE_P0_FC                                BIT(21)
44 #define RAMIPS_PSE_FQ_EMPTY                             BIT(20)
45 #define RAMIPS_GE1_STA_CHG                              BIT(18)
46 #define RAMIPS_TX_COHERENT                              BIT(17)
47 #define RAMIPS_RX_COHERENT                              BIT(16)
48 #define RAMIPS_TX_DONE_INT3                             BIT(11)
49 #define RAMIPS_TX_DONE_INT2                             BIT(10)
50 #define RAMIPS_TX_DONE_INT1                             BIT(9)
51 #define RAMIPS_TX_DONE_INT0                             BIT(8)
52 #define RAMIPS_RX_DONE_INT0                             BIT(2)
53 #define RAMIPS_TX_DLY_INT                               BIT(1)
54 #define RAMIPS_RX_DLY_INT                               BIT(0)
55
56 /* registers */
57 #define RAMIPS_FE_OFFSET                                0x0000
58 #define RAMIPS_GDMA_OFFSET                              0x0020
59 #define RAMIPS_PSE_OFFSET                               0x0040
60 #define RAMIPS_GDMA2_OFFSET                             0x0060
61 #define RAMIPS_CDMA_OFFSET                              0x0080
62 #define RAMIPS_PDMA_OFFSET                              0x0100
63 #define RAMIPS_PPE_OFFSET                               0x0200
64 #define RAMIPS_CMTABLE_OFFSET                   0x0400
65 #define RAMIPS_POLICYTABLE_OFFSET               0x1000
66
67 #define RAMIPS_MDIO_ACCESS                              (RAMIPS_FE_OFFSET + 0x00)
68 #define RAMIPS_MDIO_CFG                                 (RAMIPS_FE_OFFSET + 0x04)
69 #define RAMIPS_FE_GLO_CFG                               (RAMIPS_FE_OFFSET + 0x08)
70 #define RAMIPS_FE_RST_GL                                (RAMIPS_FE_OFFSET + 0x0C)
71 #define RAMIPS_FE_INT_STATUS                    (RAMIPS_FE_OFFSET + 0x10)
72 #define RAMIPS_FE_INT_ENABLE                    (RAMIPS_FE_OFFSET + 0x14)
73 #define RAMIPS_MDIO_CFG2                                (RAMIPS_FE_OFFSET + 0x18)
74 #define RAMIPS_FOC_TS_T                                 (RAMIPS_FE_OFFSET + 0x1C)
75
76 #define RAMIPS_GDMA1_FWD_CFG                    (RAMIPS_GDMA_OFFSET + 0x00)
77 #define RAMIPS_GDMA1_SCH_CFG                    (RAMIPS_GDMA_OFFSET + 0x04)
78 #define RAMIPS_GDMA1_SHPR_CFG                   (RAMIPS_GDMA_OFFSET + 0x08)
79 #define RAMIPS_GDMA1_MAC_ADRL                   (RAMIPS_GDMA_OFFSET + 0x0C)
80 #define RAMIPS_GDMA1_MAC_ADRH                   (RAMIPS_GDMA_OFFSET + 0x10)
81
82 #define RAMIPS_GDMA2_FWD_CFG                    (RAMIPS_GDMA2_OFFSET + 0x00)
83 #define RAMIPS_GDMA2_SCH_CFG                    (RAMIPS_GDMA2_OFFSET + 0x04)
84 #define RAMIPS_GDMA2_SHPR_CFG                   (RAMIPS_GDMA2_OFFSET + 0x08)
85 #define RAMIPS_GDMA2_MAC_ADRL                   (RAMIPS_GDMA2_OFFSET + 0x0C)
86 #define RAMIPS_GDMA2_MAC_ADRH                   (RAMIPS_GDMA2_OFFSET + 0x10)
87
88 #define RAMIPS_PSE_FQ_CFG                               (RAMIPS_PSE_OFFSET + 0x00)
89 #define RAMIPS_CDMA_FC_CFG                              (RAMIPS_PSE_OFFSET + 0x04)
90 #define RAMIPS_GDMA1_FC_CFG                             (RAMIPS_PSE_OFFSET + 0x08)
91 #define RAMIPS_GDMA2_FC_CFG                             (RAMIPS_PSE_OFFSET + 0x0C)
92
93 #define RAMIPS_CDMA_CSG_CFG                             (RAMIPS_CDMA_OFFSET + 0x00)
94 #define RAMIPS_CDMA_SCH_CFG                             (RAMIPS_CDMA_OFFSET + 0x04)
95
96 #define RAMIPS_PDMA_GLO_CFG                             (RAMIPS_PDMA_OFFSET + 0x00)
97 #define RAMIPS_PDMA_RST_CFG                             (RAMIPS_PDMA_OFFSET + 0x04)
98 #define RAMIPS_PDMA_SCH_CFG                             (RAMIPS_PDMA_OFFSET + 0x08)
99 #define RAMIPS_DLY_INT_CFG                              (RAMIPS_PDMA_OFFSET + 0x0C)
100 #define RAMIPS_TX_BASE_PTR0                             (RAMIPS_PDMA_OFFSET + 0x10)
101 #define RAMIPS_TX_MAX_CNT0                              (RAMIPS_PDMA_OFFSET + 0x14)
102 #define RAMIPS_TX_CTX_IDX0                              (RAMIPS_PDMA_OFFSET + 0x18)
103 #define RAMIPS_TX_DTX_IDX0                              (RAMIPS_PDMA_OFFSET + 0x1C)
104 #define RAMIPS_TX_BASE_PTR1                             (RAMIPS_PDMA_OFFSET + 0x20)
105 #define RAMIPS_TX_MAX_CNT1                              (RAMIPS_PDMA_OFFSET + 0x24)
106 #define RAMIPS_TX_CTX_IDX1                              (RAMIPS_PDMA_OFFSET + 0x28)
107 #define RAMIPS_TX_DTX_IDX1                              (RAMIPS_PDMA_OFFSET + 0x2C)
108 #define RAMIPS_TX_BASE_PTR2                             (RAMIPS_PDMA_OFFSET + 0x40)
109 #define RAMIPS_TX_MAX_CNT2                              (RAMIPS_PDMA_OFFSET + 0x44)
110 #define RAMIPS_TX_CTX_IDX2                              (RAMIPS_PDMA_OFFSET + 0x48)
111 #define RAMIPS_TX_DTX_IDX2                              (RAMIPS_PDMA_OFFSET + 0x4C)
112 #define RAMIPS_TX_BASE_PTR3                             (RAMIPS_PDMA_OFFSET + 0x50)
113 #define RAMIPS_TX_MAX_CNT3                              (RAMIPS_PDMA_OFFSET + 0x54)
114 #define RAMIPS_TX_CTX_IDX3                              (RAMIPS_PDMA_OFFSET + 0x58)
115 #define RAMIPS_TX_DTX_IDX3                              (RAMIPS_PDMA_OFFSET + 0x5C)
116 #define RAMIPS_RX_BASE_PTR0                             (RAMIPS_PDMA_OFFSET + 0x30)
117 #define RAMIPS_RX_MAX_CNT0                              (RAMIPS_PDMA_OFFSET + 0x34)
118 #define RAMIPS_RX_CALC_IDX0                             (RAMIPS_PDMA_OFFSET + 0x38)
119 #define RAMIPS_RX_DRX_IDX0                              (RAMIPS_PDMA_OFFSET + 0x3C)
120 #define RAMIPS_RX_BASE_PTR1                             (RAMIPS_PDMA_OFFSET + 0x40)
121 #define RAMIPS_RX_MAX_CNT1                              (RAMIPS_PDMA_OFFSET + 0x44)
122 #define RAMIPS_RX_CALC_IDX1                             (RAMIPS_PDMA_OFFSET + 0x48)
123 #define RAMIPS_RX_DRX_IDX1                              (RAMIPS_PDMA_OFFSET + 0x4C)
124
125 /* uni-cast port */
126 #define RAMIPS_GDM1_ICS_EN                              (0x1 << 22)
127 #define RAMIPS_GDM1_TCS_EN                              (0x1 << 21)
128 #define RAMIPS_GDM1_UCS_EN                              (0x1 << 20)
129 #define RAMIPS_GDM1_JMB_EN                              (0x1 << 19)
130 #define RAMIPS_GDM1_STRPCRC                             (0x1 << 16)
131 #define RAMIPS_GDM1_UFRC_P_CPU                  (0 << 12)
132 #define RAMIPS_GDM1_UFRC_P_GDMA1                (1 << 12)
133 #define RAMIPS_GDM1_UFRC_P_PPE                  (6 << 12)
134
135 /* checksums */
136 #define RAMIPS_ICS_GEN_EN                               BIT(2)
137 #define RAMIPS_UCS_GEN_EN                               BIT(1)
138 #define RAMIPS_TCS_GEN_EN                               BIT(0)
139
140 /* dma rimg */
141 #define RAMIPS_PST_DRX_IDX0                             BIT(16)
142 #define RAMIPS_PST_DTX_IDX3                             BIT(3)
143 #define RAMIPS_PST_DTX_IDX2                             BIT(2)
144 #define RAMIPS_PST_DTX_IDX1                             BIT(1)
145 #define RAMIPS_PST_DTX_IDX0                             BIT(0)
146
147 #define RAMIPS_TX_WB_DDONE                              BIT(6)
148 #define RAMIPS_RX_DMA_BUSY                              BIT(3)
149 #define RAMIPS_TX_DMA_BUSY                              BIT(1)
150 #define RAMIPS_RX_DMA_EN                                BIT(2)
151 #define RAMIPS_TX_DMA_EN                                BIT(0)
152
153 #define RAMIPS_PDMA_SIZE_4DWORDS                (0<<4)
154 #define RAMIPS_PDMA_SIZE_8DWORDS                (1<<4)
155 #define RAMIPS_PDMA_SIZE_16DWORDS               (2<<4)
156
157 #define RAMIPS_US_CYC_CNT_MASK                  0xff
158 #define RAMIPS_US_CYC_CNT_SHIFT                 0x8
159 #define RAMIPS_US_CYC_CNT_DIVISOR               1000000
160
161 #define RX_DMA_PLEN0(x)                                 ((x >> 16) & 0x3fff)
162 #define RX_DMA_LSO                                              BIT(30)
163 #define RX_DMA_DONE                                             BIT(31)
164 struct ramips_rx_dma {
165         unsigned int rxd1;
166         unsigned int rxd2;
167         unsigned int rxd3;
168         unsigned int rxd4;
169 };
170
171 #define TX_DMA_PLEN0_MASK                               ((0x3fff) << 16)
172 #define TX_DMA_PLEN0(x)                                 ((x & 0x3fff) << 16)
173 #define TX_DMA_LSO                                              BIT(30)
174 #define TX_DMA_DONE                                             BIT(31)
175 #define TX_DMA_QN(x)                                    (x << 16)
176 #define TX_DMA_PN(x)                                    (x << 24)
177 #define TX_DMA_QN_MASK                                  TX_DMA_QN(0x7)
178 #define TX_DMA_PN_MASK                                  TX_DMA_PN(0x7)
179 struct ramips_tx_dma {
180         unsigned int txd1;
181         unsigned int txd2;
182         unsigned int txd3;
183         unsigned int txd4;
184 };
185
186 struct raeth_priv
187 {
188         unsigned int                    phy_rx;
189         struct tasklet_struct   rx_tasklet;
190         struct ramips_rx_dma    *rx;
191         struct sk_buff                  *rx_skb[NUM_RX_DESC];
192
193         unsigned int                    phy_tx;
194         struct tasklet_struct   tx_housekeeping_tasklet;
195         struct ramips_tx_dma    *tx;
196         struct sk_buff                  *tx_skb[NUM_RX_DESC];
197
198         unsigned int                    skb_free_idx;
199
200         spinlock_t                              page_lock;
201         struct ramips_eth_platform_data *plat;
202 };
203
204 #endif