add selection of console driver for ifxmips
[oweals/openwrt.git] / target / linux / ifxmips / files / include / asm-mips / ifxmips / ifxmips.h
1 /*
2  *   This program is free software; you can redistribute it and/or modify
3  *   it under the terms of the GNU General Public License as published by
4  *   the Free Software Foundation; either version 2 of the License, or
5  *   (at your option) any later version.
6  *
7  *   This program is distributed in the hope that it will be useful,
8  *   but WITHOUT ANY WARRANTY; without even the implied warranty of
9  *   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
10  *   GNU General Public License for more details.
11  *
12  *   You should have received a copy of the GNU General Public License
13  *   along with this program; if not, write to the Free Software
14  *   Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307, USA.
15  *
16  *   Copyright (C) 2005 infineon
17  *   Copyright (C) 2007 John Crispin <blogic@openwrt.org> 
18  *
19  */
20 #ifndef _IFXMIPS_H__
21 #define _IFXMIPS_H__
22
23
24 /*------------ GENERAL */
25
26 #define BOARD_SYSTEM_TYPE               "IFXMIPS"
27
28 #define IOPORT_RESOURCE_START   0x10000000
29 #define IOPORT_RESOURCE_END             0xffffffff
30 #define IOMEM_RESOURCE_START    0x10000000
31 #define IOMEM_RESOURCE_END              0xffffffff
32
33 #define IFXMIPS_FLASH_START     0x10000000
34 #define IFXMIPS_FLASH_MAX       0x2000000
35
36
37 /*------------ ASC0 */
38
39 #define IFXMIPS_ASC0_BASE_ADDR          (KSEG1 + 0x1E400C00)
40 #define IFXMIPS_ASC1_BASE_OFFSET        ((0x1E100C00 - 0x1E400C00) / sizeof(u32))
41
42 /* FIFO status register */
43 #define IFXMIPS_ASC0_FSTAT              ((u32*)(IFXMIPS_ASC0_BASE_ADDR + 0x0048))
44 #define ASCFSTAT_TXFFLMASK              0x3F00
45 #define ASCFSTAT_TXFFLOFF               8
46
47 /* ASC1 transmit buffer */
48 #define IFXMIPS_ASC0_TBUF               ((u32*)(IFXMIPS_ASC0_BASE_ADDR + 0x0020))
49
50 /* channel operating modes */
51 #define ASCOPT_CSIZE                    0x3
52 #define ASCOPT_CS7                              0x1
53 #define ASCOPT_CS8                              0x2
54 #define ASCOPT_PARENB                   0x4
55 #define ASCOPT_STOPB                    0x8
56 #define ASCOPT_PARODD                   0x0
57 #define ASCOPT_CREAD                    0x20
58
59 /* hardware modified control register */
60 #define IFXMIPS_ASC0_WHBSTATE   ((u32*)(IFXMIPS_ASC0_BASE_ADDR + 0x0018))
61
62 /* receive buffer register */
63 #define IFXMIPS_ASC0_RBUF               ((u32*)(IFXMIPS_ASC0_BASE_ADDR + 0x0024))
64
65 /* status register */
66 #define IFXMIPS_ASC0_STATE              ((u32*)(IFXMIPS_ASC0_BASE_ADDR + 0x0014))
67
68 /* interrupt control */
69 #define IFXMIPS_ASC0_IRNCR              ((u32*)(IFXMIPS_ASC0_BASE_ADDR + 0x00F8))
70
71 #define ASC_IRNCR_TIR                   0x4
72 #define ASC_IRNCR_RIR                   0x2
73 #define ASC_IRNCR_EIR                   0x4
74
75 /* clock control */
76 #define IFXMIPS_ASC0_CLC                        ((u32*)(IFXMIPS_ASC0_BASE_ADDR + 0x0000))
77
78 #define IFXMIPS_ASC0_CLC_DISS   0x2
79
80 /* port input select register */
81 #define IFXMIPS_ASC0_PISEL              ((u32*)(IFXMIPS_ASC0_BASE_ADDR + 0x0004))
82
83 /* tx fifo */
84 #define IFXMIPS_ASC0_TXFCON             ((u32*)(IFXMIPS_ASC0_BASE_ADDR + 0x0044))
85
86 /* rx fifo */
87 #define IFXMIPS_ASC0_RXFCON             ((u32*)(IFXMIPS_ASC0_BASE_ADDR + 0x0040))
88
89 /* control */
90 #define IFXMIPS_ASC0_CON                        ((u32*)(IFXMIPS_ASC0_BASE_ADDR + 0x0010))
91
92 /* timer reload */
93 #define IFXMIPS_ASC0_BG                 ((u32*)(IFXMIPS_ASC0_BASE_ADDR + 0x0050))
94
95 /* int enable */
96 #define IFXMIPS_ASC0_IRNREN             ((u32*)(IFXMIPS_ASC0_BASE_ADDR + 0x00F4))
97
98 #define ASC_IRNREN_RX_BUF               0x8
99 #define ASC_IRNREN_TX_BUF               0x4
100 #define ASC_IRNREN_ERR                  0x2
101 #define ASC_IRNREN_TX                   0x1
102
103
104 /*------------ RCU */
105
106 #define IFXMIPS_RCU_BASE_ADDR   0xBF203000
107
108 /* reset request */
109 #define IFXMIPS_RCU_REQ                 ((u32*)(IFXMIPS_RCU_BASE_ADDR + 0x0010))
110 #define IFXMIPS_RST_ALL                 0x40000000
111
112 #define IFXMIPS_RCU_RST_REQ_DFE (1 << 7)
113 #define IFXMIPS_RCU_RST_REQ_AFE (1 << 11)
114 #define IFXMIPS_RCU_RST_REQ_ARC_JTAG    (1 << 20)
115
116 /*------------ MCD */
117
118 #define IFXMIPS_MCD_BASE_ADDR   (KSEG1 + 0x1F106000)
119
120 /* chip id */
121 #define IFXMIPS_MCD_CHIPID              ((u32*)(IFXMIPS_MCD_BASE_ADDR + 0x0028))
122
123
124 /*------------ GPTU */
125
126 #define IFXMIPS_GPTU_BASE_ADDR  0xB8000300
127
128 /* clock control register */
129 #define IFXMIPS_GPTU_GPT_CLC            ((u32*)(IFXMIPS_GPTU_BASE_ADDR + 0x0000))
130
131 /* captur reload register */
132 #define IFXMIPS_GPTU_GPT_CAPREL ((u32*)(IFXMIPS_GPTU_BASE_ADDR + 0x0030))
133
134 /* timer 6 control register */
135 #define IFXMIPS_GPTU_GPT_T6CON  ((u32*)(IFXMIPS_GPTU_BASE_ADDR + 0x0020))
136
137
138 /*------------ EBU */
139
140 #define IFXMIPS_EBU_BASE_ADDR   0xBE105300
141
142 /* bus configuration register */
143 #define IFXMIPS_EBU_BUSCON0             ((u32*)(IFXMIPS_EBU_BASE_ADDR + 0x0060))
144 #define IFXMIPS_EBU_PCC_CON             ((u32*)(IFXMIPS_EBU_BASE_ADDR + 0x0090))
145 #define IFXMIPS_EBU_PCC_IEN             ((u32*)(IFXMIPS_EBU_BASE_ADDR + 0x00A4))
146 #define IFXMIPS_EBU_PCC_ISTAT   ((u32*)(IFXMIPS_EBU_BASE_ADDR + 0x00A0))
147
148
149 /*------------ CGU */
150
151 #define IFXMIPS_CGU_BASE_ADDR   0xBF103000
152
153 /* clock mux */
154 #define IFXMIPS_CGU_SYS                 ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x0010))
155 #define IFXMIPS_CGU_IFCCR               ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x0018))
156 #define IFXMIPS_CGU_PCICR               ((u32*)(IFXMIPS_CGU_BASE_ADDR + 0x0034))
157
158 #define CLOCK_60M                               60000000
159 #define CLOCK_83M                               83333333
160 #define CLOCK_111M                              111111111
161 #define CLOCK_133M                              133333333
162 #define CLOCK_167M                              166666667
163 #define CLOCK_333M                              333333333
164
165
166 /*------------ CGU */
167
168 #define IFXMIPS_PMU_BASE_ADDR   (KSEG1 + 0x1F102000)
169
170 #define IFXMIPS_PMU_PWDCR               ((u32*)(IFXMIPS_PMU_BASE_ADDR + 0x001C))
171 #define IFXMIPS_PMU_PWDSR               ((u32*)(IFXMIPS_PMU_BASE_ADDR + 0x0020))
172
173
174 /*------------ ICU */
175
176 #define IFXMIPS_ICU_BASE_ADDR   0xBF880200
177
178
179 #define IFXMIPS_ICU_IM0_ISR             ((u32*)(IFXMIPS_ICU_BASE_ADDR + 0x0000))
180 #define IFXMIPS_ICU_IM0_IER             ((u32*)(IFXMIPS_ICU_BASE_ADDR + 0x0008))
181 #define IFXMIPS_ICU_IM0_IOSR            ((u32*)(IFXMIPS_ICU_BASE_ADDR + 0x0010))
182 #define IFXMIPS_ICU_IM0_IRSR            ((u32*)(IFXMIPS_ICU_BASE_ADDR + 0x0018))
183 #define IFXMIPS_ICU_IM0_IMR             ((u32*)(IFXMIPS_ICU_BASE_ADDR + 0x0020))
184
185 #define IFXMIPS_ICU_IM1_ISR             ((u32*)(IFXMIPS_ICU_BASE_ADDR + 0x0028))
186
187 #define IFXMIPS_ICU_OFFSET              (IFXMIPS_ICU_IM1_ISR - IFXMIPS_ICU_IM0_ISR)
188
189
190 /*------------ ETOP */
191
192 #define IFXMIPS_PPE32_BASE_ADDR 0xBE180000
193
194 #define ETHERNET_PACKET_DMA_BUFFER_SIZE         0x600
195
196 #define IFXMIPS_PPE32_MEM_MAP   ((u32*)(IFXMIPS_PPE32_BASE_ADDR + 0x10000))
197 #define IFXMIPS_PPE32_SRST              ((u32*)(IFXMIPS_PPE32_BASE_ADDR + 0x10080))
198
199 #define MII_MODE 1
200 #define REV_MII_MODE 2
201
202 /* mdio access */
203 #define IFXMIPS_PPE32_MDIO_ACC  ((u32*)(IFXMIPS_PPE32_MEM_MAP + 0x1804))
204
205 #define MDIO_ACC_REQUEST                0x80000000
206 #define MDIO_ACC_READ                   0x40000000
207 #define MDIO_ACC_ADDR_MASK              0x1f
208 #define MDIO_ACC_ADDR_OFFSET    0x15
209 #define MDIO_ACC_REG_MASK               0xff
210 #define MDIO_ACC_REG_OFFSET             0x10
211 #define MDIO_ACC_VAL_MASK               0xffff
212
213 /* configuration */
214 #define IFXMIPS_PPE32_CFG               ((u32*)(IFXMIPS_PPE32_MEM_MAP + 0x1808))
215
216 #define PPE32_MII_MASK                  0xfffffffc
217 #define PPE32_MII_NORMAL                0x8
218 #define PPE32_MII_REVERSE               0xe
219
220 /* packet length */
221 #define IFXMIPS_PPE32_IG_PLEN_CTRL      ((u32*)(IFXMIPS_PPE32_MEM_MAP + 0x1820))
222
223 #define PPE32_PLEN_OVER                 0x5ee
224 #define PPE32_PLEN_UNDER                0x400000
225
226 /* enet */
227 #define IFXMIPS_PPE32_ENET_MAC_CFG      ((u32*)(IFXMIPS_PPE32_MEM_MAP + 0x1840))
228
229 #define PPE32_CGEN                              0x800
230
231
232 /*------------ DMA */
233 #define IFXMIPS_DMA_BASE_ADDR   0xBE104100
234
235 #define IFXMIPS_DMA_CS                  ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x18))
236 #define IFXMIPS_DMA_CIE                 ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x2C))
237 #define IFXMIPS_DMA_IRNEN               ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0xf4))
238 #define IFXMIPS_DMA_CCTRL               ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x1C))
239 #define IFXMIPS_DMA_CIS                 ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x28))
240 #define IFXMIPS_DMA_CDLEN               ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x24))
241 #define IFXMIPS_DMA_PS                  ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x40))
242 #define IFXMIPS_DMA_PCTRL               ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x44))
243 #define IFXMIPS_DMA_CTRL                        ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x10))
244 #define IFXMIPS_DMA_CPOLL               ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x14))
245 #define IFXMIPS_DMA_CDBA                        ((u32*)(IFXMIPS_DMA_BASE_ADDR + 0x20))
246
247
248 /*------------ PCI */
249 #define PCI_CR_PR_BASE_ADDR             (KSEG1 + 0x1E105400)
250
251 #define PCI_CR_FCI_ADDR_MAP0    ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00C0))
252 #define PCI_CR_FCI_ADDR_MAP1    ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00C4))
253 #define PCI_CR_FCI_ADDR_MAP2    ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00C8))
254 #define PCI_CR_FCI_ADDR_MAP3    ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00CC))
255 #define PCI_CR_FCI_ADDR_MAP4    ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00D0))
256 #define PCI_CR_FCI_ADDR_MAP5    ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00D4))
257 #define PCI_CR_FCI_ADDR_MAP6    ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00D8))
258 #define PCI_CR_FCI_ADDR_MAP7    ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00DC))
259 #define PCI_CR_CLK_CTRL                 ((u32*)(PCI_CR_PR_BASE_ADDR + 0x0000))
260 #define PCI_CR_PCI_MOD                  ((u32*)(PCI_CR_PR_BASE_ADDR + 0x0030))
261 #define PCI_CR_PC_ARB                   ((u32*)(PCI_CR_PR_BASE_ADDR + 0x0080))
262 #define PCI_CR_FCI_ADDR_MAP11hg ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00E4))
263 #define PCI_CR_BAR11MASK                ((u32*)(PCI_CR_PR_BASE_ADDR + 0x0044))
264 #define PCI_CR_BAR12MASK                ((u32*)(PCI_CR_PR_BASE_ADDR + 0x0048))
265 #define PCI_CR_BAR13MASK                ((u32*)(PCI_CR_PR_BASE_ADDR + 0x004C))
266 #define PCI_CS_BASE_ADDR1               ((u32*)(PCI_CS_PR_BASE_ADDR + 0x0010))
267 #define PCI_CR_PCI_ADDR_MAP11   ((u32*)(PCI_CR_PR_BASE_ADDR + 0x0064))
268 #define PCI_CR_FCI_BURST_LENGTH ((u32*)(PCI_CR_PR_BASE_ADDR + 0x00E8))
269 #define PCI_CR_PCI_EOI                  ((u32*)(PCI_CR_PR_BASE_ADDR + 0x002C))
270
271 #define PCI_CS_PR_BASE_ADDR             (KSEG1 + 0x17000000)
272
273 #define PCI_CS_STS_CMD                  ((u32*)(PCI_CS_PR_BASE_ADDR + 0x0004))
274
275 #define PCI_MASTER0_REQ_MASK_2BITS      8
276 #define PCI_MASTER1_REQ_MASK_2BITS      10
277 #define PCI_MASTER2_REQ_MASK_2BITS      12
278 #define INTERNAL_ARB_ENABLE_BIT         0
279
280
281 /*------------ WDT */
282
283 #define IFXMIPS_WDT_BASE_ADDR   (KSEG1 + 0x1F880000)
284
285 #define IFXMIPS_BIU_WDT_CR              ((u32*)(IFXMIPS_WDT_BASE_ADDR + 0x03F0))
286 #define IFXMIPS_BIU_WDT_SR              ((u32*)(IFXMIPS_WDT_BASE_ADDR + 0x03F8))
287
288 #define IFXMIPS_BIU_WDT_CR_GEN                          (1 << 31)
289 #define IFXMIPS_BIU_WDT_CR_DSEN                         (1 << 30)
290 #define IFXMIPS_BIU_WDT_CR_LPEN                         (1 << 29)
291
292 #define IFXMIPS_BIU_WDT_CR_CLKDIV_GET(value) (((value) >> 24) & ((1 << 2) - 1))
293 #define IFXMIPS_BIU_WDT_CR_PWL_GET(value)       (((value) >> 26) & ((1 << 2) - 1))
294 #define IFXMIPS_BIU_WDT_CR_PWL_SET(value)       ((((1 << 2) - 1) & (value)) << 26)
295 #define IFXMIPS_BIU_WDT_CR_PW_SET(value)                (((( 1 << 8) - 1) & (value)) << 16)
296 #define IFXMIPS_BIU_WDT_CR_CLKDIV_SET(value)    (((( 1 << 2) - 1) & (value)) << 24)
297 #define IFXMIPS_BIU_WDT_CR_RELOAD_SET(value)    (((( 1 << 16) - 1) & (value)) << 0)
298
299
300 /*------------ LED */
301
302 #define IFXMIPS_LED_BASE_ADDR   (KSEG1 + 0x1E100BB0)
303 #define IFXMIPS_LED_CON0                        ((u32*)(IFXMIPS_LED_BASE_ADDR + 0x0000))
304 #define IFXMIPS_LED_CON1                        ((u32*)(IFXMIPS_LED_BASE_ADDR + 0x0004))
305 #define IFXMIPS_LED_CPU0                        ((u32*)(IFXMIPS_LED_BASE_ADDR + 0x0008))
306 #define IFXMIPS_LED_CPU1                        ((u32*)(IFXMIPS_LED_BASE_ADDR + 0x000C))
307 #define IFXMIPS_LED_AR                  ((u32*)(IFXMIPS_LED_BASE_ADDR + 0x0010))
308
309 #define LED_CON0_SWU                    (1 << 31)
310 #define LED_CON0_AD1                    (1 << 25)
311 #define LED_CON0_AD0                    (1 << 24)
312
313 #define IFXMIPS_LED_2HZ          (0)
314 #define IFXMIPS_LED_4HZ          (1 << 23)
315 #define IFXMIPS_LED_8HZ          (2 << 23)
316 #define IFXMIPS_LED_10HZ         (3 << 23)
317 #define IFXMIPS_LED_MASK         (0xf << 23)
318
319 #define IFXMIPS_LED_UPD_SRC_FPI  (1 << 31)
320 #define IFXMIPS_LED_UPD_MASK     (3 << 30)
321 #define IFXMIPS_LED_ADSL_SRC            (3 << 24)
322
323 #define IFXMIPS_LED_GROUP0              (1 << 0)
324 #define IFXMIPS_LED_GROUP1              (1 << 1)
325 #define IFXMIPS_LED_GROUP2              (1 << 2)
326
327 #define IFXMIPS_LED_RISING              0
328 #define IFXMIPS_LED_FALLING             (1 << 26)
329 #define IFXMIPS_LED_EDGE_MASK   (1 << 26)
330
331
332 /*------------ GPIO */
333
334 #define IFXMIPS_GPIO_BASE_ADDR  (0xBE100B00)
335
336 #define IFXMIPS_GPIO_P0_OUT             ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0010))
337 #define IFXMIPS_GPIO_P1_OUT             ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0040))
338 #define IFXMIPS_GPIO_P0_IN              ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0014))
339 #define IFXMIPS_GPIO_P1_IN              ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0044))
340 #define IFXMIPS_GPIO_P0_DIR             ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0018))
341 #define IFXMIPS_GPIO_P1_DIR             ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0048))
342 #define IFXMIPS_GPIO_P0_ALTSEL0 ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x001C))
343 #define IFXMIPS_GPIO_P1_ALTSEL0 ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x004C))
344 #define IFXMIPS_GPIO_P0_ALTSEL1 ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0020))
345 #define IFXMIPS_GPIO_P1_ALTSEL1 ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0050))
346 #define IFXMIPS_GPIO_P0_OD              ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0024))
347 #define IFXMIPS_GPIO_P1_OD              ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0054))
348 #define IFXMIPS_GPIO_P0_STOFF   ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0028))
349 #define IFXMIPS_GPIO_P1_STOFF   ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0058))
350 #define IFXMIPS_GPIO_P0_PUDSEL  ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x002C))
351 #define IFXMIPS_GPIO_P1_PUDSEL  ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x005C))
352 #define IFXMIPS_GPIO_P0_PUDEN   ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0030))
353 #define IFXMIPS_GPIO_P1_PUDEN   ((u32*)(IFXMIPS_GPIO_BASE_ADDR + 0x0060))
354
355
356 /*------------ SSC */
357
358 #define IFXMIPS_SSC_BASE_ADDR   (KSEG1 + 0x1e100800)
359
360
361 #define IFXMIPS_SSC_CLC                 ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0000))
362 #define IFXMIPS_SSC_IRN                 ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x00F4))
363 #define IFXMIPS_SSC_SFCON               ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0060))
364 #define IFXMIPS_SSC_WHBGPOSTAT  ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0078))
365 #define IFXMIPS_SSC_STATE       ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0014))
366 #define IFXMIPS_SSC_WHBSTATE    ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0018))
367 #define IFXMIPS_SSC_FSTAT               ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0038))
368 #define IFXMIPS_SSC_ID                  ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0008))
369 #define IFXMIPS_SSC_TB                  ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0020))
370 #define IFXMIPS_SSC_RXFCON              ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0030))
371 #define IFXMIPS_SSC_TXFCON              ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0034))
372 #define IFXMIPS_SSC_CON                 ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0010))
373 #define IFXMIPS_SSC_GPOSTAT             ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0074))
374 #define IFXMIPS_SSC_RB                  ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0024))
375 #define IFXMIPS_SSC_RXCNT               ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0084))
376 #define IFXMIPS_SSC_GPOCON              ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0070))
377 #define IFXMIPS_SSC_BR                  ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0040))
378 #define IFXMIPS_SSC_RXREQ               ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0080))
379 #define IFXMIPS_SSC_SFSTAT              ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0064))
380 #define IFXMIPS_SSC_RXCNT               ((u32*)(IFXMIPS_SSC_BASE_ADDR + 0x0084))
381
382
383 /*------------ MEI */
384
385 #define IFXMIPS_MEI_BASE_ADDR   (0xBE116000)
386
387 #define MEI_DATA_XFR                    ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0000))
388 #define MEI_VERSION                             ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0004))
389 #define MEI_ARC_GP_STAT                 ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0008))
390 #define MEI_DATA_XFR_STAT               ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x000C))
391 #define MEI_XFR_ADDR                    ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0010))
392 #define MEI_MAX_WAIT                    ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0014))
393 #define MEI_TO_ARC_INT                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0018))
394 #define ARC_TO_MEI_INT                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x001C))
395 #define ARC_TO_MEI_INT_MASK             ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0020))
396 #define MEI_DEBUG_WAD                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0024))
397 #define MEI_DEBUG_RAD                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0028))
398 #define MEI_DEBUG_DATA                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x002C))
399 #define MEI_DEBUG_DEC                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0030))
400 #define MEI_CONFIG                              ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0034))
401 #define MEI_RST_CONTROL                 ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0038))
402 #define MEI_DBG_MASTER                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x003C))
403 #define MEI_CLK_CONTROL                 ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0040))
404 #define MEI_BIST_CONTROL                ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0044))
405 #define MEI_BIST_STAT                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0048))
406 #define MEI_XDATA_BASE_SH               ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x004c))
407 #define MEI_XDATA_BASE                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0050))
408 #define MEI_XMEM_BAR_BASE               ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0054))
409 #define MEI_XMEM_BAR0                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0054))
410 #define MEI_XMEM_BAR1                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0058))
411 #define MEI_XMEM_BAR2                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x005C))
412 #define MEI_XMEM_BAR3                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0060))
413 #define MEI_XMEM_BAR4                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0064))
414 #define MEI_XMEM_BAR5                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0068))
415 #define MEI_XMEM_BAR6                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x006C))
416 #define MEI_XMEM_BAR7                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0070))
417 #define MEI_XMEM_BAR8                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0074))
418 #define MEI_XMEM_BAR9                   ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0078))
419 #define MEI_XMEM_BAR10                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x007C))
420 #define MEI_XMEM_BAR11                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0080))
421 #define MEI_XMEM_BAR12                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0084))
422 #define MEI_XMEM_BAR13                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0088))
423 #define MEI_XMEM_BAR14                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x008C))
424 #define MEI_XMEM_BAR15                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0090))
425 #define MEI_XMEM_BAR16                  ((u32*)(IFXMIPS_MEI_BASE_ADDR + 0x0094))
426
427
428 /*------------ FUSE */
429
430 #define IFXMIPS_FUSE_BASE_ADDR  (KSEG1 + 0x1F107354)
431
432
433 /*------------ MPS */
434
435 #define IFXMIPS_MPS_BASE_ADDR   (KSEG1 + 0x1F107000)
436
437 #define IFXMIPS_MPS_CHIPID              ((u32*)(IFXMIPS_MPS_BASE_ADDR + 0x0344))
438
439 #endif