ar71xx: add AR933X GMAC register defines
[oweals/openwrt.git] / target / linux / ar71xx / files / arch / mips / include / asm / mach-ar71xx / ar71xx.h
1 /*
2  *  Atheros AR71xx SoC specific definitions
3  *
4  *  Copyright (C) 2010-2011 Jaiganesh Narayanan <jnarayanan@atheros.com>
5  *  Copyright (C) 2008-2009 Gabor Juhos <juhosg@openwrt.org>
6  *  Copyright (C) 2008 Imre Kaloz <kaloz@openwrt.org>
7  *
8  *  Parts of this file are based on Atheros 2.6.15 BSP
9  *  Parts of this file are based on Atheros 2.6.31 BSP
10  *
11  *  This program is free software; you can redistribute it and/or modify it
12  *  under the terms of the GNU General Public License version 2 as published
13  *  by the Free Software Foundation.
14  */
15
16 #ifndef __ASM_MACH_AR71XX_H
17 #define __ASM_MACH_AR71XX_H
18
19 #include <linux/types.h>
20 #include <linux/init.h>
21 #include <linux/io.h>
22 #include <linux/bitops.h>
23
24 #ifndef __ASSEMBLER__
25
26 #define AR71XX_PCI_MEM_BASE     0x10000000
27 #define AR71XX_PCI_MEM_SIZE     0x08000000
28 #define AR71XX_APB_BASE         0x18000000
29 #define AR71XX_GE0_BASE         0x19000000
30 #define AR71XX_GE0_SIZE         0x01000000
31 #define AR71XX_GE1_BASE         0x1a000000
32 #define AR71XX_GE1_SIZE         0x01000000
33 #define AR71XX_EHCI_BASE        0x1b000000
34 #define AR71XX_EHCI_SIZE        0x01000000
35 #define AR71XX_OHCI_BASE        0x1c000000
36 #define AR71XX_OHCI_SIZE        0x01000000
37 #define AR7240_OHCI_BASE        0x1b000000
38 #define AR7240_OHCI_SIZE        0x01000000
39 #define AR71XX_SPI_BASE         0x1f000000
40 #define AR71XX_SPI_SIZE         0x01000000
41
42 #define AR71XX_DDR_CTRL_BASE    (AR71XX_APB_BASE + 0x00000000)
43 #define AR71XX_DDR_CTRL_SIZE    0x10000
44 #define AR71XX_CPU_BASE         (AR71XX_APB_BASE + 0x00010000)
45 #define AR71XX_UART_BASE        (AR71XX_APB_BASE + 0x00020000)
46 #define AR71XX_UART_SIZE        0x10000
47 #define AR71XX_USB_CTRL_BASE    (AR71XX_APB_BASE + 0x00030000)
48 #define AR71XX_USB_CTRL_SIZE    0x10000
49 #define AR71XX_GPIO_BASE        (AR71XX_APB_BASE + 0x00040000)
50 #define AR71XX_GPIO_SIZE        0x10000
51 #define AR71XX_PLL_BASE         (AR71XX_APB_BASE + 0x00050000)
52 #define AR71XX_PLL_SIZE         0x10000
53 #define AR71XX_RESET_BASE       (AR71XX_APB_BASE + 0x00060000)
54 #define AR71XX_RESET_SIZE       0x10000
55 #define AR71XX_MII_BASE         (AR71XX_APB_BASE + 0x00070000)
56 #define AR71XX_MII_SIZE         0x10000
57 #define AR71XX_SLIC_BASE        (AR71XX_APB_BASE + 0x00090000)
58 #define AR71XX_SLIC_SIZE        0x10000
59 #define AR71XX_DMA_BASE         (AR71XX_APB_BASE + 0x000A0000)
60 #define AR71XX_DMA_SIZE         0x10000
61 #define AR71XX_STEREO_BASE      (AR71XX_APB_BASE + 0x000B0000)
62 #define AR71XX_STEREO_SIZE      0x10000
63
64 #define AR724X_PCI_CRP_BASE     (AR71XX_APB_BASE + 0x000C0000)
65 #define AR724X_PCI_CRP_SIZE     0x100
66
67 #define AR724X_PCI_CTRL_BASE    (AR71XX_APB_BASE + 0x000F0000)
68 #define AR724X_PCI_CTRL_SIZE    0x100
69
70 #define AR91XX_WMAC_BASE        (AR71XX_APB_BASE + 0x000C0000)
71 #define AR91XX_WMAC_SIZE        0x30000
72
73 #define AR933X_UART_BASE        (AR71XX_APB_BASE + 0x00020000)
74 #define AR933X_UART_SIZE        0x14
75 #define AR933X_GMAC_BASE        (AR71XX_APB_BASE + 0x00070000)
76 #define AR933X_GMAC_SIZE        0x04
77 #define AR933X_WMAC_BASE        (AR71XX_APB_BASE + 0x00100000)
78 #define AR933X_WMAC_SIZE        0x20000
79
80 #define AR934X_WMAC_BASE        (AR71XX_APB_BASE + 0x00100000)
81 #define AR934X_WMAC_SIZE        0x20000
82
83 #define AR71XX_MEM_SIZE_MIN     0x0200000
84 #define AR71XX_MEM_SIZE_MAX     0x10000000
85
86 #define AR71XX_CPU_IRQ_BASE     0
87 #define AR71XX_MISC_IRQ_BASE    8
88 #define AR71XX_MISC_IRQ_COUNT   32
89 #define AR71XX_GPIO_IRQ_BASE    40
90 #define AR71XX_GPIO_IRQ_COUNT   32
91 #define AR71XX_PCI_IRQ_BASE     72
92 #define AR71XX_PCI_IRQ_COUNT    8
93
94 #define AR71XX_CPU_IRQ_IP2      (AR71XX_CPU_IRQ_BASE + 2)
95 #define AR71XX_CPU_IRQ_USB      (AR71XX_CPU_IRQ_BASE + 3)
96 #define AR71XX_CPU_IRQ_GE0      (AR71XX_CPU_IRQ_BASE + 4)
97 #define AR71XX_CPU_IRQ_GE1      (AR71XX_CPU_IRQ_BASE + 5)
98 #define AR71XX_CPU_IRQ_MISC     (AR71XX_CPU_IRQ_BASE + 6)
99 #define AR71XX_CPU_IRQ_TIMER    (AR71XX_CPU_IRQ_BASE + 7)
100
101 #define AR71XX_MISC_IRQ_TIMER   (AR71XX_MISC_IRQ_BASE + 0)
102 #define AR71XX_MISC_IRQ_ERROR   (AR71XX_MISC_IRQ_BASE + 1)
103 #define AR71XX_MISC_IRQ_GPIO    (AR71XX_MISC_IRQ_BASE + 2)
104 #define AR71XX_MISC_IRQ_UART    (AR71XX_MISC_IRQ_BASE + 3)
105 #define AR71XX_MISC_IRQ_WDOG    (AR71XX_MISC_IRQ_BASE + 4)
106 #define AR71XX_MISC_IRQ_PERFC   (AR71XX_MISC_IRQ_BASE + 5)
107 #define AR71XX_MISC_IRQ_OHCI    (AR71XX_MISC_IRQ_BASE + 6)
108 #define AR71XX_MISC_IRQ_DMA     (AR71XX_MISC_IRQ_BASE + 7)
109 #define AR71XX_MISC_IRQ_TIMER2  (AR71XX_MISC_IRQ_BASE + 8)
110 #define AR71XX_MISC_IRQ_TIMER3  (AR71XX_MISC_IRQ_BASE + 9)
111 #define AR71XX_MISC_IRQ_TIMER4  (AR71XX_MISC_IRQ_BASE + 10)
112 #define AR71XX_MISC_IRQ_DDR_PERF        (AR71XX_MISC_IRQ_BASE + 11)
113 #define AR71XX_MISC_IRQ_ENET_LINK       (AR71XX_MISC_IRQ_BASE + 12)
114
115 #define AR71XX_GPIO_IRQ(_x)     (AR71XX_GPIO_IRQ_BASE + (_x))
116
117 #define AR71XX_PCI_IRQ_DEV0     (AR71XX_PCI_IRQ_BASE + 0)
118 #define AR71XX_PCI_IRQ_DEV1     (AR71XX_PCI_IRQ_BASE + 1)
119 #define AR71XX_PCI_IRQ_DEV2     (AR71XX_PCI_IRQ_BASE + 2)
120 #define AR71XX_PCI_IRQ_CORE     (AR71XX_PCI_IRQ_BASE + 4)
121
122 extern u32 ar71xx_ahb_freq;
123 extern u32 ar71xx_cpu_freq;
124 extern u32 ar71xx_ddr_freq;
125 extern u32 ar71xx_ref_freq;
126
127 enum ar71xx_soc_type {
128         AR71XX_SOC_UNKNOWN,
129         AR71XX_SOC_AR7130,
130         AR71XX_SOC_AR7141,
131         AR71XX_SOC_AR7161,
132         AR71XX_SOC_AR7240,
133         AR71XX_SOC_AR7241,
134         AR71XX_SOC_AR7242,
135         AR71XX_SOC_AR9130,
136         AR71XX_SOC_AR9132,
137         AR71XX_SOC_AR9330,
138         AR71XX_SOC_AR9331,
139         AR71XX_SOC_AR9341,
140         AR71XX_SOC_AR9342,
141         AR71XX_SOC_AR9344,
142 };
143 extern u32 ar71xx_soc_rev;
144
145 extern enum ar71xx_soc_type ar71xx_soc;
146
147 /*
148  * PLL block
149  */
150 #define AR71XX_PLL_REG_CPU_CONFIG       0x00
151 #define AR71XX_PLL_REG_SEC_CONFIG       0x04
152 #define AR71XX_PLL_REG_ETH0_INT_CLOCK   0x10
153 #define AR71XX_PLL_REG_ETH1_INT_CLOCK   0x14
154
155 #define AR71XX_PLL_DIV_SHIFT            3
156 #define AR71XX_PLL_DIV_MASK             0x1f
157 #define AR71XX_CPU_DIV_SHIFT            16
158 #define AR71XX_CPU_DIV_MASK             0x3
159 #define AR71XX_DDR_DIV_SHIFT            18
160 #define AR71XX_DDR_DIV_MASK             0x3
161 #define AR71XX_AHB_DIV_SHIFT            20
162 #define AR71XX_AHB_DIV_MASK             0x7
163
164 #define AR71XX_ETH0_PLL_SHIFT           17
165 #define AR71XX_ETH1_PLL_SHIFT           19
166
167 #define AR724X_PLL_REG_CPU_CONFIG       0x00
168 #define AR724X_PLL_REG_PCIE_CONFIG      0x18
169
170 #define AR724X_PLL_DIV_SHIFT            0
171 #define AR724X_PLL_DIV_MASK             0x3ff
172 #define AR724X_PLL_REF_DIV_SHIFT        10
173 #define AR724X_PLL_REF_DIV_MASK         0xf
174 #define AR724X_AHB_DIV_SHIFT            19
175 #define AR724X_AHB_DIV_MASK             0x1
176 #define AR724X_DDR_DIV_SHIFT            22
177 #define AR724X_DDR_DIV_MASK             0x3
178
179 #define AR7242_PLL_REG_ETH0_INT_CLOCK   0x2c
180
181 #define AR91XX_PLL_REG_CPU_CONFIG       0x00
182 #define AR91XX_PLL_REG_ETH_CONFIG       0x04
183 #define AR91XX_PLL_REG_ETH0_INT_CLOCK   0x14
184 #define AR91XX_PLL_REG_ETH1_INT_CLOCK   0x18
185
186 #define AR91XX_PLL_DIV_SHIFT            0
187 #define AR91XX_PLL_DIV_MASK             0x3ff
188 #define AR91XX_DDR_DIV_SHIFT            22
189 #define AR91XX_DDR_DIV_MASK             0x3
190 #define AR91XX_AHB_DIV_SHIFT            19
191 #define AR91XX_AHB_DIV_MASK             0x1
192
193 #define AR91XX_ETH0_PLL_SHIFT           20
194 #define AR91XX_ETH1_PLL_SHIFT           22
195
196 #define AR933X_PLL_CPU_CONFIG_REG       0x00
197 #define AR933X_PLL_CLOCK_CTRL_REG       0x08
198
199 #define AR933X_PLL_CPU_CONFIG_NINT_SHIFT        10
200 #define AR933X_PLL_CPU_CONFIG_NINT_MASK         0x3f
201 #define AR933X_PLL_CPU_CONFIG_REFDIV_SHIFT      16
202 #define AR933X_PLL_CPU_CONFIG_REFDIV_MASK       0x1f
203 #define AR933X_PLL_CPU_CONFIG_OUTDIV_SHIFT      23
204 #define AR933X_PLL_CPU_CONFIG_OUTDIV_MASK       0x7
205
206 #define AR933X_PLL_CLOCK_CTRL_BYPASS            BIT(2)
207 #define AR933X_PLL_CLOCK_CTRL_CPU_DIV_SHIFT     5
208 #define AR933X_PLL_CLOCK_CTRL_CPU_DIV_MASK      0x3
209 #define AR933X_PLL_CLOCK_CTRL_DDR_DIV_SHIFT     10
210 #define AR933X_PLL_CLOCK_CTRL_DDR_DIV_MASK      0x3
211 #define AR933X_PLL_CLOCK_CTRL_AHB_DIV_SHIFT     15
212 #define AR933X_PLL_CLOCK_CTRL_AHB_DIV_MASK      0x7
213
214 #define AR934X_PLL_REG_CPU_CONFIG       0x00
215 #define AR934X_PLL_REG_DDR_CTRL_CLOCK   0x8
216
217 #define AR934X_CPU_PLL_CFG_OUTDIV_MSB   21
218 #define AR934X_CPU_PLL_CFG_OUTDIV_LSB   19
219 #define AR934X_CPU_PLL_CFG_OUTDIV_MASK  0x00380000
220
221 #define AR934X_CPU_PLL_CFG_OUTDIV_GET(x)                \
222         (((x) & AR934X_CPU_PLL_CFG_OUTDIV_MASK) >>      \
223         AR934X_CPU_PLL_CFG_OUTDIV_LSB)
224
225 #define AR934X_DDR_PLL_CFG_OUTDIV_MSB   25
226 #define AR934X_DDR_PLL_CFG_OUTDIV_LSB   23
227 #define AR934X_DDR_PLL_CFG_OUTDIV_MASK  0x03800000
228
229 #define AR934X_DDR_PLL_CFG_OUTDIV_GET(x)                \
230         (((x) & AR934X_DDR_PLL_CFG_OUTDIV_MASK) >>      \
231         AR934X_DDR_PLL_CFG_OUTDIV_LSB)
232
233 #define AR934X_DDR_PLL_CFG_OUTDIV_SET(x)                \
234         (((x) << AR934X_DDR_PLL_CFG_OUTDIV_LSB) &       \
235         AR934X_DDR_PLL_CFG_OUTDIV_MASK)
236
237 #define AR934X_CPU_PLL_CFG_REFDIV_MSB   16
238 #define AR934X_CPU_PLL_CFG_REFDIV_LSB   12
239 #define AR934X_CPU_PLL_CFG_REFDIV_MASK  0x0001f000
240
241 #define AR934X_CPU_PLL_CFG_REFDIV_GET(x)                \
242         (((x) & AR934X_CPU_PLL_CFG_REFDIV_MASK) >>      \
243         AR934X_CPU_PLL_CFG_REFDIV_LSB)
244
245 #define AR934X_CPU_PLL_CFG_REFDIV_SET(x)                \
246         (((x) << AR934X_CPU_PLL_CFG_REFDIV_LSB) &       \
247         AR934X_CPU_PLL_CFG_REFDIV_MASK)
248
249 #define AR934X_CPU_PLL_CFG_REFDIV_RESET 2
250
251 #define AR934X_CPU_PLL_CFG_NINT_MSB     11
252 #define AR934X_CPU_PLL_CFG_NINT_LSB     6
253 #define AR934X_CPU_PLL_CFG_NINT_MASK    0x00000fc0
254
255 #define AR934X_CPU_PLL_CFG_NINT_GET(x)                  \
256         (((x) & AR934X_CPU_PLL_CFG_NINT_MASK) >>        \
257         AR934X_CPU_PLL_CFG_NINT_LSB)
258
259 #define AR934X_CPU_PLL_CFG_NINT_SET(x)                  \
260         (((x) << AR934X_CPU_PLL_CFG_NINT_LSB) &         \
261         AR934X_CPU_PLL_CFG_NINT_MASK)
262
263 #define AR934X_CPU_PLL_CFG_NINT_RESET   20
264
265 #define AR934X_CPU_PLL_CFG_NFRAC_MSB    5
266 #define AR934X_CPU_PLL_CFG_NFRAC_LSB    0
267 #define AR934X_CPU_PLL_CFG_NFRAC_MASK   0x0000003f
268
269 #define AR934X_CPU_PLL_CFG_NFRAC_GET(x)         \
270         (((x) & AR934X_CPU_PLL_CFG_NFRAC_MASK) >>       \
271         AR934X_CPU_PLL_CFG_NFRAC_LSB)
272
273 #define AR934X_CPU_PLL_CFG_NFRAC_SET(x)         \
274         (((x) << AR934X_CPU_PLL_CFG_NFRAC_LSB) &        \
275         AR934X_CPU_PLL_CFG_NFRAC_MASK)
276
277 #define AR934X_DDR_PLL_CFG_REFDIV_MSB   20
278 #define AR934X_DDR_PLL_CFG_REFDIV_LSB   16
279 #define AR934X_DDR_PLL_CFG_REFDIV_MASK  0x001f0000
280
281 #define AR934X_DDR_PLL_CFG_REFDIV_GET(x)                \
282         (((x) & AR934X_DDR_PLL_CFG_REFDIV_MASK) >>      \
283         AR934X_DDR_PLL_CFG_REFDIV_LSB)
284
285 #define AR934X_DDR_PLL_CFG_REFDIV_SET(x)                \
286         (((x) << AR934X_DDR_PLL_CFG_REFDIV_LSB) &       \
287         AR934X_DDR_PLL_CFG_REFDIV_MASK)
288
289 #define AR934X_DDR_PLL_CFG_REFDIV_RESET 2
290
291 #define AR934X_DDR_PLL_CFG_NINT_MSB     15
292 #define AR934X_DDR_PLL_CFG_NINT_LSB     10
293 #define AR934X_DDR_PLL_CFG_NINT_MASK    0x0000fc00
294
295 #define AR934X_DDR_PLL_CFG_NINT_GET(x)                  \
296         (((x) & AR934X_DDR_PLL_CFG_NINT_MASK) >>        \
297         AR934X_DDR_PLL_CFG_NINT_LSB)
298
299 #define AR934X_DDR_PLL_CFG_NINT_SET(x)                  \
300         (((x) << AR934X_DDR_PLL_CFG_NINT_LSB) &         \
301         AR934X_DDR_PLL_CFG_NINT_MASK)
302
303 #define AR934X_DDR_PLL_CFG_NINT_RESET   20
304
305 #define AR934X_DDR_PLL_CFG_NFRAC_MSB    9
306 #define AR934X_DDR_PLL_CFG_NFRAC_LSB    0
307 #define AR934X_DDR_PLL_CFG_NFRAC_MASK   0x000003ff
308
309 #define AR934X_DDR_PLL_CFG_NFRAC_GET(x)         \
310         (((x) & AR934X_DDR_PLL_CFG_NFRAC_MASK) >>       \
311         AR934X_DDR_PLL_CFG_NFRAC_LSB)
312
313 #define AR934X_DDR_PLL_CFG_NFRAC_SET(x)         \
314         (((x) << AR934X_DDR_PLL_CFG_NFRAC_LSB) &        \
315         AR934X_DDR_PLL_CFG_NFRAC_MASK)
316
317 #define AR934X_DDR_PLL_CFG_NFRAC_RESET  512
318
319 #define AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_MSB        19
320 #define AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_LSB        15
321 #define AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_MASK       0x000f8000
322
323 #define AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_GET(x)             \
324         (((x) & AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_MASK) >>   \
325         AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_LSB)
326
327 #define AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_SET(x)             \
328         (((x) << AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_LSB) &    \
329         AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_MASK)
330
331 #define AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_RESET              0
332
333 #define AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_MSB        14
334 #define AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_LSB        10
335 #define AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_MASK       0x00007c00
336
337 #define AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_GET(x)             \
338         (((x) & AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_MASK) >>   \
339         AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_LSB)
340
341 #define AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_SET(x)             \
342         (((x) << AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_LSB) &    \
343         AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_MASK)
344
345 #define AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_RESET      0
346
347 #define AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_MSB        9
348 #define AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_LSB        5
349 #define AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_MASK       0x000003e0
350
351 #define AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_GET(x)             \
352         (((x) & AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_MASK) >>   \
353         AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_LSB)
354
355 #define AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_SET(x)             \
356         (((x) << AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_LSB) &    \
357         AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_MASK)
358
359 #define AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_RESET      0
360
361 #define AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_MSB  24
362 #define AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_LSB  24
363 #define AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_MASK 0x01000000
364
365 #define AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_GET(x)       \
366         (((x) & AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_MASK) >> \
367         AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_LSB)
368
369 #define AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_SET(x)       \
370         (((x) << AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_LSB) & \
371         AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_MASK)
372
373 #define AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_RESET        1
374
375 extern void __iomem *ar71xx_pll_base;
376
377 static inline void ar71xx_pll_wr(unsigned reg, u32 val)
378 {
379         __raw_writel(val, ar71xx_pll_base + reg);
380 }
381
382 static inline u32 ar71xx_pll_rr(unsigned reg)
383 {
384         return __raw_readl(ar71xx_pll_base + reg);
385 }
386
387 /*
388  * USB_CONFIG block
389  */
390 #define USB_CTRL_REG_FLADJ      0x00
391 #define USB_CTRL_REG_CONFIG     0x04
392
393 extern void __iomem *ar71xx_usb_ctrl_base;
394
395 static inline void ar71xx_usb_ctrl_wr(unsigned reg, u32 val)
396 {
397         __raw_writel(val, ar71xx_usb_ctrl_base + reg);
398 }
399
400 static inline u32 ar71xx_usb_ctrl_rr(unsigned reg)
401 {
402         return __raw_readl(ar71xx_usb_ctrl_base + reg);
403 }
404
405 /*
406  * GPIO block
407  */
408 #define GPIO_REG_OE             0x00
409 #define GPIO_REG_IN             0x04
410 #define GPIO_REG_OUT            0x08
411 #define GPIO_REG_SET            0x0c
412 #define GPIO_REG_CLEAR          0x10
413 #define GPIO_REG_INT_MODE       0x14
414 #define GPIO_REG_INT_TYPE       0x18
415 #define GPIO_REG_INT_POLARITY   0x1c
416 #define GPIO_REG_INT_PENDING    0x20
417 #define GPIO_REG_INT_ENABLE     0x24
418 #define GPIO_REG_FUNC           0x28
419
420 #define AR71XX_GPIO_FUNC_STEREO_EN      BIT(17)
421 #define AR71XX_GPIO_FUNC_SLIC_EN        BIT(16)
422 #define AR71XX_GPIO_FUNC_SPI_CS2_EN     BIT(13)
423 #define AR71XX_GPIO_FUNC_SPI_CS1_EN     BIT(12)
424 #define AR71XX_GPIO_FUNC_UART_EN        BIT(8)
425 #define AR71XX_GPIO_FUNC_USB_OC_EN      BIT(4)
426 #define AR71XX_GPIO_FUNC_USB_CLK_EN     BIT(0)
427
428 #define AR71XX_GPIO_COUNT       16
429
430 #define AR724X_GPIO_FUNC_GE0_MII_CLK_EN         BIT(19)
431 #define AR724X_GPIO_FUNC_SPI_EN                 BIT(18)
432 #define AR724X_GPIO_FUNC_SPI_CS_EN2             BIT(14)
433 #define AR724X_GPIO_FUNC_SPI_CS_EN1             BIT(13)
434 #define AR724X_GPIO_FUNC_CLK_OBS5_EN            BIT(12)
435 #define AR724X_GPIO_FUNC_CLK_OBS4_EN            BIT(11)
436 #define AR724X_GPIO_FUNC_CLK_OBS3_EN            BIT(10)
437 #define AR724X_GPIO_FUNC_CLK_OBS2_EN            BIT(9)
438 #define AR724X_GPIO_FUNC_CLK_OBS1_EN            BIT(8)
439 #define AR724X_GPIO_FUNC_ETH_SWITCH_LED4_EN     BIT(7)
440 #define AR724X_GPIO_FUNC_ETH_SWITCH_LED3_EN     BIT(6)
441 #define AR724X_GPIO_FUNC_ETH_SWITCH_LED2_EN     BIT(5)
442 #define AR724X_GPIO_FUNC_ETH_SWITCH_LED1_EN     BIT(4)
443 #define AR724X_GPIO_FUNC_ETH_SWITCH_LED0_EN     BIT(3)
444 #define AR724X_GPIO_FUNC_UART_RTS_CTS_EN        BIT(2)
445 #define AR724X_GPIO_FUNC_UART_EN                BIT(1)
446 #define AR724X_GPIO_FUNC_JTAG_DISABLE           BIT(0)
447
448 #define AR724X_GPIO_COUNT       18
449
450 #define AR91XX_GPIO_FUNC_WMAC_LED_EN    BIT(22)
451 #define AR91XX_GPIO_FUNC_EXP_PORT_CS_EN BIT(21)
452 #define AR91XX_GPIO_FUNC_I2S_REFCLKEN   BIT(20)
453 #define AR91XX_GPIO_FUNC_I2S_MCKEN      BIT(19)
454 #define AR91XX_GPIO_FUNC_I2S1_EN        BIT(18)
455 #define AR91XX_GPIO_FUNC_I2S0_EN        BIT(17)
456 #define AR91XX_GPIO_FUNC_SLIC_EN        BIT(16)
457 #define AR91XX_GPIO_FUNC_UART_RTSCTS_EN BIT(9)
458 #define AR91XX_GPIO_FUNC_UART_EN        BIT(8)
459 #define AR91XX_GPIO_FUNC_USB_CLK_EN     BIT(4)
460
461 #define AR91XX_GPIO_COUNT       22
462
463 #define AR933X_GPIO_COUNT       30
464
465 #define AR934X_GPIO_FUNC_SPI_CS_1_EN    BIT(14)
466 #define AR934X_GPIO_FUNC_SPI_CS_0_EN    BIT(13)
467
468 #define AR934X_GPIO_COUNT               32
469 #define AR934X_GPIO_FUNC_DDR_DQOE_EN    BIT(17)
470
471 extern void __iomem *ar71xx_gpio_base;
472
473 static inline void ar71xx_gpio_wr(unsigned reg, u32 value)
474 {
475         __raw_writel(value, ar71xx_gpio_base + reg);
476 }
477
478 static inline u32 ar71xx_gpio_rr(unsigned reg)
479 {
480         return __raw_readl(ar71xx_gpio_base + reg);
481 }
482
483 void ar71xx_gpio_init(void) __init;
484 void ar71xx_gpio_function_enable(u32 mask);
485 void ar71xx_gpio_function_disable(u32 mask);
486 void ar71xx_gpio_function_setup(u32 set, u32 clear);
487
488 /*
489  * DDR_CTRL block
490  */
491 #define AR71XX_DDR_REG_PCI_WIN0         0x7c
492 #define AR71XX_DDR_REG_PCI_WIN1         0x80
493 #define AR71XX_DDR_REG_PCI_WIN2         0x84
494 #define AR71XX_DDR_REG_PCI_WIN3         0x88
495 #define AR71XX_DDR_REG_PCI_WIN4         0x8c
496 #define AR71XX_DDR_REG_PCI_WIN5         0x90
497 #define AR71XX_DDR_REG_PCI_WIN6         0x94
498 #define AR71XX_DDR_REG_PCI_WIN7         0x98
499 #define AR71XX_DDR_REG_FLUSH_GE0        0x9c
500 #define AR71XX_DDR_REG_FLUSH_GE1        0xa0
501 #define AR71XX_DDR_REG_FLUSH_USB        0xa4
502 #define AR71XX_DDR_REG_FLUSH_PCI        0xa8
503
504 #define AR724X_DDR_REG_FLUSH_GE0        0x7c
505 #define AR724X_DDR_REG_FLUSH_GE1        0x80
506 #define AR724X_DDR_REG_FLUSH_USB        0x84
507 #define AR724X_DDR_REG_FLUSH_PCIE       0x88
508
509 #define AR91XX_DDR_REG_FLUSH_GE0        0x7c
510 #define AR91XX_DDR_REG_FLUSH_GE1        0x80
511 #define AR91XX_DDR_REG_FLUSH_USB        0x84
512 #define AR91XX_DDR_REG_FLUSH_WMAC       0x88
513
514 #define AR933X_DDR_REG_FLUSH_GE0        0x7c
515 #define AR933X_DDR_REG_FLUSH_GE1        0x80
516 #define AR933X_DDR_REG_FLUSH_USB        0x84
517 #define AR933X_DDR_REG_FLUSH_WMAC       0x88
518
519 #define AR934X_DDR_REG_FLUSH_GE0        0x9c
520 #define AR934X_DDR_REG_FLUSH_GE1        0xa0
521 #define AR934X_DDR_REG_FLUSH_USB        0xa4
522 #define AR934X_DDR_REG_FLUSH_PCIE       0xa8
523
524
525 #define PCI_WIN0_OFFS   0x10000000
526 #define PCI_WIN1_OFFS   0x11000000
527 #define PCI_WIN2_OFFS   0x12000000
528 #define PCI_WIN3_OFFS   0x13000000
529 #define PCI_WIN4_OFFS   0x14000000
530 #define PCI_WIN5_OFFS   0x15000000
531 #define PCI_WIN6_OFFS   0x16000000
532 #define PCI_WIN7_OFFS   0x07000000
533
534 extern void __iomem *ar71xx_ddr_base;
535
536 static inline void ar71xx_ddr_wr(unsigned reg, u32 val)
537 {
538         __raw_writel(val, ar71xx_ddr_base + reg);
539 }
540
541 static inline u32 ar71xx_ddr_rr(unsigned reg)
542 {
543         return __raw_readl(ar71xx_ddr_base + reg);
544 }
545
546 void ar71xx_ddr_flush(u32 reg);
547
548 /*
549  * PCI block
550  */
551 #define AR71XX_PCI_CFG_BASE     (AR71XX_PCI_MEM_BASE + PCI_WIN7_OFFS + 0x10000)
552 #define AR71XX_PCI_CFG_SIZE     0x100
553
554 #define PCI_REG_CRP_AD_CBE      0x00
555 #define PCI_REG_CRP_WRDATA      0x04
556 #define PCI_REG_CRP_RDDATA      0x08
557 #define PCI_REG_CFG_AD          0x0c
558 #define PCI_REG_CFG_CBE         0x10
559 #define PCI_REG_CFG_WRDATA      0x14
560 #define PCI_REG_CFG_RDDATA      0x18
561 #define PCI_REG_PCI_ERR         0x1c
562 #define PCI_REG_PCI_ERR_ADDR    0x20
563 #define PCI_REG_AHB_ERR         0x24
564 #define PCI_REG_AHB_ERR_ADDR    0x28
565
566 #define PCI_CRP_CMD_WRITE       0x00010000
567 #define PCI_CRP_CMD_READ        0x00000000
568 #define PCI_CFG_CMD_READ        0x0000000a
569 #define PCI_CFG_CMD_WRITE       0x0000000b
570
571 #define PCI_IDSEL_ADL_START     17
572
573 #define AR724X_PCI_CFG_BASE     (AR71XX_PCI_MEM_BASE + 0x4000000)
574 #define AR724X_PCI_CFG_SIZE     0x1000
575
576 #define AR724X_PCI_REG_APP              0x00
577 #define AR724X_PCI_REG_RESET            0x18
578 #define AR724X_PCI_REG_INT_STATUS       0x4c
579 #define AR724X_PCI_REG_INT_MASK         0x50
580
581 #define AR724X_PCI_APP_LTSSM_ENABLE     BIT(0)
582 #define AR724X_PCI_RESET_LINK_UP        BIT(0)
583
584 #define AR724X_PCI_INT_DEV0             BIT(14)
585
586 /*
587  * RESET block
588  */
589 #define AR71XX_RESET_REG_TIMER                  0x00
590 #define AR71XX_RESET_REG_TIMER_RELOAD           0x04
591 #define AR71XX_RESET_REG_WDOG_CTRL              0x08
592 #define AR71XX_RESET_REG_WDOG                   0x0c
593 #define AR71XX_RESET_REG_MISC_INT_STATUS        0x10
594 #define AR71XX_RESET_REG_MISC_INT_ENABLE        0x14
595 #define AR71XX_RESET_REG_PCI_INT_STATUS         0x18
596 #define AR71XX_RESET_REG_PCI_INT_ENABLE         0x1c
597 #define AR71XX_RESET_REG_GLOBAL_INT_STATUS      0x20
598 #define AR71XX_RESET_REG_RESET_MODULE           0x24
599 #define AR71XX_RESET_REG_PERFC_CTRL             0x2c
600 #define AR71XX_RESET_REG_PERFC0                 0x30
601 #define AR71XX_RESET_REG_PERFC1                 0x34
602 #define AR71XX_RESET_REG_REV_ID                 0x90
603
604 #define AR91XX_RESET_REG_GLOBAL_INT_STATUS      0x18
605 #define AR91XX_RESET_REG_RESET_MODULE           0x1c
606 #define AR91XX_RESET_REG_PERF_CTRL              0x20
607 #define AR91XX_RESET_REG_PERFC0                 0x24
608 #define AR91XX_RESET_REG_PERFC1                 0x28
609
610 #define AR724X_RESET_REG_RESET_MODULE           0x1c
611
612 #define AR933X_RESET_REG_RESET_MODULE           0x1c
613 #define AR933X_RESET_REG_BOOTSTRAP              0xac
614 #define AR933X_BOOTSTRAP_EEPBUSY                BIT(4)
615 #define AR933X_BOOTSTRAP_REF_CLK_40             BIT(0)
616
617 #define AR934X_RESET_REG_RESET_MODULE           0x1c
618 #define AR934X_RESET_REG_BOOTSTRAP              0xb0
619 /* 0 - 25MHz   1 - 40 MHz */
620 #define AR934X_REF_CLK_40                       (1 << 4)
621
622 #define WDOG_CTRL_LAST_RESET            BIT(31)
623 #define WDOG_CTRL_ACTION_MASK           3
624 #define WDOG_CTRL_ACTION_NONE           0       /* no action */
625 #define WDOG_CTRL_ACTION_GPI            1       /* general purpose interrupt */
626 #define WDOG_CTRL_ACTION_NMI            2       /* NMI */
627 #define WDOG_CTRL_ACTION_FCR            3       /* full chip reset */
628
629 #define MISC_INT_ENET_LINK              BIT(12)
630 #define MISC_INT_DDR_PERF               BIT(11)
631 #define MISC_INT_TIMER4         BIT(10)
632 #define MISC_INT_TIMER3         BIT(9)
633 #define MISC_INT_TIMER2         BIT(8)
634 #define MISC_INT_DMA                    BIT(7)
635 #define MISC_INT_OHCI                   BIT(6)
636 #define MISC_INT_PERFC                  BIT(5)
637 #define MISC_INT_WDOG                   BIT(4)
638 #define MISC_INT_UART                   BIT(3)
639 #define MISC_INT_GPIO                   BIT(2)
640 #define MISC_INT_ERROR                  BIT(1)
641 #define MISC_INT_TIMER                  BIT(0)
642
643 #define PCI_INT_CORE                    BIT(4)
644 #define PCI_INT_DEV2                    BIT(2)
645 #define PCI_INT_DEV1                    BIT(1)
646 #define PCI_INT_DEV0                    BIT(0)
647
648 #define RESET_MODULE_EXTERNAL           BIT(28)
649 #define RESET_MODULE_FULL_CHIP          BIT(24)
650 #define RESET_MODULE_AMBA2WMAC          BIT(22)
651 #define RESET_MODULE_CPU_NMI            BIT(21)
652 #define RESET_MODULE_CPU_COLD           BIT(20)
653 #define RESET_MODULE_DMA                BIT(19)
654 #define RESET_MODULE_SLIC               BIT(18)
655 #define RESET_MODULE_STEREO             BIT(17)
656 #define RESET_MODULE_DDR                BIT(16)
657 #define RESET_MODULE_GE1_MAC            BIT(13)
658 #define RESET_MODULE_GE1_PHY            BIT(12)
659 #define RESET_MODULE_USBSUS_OVERRIDE    BIT(10)
660 #define RESET_MODULE_GE0_MAC            BIT(9)
661 #define RESET_MODULE_GE0_PHY            BIT(8)
662 #define RESET_MODULE_USB_OHCI_DLL       BIT(6)
663 #define RESET_MODULE_USB_HOST           BIT(5)
664 #define RESET_MODULE_USB_PHY            BIT(4)
665 #define RESET_MODULE_USB_OHCI_DLL_7240  BIT(3)
666 #define RESET_MODULE_PCI_BUS            BIT(1)
667 #define RESET_MODULE_PCI_CORE           BIT(0)
668
669 #define AR724X_RESET_GE1_MDIO           BIT(23)
670 #define AR724X_RESET_GE0_MDIO           BIT(22)
671 #define AR724X_RESET_PCIE_PHY_SERIAL    BIT(10)
672 #define AR724X_RESET_PCIE_PHY           BIT(7)
673 #define AR724X_RESET_PCIE               BIT(6)
674 #define AR724X_RESET_USB_HOST           BIT(5)
675 #define AR724X_RESET_USB_PHY            BIT(4)
676 #define AR724X_RESET_USBSUS_OVERRIDE    BIT(3)
677
678 #define AR933X_RESET_WMAC               BIT(11)
679 #define AR933X_RESET_GE1_MDIO           BIT(23)
680 #define AR933X_RESET_GE0_MDIO           BIT(22)
681 #define AR933X_RESET_GE1_MAC            BIT(13)
682 #define AR933X_RESET_GE0_MAC            BIT(9)
683 #define AR933X_RESET_USB_HOST           BIT(5)
684 #define AR933X_RESET_USB_PHY            BIT(4)
685 #define AR933X_RESET_USBSUS_OVERRIDE    BIT(3)
686
687 #define REV_ID_MAJOR_MASK       0xfff0
688 #define REV_ID_MAJOR_AR71XX     0x00a0
689 #define REV_ID_MAJOR_AR913X     0x00b0
690 #define REV_ID_MAJOR_AR7240     0x00c0
691 #define REV_ID_MAJOR_AR7241     0x0100
692 #define REV_ID_MAJOR_AR7242     0x1100
693 #define REV_ID_MAJOR_AR9330     0x0110
694 #define REV_ID_MAJOR_AR9331     0x1110
695 #define REV_ID_MAJOR_AR9341     0x0120
696 #define REV_ID_MAJOR_AR9342     0x1120
697 #define REV_ID_MAJOR_AR9344     0x2120
698
699 #define AR71XX_REV_ID_MINOR_MASK        0x3
700 #define AR71XX_REV_ID_MINOR_AR7130      0x0
701 #define AR71XX_REV_ID_MINOR_AR7141      0x1
702 #define AR71XX_REV_ID_MINOR_AR7161      0x2
703 #define AR71XX_REV_ID_REVISION_MASK     0x3
704 #define AR71XX_REV_ID_REVISION_SHIFT    2
705
706 #define AR91XX_REV_ID_MINOR_MASK        0x3
707 #define AR91XX_REV_ID_MINOR_AR9130      0x0
708 #define AR91XX_REV_ID_MINOR_AR9132      0x1
709 #define AR91XX_REV_ID_REVISION_MASK     0x3
710 #define AR91XX_REV_ID_REVISION_SHIFT    2
711
712 #define AR724X_REV_ID_REVISION_MASK     0x3
713
714 #define AR933X_REV_ID_REVISION_MASK     0xf
715
716 #define AR934X_REV_ID_REVISION_MASK     0xf
717
718 extern void __iomem *ar71xx_reset_base;
719
720 static inline void ar71xx_reset_wr(unsigned reg, u32 val)
721 {
722         __raw_writel(val, ar71xx_reset_base + reg);
723 }
724
725 static inline u32 ar71xx_reset_rr(unsigned reg)
726 {
727         return __raw_readl(ar71xx_reset_base + reg);
728 }
729
730 void ar71xx_device_stop(u32 mask);
731 void ar71xx_device_start(u32 mask);
732 void ar71xx_device_reset_rmw(u32 clear, u32 set);
733 int ar71xx_device_stopped(u32 mask);
734
735 /*
736  * SPI block
737  */
738 #define SPI_REG_FS              0x00    /* Function Select */
739 #define SPI_REG_CTRL            0x04    /* SPI Control */
740 #define SPI_REG_IOC             0x08    /* SPI I/O Control */
741 #define SPI_REG_RDS             0x0c    /* Read Data Shift */
742
743 #define SPI_FS_GPIO             BIT(0)  /* Enable GPIO mode */
744
745 #define SPI_CTRL_RD             BIT(6)  /* Remap Disable */
746 #define SPI_CTRL_DIV_MASK       0x3f
747
748 #define SPI_IOC_DO              BIT(0)  /* Data Out pin */
749 #define SPI_IOC_CLK             BIT(8)  /* CLK pin */
750 #define SPI_IOC_CS(n)           BIT(16 + (n))
751 #define SPI_IOC_CS0             SPI_IOC_CS(0)
752 #define SPI_IOC_CS1             SPI_IOC_CS(1)
753 #define SPI_IOC_CS2             SPI_IOC_CS(2)
754 #define SPI_IOC_CS_ALL          (SPI_IOC_CS0 | SPI_IOC_CS1 | SPI_IOC_CS2)
755
756 void ar71xx_flash_acquire(void);
757 void ar71xx_flash_release(void);
758
759 /*
760  * MII_CTRL block
761  */
762 #define MII_REG_MII0_CTRL       0x00
763 #define MII_REG_MII1_CTRL       0x04
764
765 #define MII0_CTRL_IF_GMII       0
766 #define MII0_CTRL_IF_MII        1
767 #define MII0_CTRL_IF_RGMII      2
768 #define MII0_CTRL_IF_RMII       3
769
770 #define MII1_CTRL_IF_RGMII      0
771 #define MII1_CTRL_IF_RMII       1
772
773 /*
774  * AR933X GMAC
775  */
776 #define AR933X_GMAC_REG_ETH_CFG         0x00
777
778 #define AR933X_ETH_CFG_RGMII_GE0        BIT(0)
779 #define AR933X_ETH_CFG_MII_GE0          BIT(1)
780 #define AR933X_ETH_CFG_GMII_GE0         BIT(2)
781 #define AR933X_ETH_CFG_MII_GE0_MASTER   BIT(3)
782 #define AR933X_ETH_CFG_MII_GE0_SLAVE    BIT(4)
783 #define AR933X_ETH_CFG_MII_GE0_ERR_EN   BIT(5)
784 #define AR933X_ETH_CFG_SW_PHY_SWAP      BIT(7)
785 #define AR933X_ETH_CFG_SW_PHY_ADDR_SWAP BIT(8)
786 #define AR933X_ETH_CFG_RMII_GE0         BIT(9)
787 #define AR933X_ETH_CFG_RMII_GE0_SPD_10  0
788 #define AR933X_ETH_CFG_RMII_GE0_SPD_100 BIT(10)
789
790 #endif /* __ASSEMBLER__ */
791
792 #endif /* __ASM_MACH_AR71XX_H */