ar71xx: add AR933x specific early_printk support
[oweals/openwrt.git] / target / linux / ar71xx / files / arch / mips / include / asm / mach-ar71xx / ar71xx.h
1 /*
2  *  Atheros AR71xx SoC specific definitions
3  *
4  *  Copyright (C) 2010-2011 Jaiganesh Narayanan <jnarayanan@atheros.com>
5  *  Copyright (C) 2008-2009 Gabor Juhos <juhosg@openwrt.org>
6  *  Copyright (C) 2008 Imre Kaloz <kaloz@openwrt.org>
7  *
8  *  Parts of this file are based on Atheros 2.6.15 BSP
9  *  Parts of this file are based on Atheros 2.6.31 BSP
10  *
11  *  This program is free software; you can redistribute it and/or modify it
12  *  under the terms of the GNU General Public License version 2 as published
13  *  by the Free Software Foundation.
14  */
15
16 #ifndef __ASM_MACH_AR71XX_H
17 #define __ASM_MACH_AR71XX_H
18
19 #include <linux/types.h>
20 #include <linux/init.h>
21 #include <linux/io.h>
22 #include <linux/bitops.h>
23
24 #ifndef __ASSEMBLER__
25
26 #define AR71XX_PCI_MEM_BASE     0x10000000
27 #define AR71XX_PCI_MEM_SIZE     0x08000000
28 #define AR71XX_APB_BASE         0x18000000
29 #define AR71XX_GE0_BASE         0x19000000
30 #define AR71XX_GE0_SIZE         0x01000000
31 #define AR71XX_GE1_BASE         0x1a000000
32 #define AR71XX_GE1_SIZE         0x01000000
33 #define AR71XX_EHCI_BASE        0x1b000000
34 #define AR71XX_EHCI_SIZE        0x01000000
35 #define AR71XX_OHCI_BASE        0x1c000000
36 #define AR71XX_OHCI_SIZE        0x01000000
37 #define AR7240_OHCI_BASE        0x1b000000
38 #define AR7240_OHCI_SIZE        0x01000000
39 #define AR71XX_SPI_BASE         0x1f000000
40 #define AR71XX_SPI_SIZE         0x01000000
41
42 #define AR71XX_DDR_CTRL_BASE    (AR71XX_APB_BASE + 0x00000000)
43 #define AR71XX_DDR_CTRL_SIZE    0x10000
44 #define AR71XX_CPU_BASE         (AR71XX_APB_BASE + 0x00010000)
45 #define AR71XX_UART_BASE        (AR71XX_APB_BASE + 0x00020000)
46 #define AR71XX_UART_SIZE        0x10000
47 #define AR71XX_USB_CTRL_BASE    (AR71XX_APB_BASE + 0x00030000)
48 #define AR71XX_USB_CTRL_SIZE    0x10000
49 #define AR71XX_GPIO_BASE        (AR71XX_APB_BASE + 0x00040000)
50 #define AR71XX_GPIO_SIZE        0x10000
51 #define AR71XX_PLL_BASE         (AR71XX_APB_BASE + 0x00050000)
52 #define AR71XX_PLL_SIZE         0x10000
53 #define AR71XX_RESET_BASE       (AR71XX_APB_BASE + 0x00060000)
54 #define AR71XX_RESET_SIZE       0x10000
55 #define AR71XX_MII_BASE         (AR71XX_APB_BASE + 0x00070000)
56 #define AR71XX_MII_SIZE         0x10000
57 #define AR71XX_SLIC_BASE        (AR71XX_APB_BASE + 0x00090000)
58 #define AR71XX_SLIC_SIZE        0x10000
59 #define AR71XX_DMA_BASE         (AR71XX_APB_BASE + 0x000A0000)
60 #define AR71XX_DMA_SIZE         0x10000
61 #define AR71XX_STEREO_BASE      (AR71XX_APB_BASE + 0x000B0000)
62 #define AR71XX_STEREO_SIZE      0x10000
63
64 #define AR724X_PCI_CRP_BASE     (AR71XX_APB_BASE + 0x000C0000)
65 #define AR724X_PCI_CRP_SIZE     0x100
66
67 #define AR724X_PCI_CTRL_BASE    (AR71XX_APB_BASE + 0x000F0000)
68 #define AR724X_PCI_CTRL_SIZE    0x100
69
70 #define AR91XX_WMAC_BASE        (AR71XX_APB_BASE + 0x000C0000)
71 #define AR91XX_WMAC_SIZE        0x30000
72
73 #define AR933X_UART_BASE        (AR71XX_APB_BASE + 0x00020000)
74 #define AR933X_UART_SIZE        0x14
75
76 #define AR934X_WMAC_BASE        (AR71XX_APB_BASE + 0x00100000)
77 #define AR934X_WMAC_SIZE        0x20000
78
79 #define AR71XX_MEM_SIZE_MIN     0x0200000
80 #define AR71XX_MEM_SIZE_MAX     0x10000000
81
82 #define AR71XX_CPU_IRQ_BASE     0
83 #define AR71XX_MISC_IRQ_BASE    8
84 #define AR71XX_MISC_IRQ_COUNT   32
85 #define AR71XX_GPIO_IRQ_BASE    40
86 #define AR71XX_GPIO_IRQ_COUNT   32
87 #define AR71XX_PCI_IRQ_BASE     72
88 #define AR71XX_PCI_IRQ_COUNT    8
89
90 #define AR71XX_CPU_IRQ_IP2      (AR71XX_CPU_IRQ_BASE + 2)
91 #define AR71XX_CPU_IRQ_USB      (AR71XX_CPU_IRQ_BASE + 3)
92 #define AR71XX_CPU_IRQ_GE0      (AR71XX_CPU_IRQ_BASE + 4)
93 #define AR71XX_CPU_IRQ_GE1      (AR71XX_CPU_IRQ_BASE + 5)
94 #define AR71XX_CPU_IRQ_MISC     (AR71XX_CPU_IRQ_BASE + 6)
95 #define AR71XX_CPU_IRQ_TIMER    (AR71XX_CPU_IRQ_BASE + 7)
96
97 #define AR71XX_MISC_IRQ_TIMER   (AR71XX_MISC_IRQ_BASE + 0)
98 #define AR71XX_MISC_IRQ_ERROR   (AR71XX_MISC_IRQ_BASE + 1)
99 #define AR71XX_MISC_IRQ_GPIO    (AR71XX_MISC_IRQ_BASE + 2)
100 #define AR71XX_MISC_IRQ_UART    (AR71XX_MISC_IRQ_BASE + 3)
101 #define AR71XX_MISC_IRQ_WDOG    (AR71XX_MISC_IRQ_BASE + 4)
102 #define AR71XX_MISC_IRQ_PERFC   (AR71XX_MISC_IRQ_BASE + 5)
103 #define AR71XX_MISC_IRQ_OHCI    (AR71XX_MISC_IRQ_BASE + 6)
104 #define AR71XX_MISC_IRQ_DMA     (AR71XX_MISC_IRQ_BASE + 7)
105 #define AR71XX_MISC_IRQ_TIMER2  (AR71XX_MISC_IRQ_BASE + 8)
106 #define AR71XX_MISC_IRQ_TIMER3  (AR71XX_MISC_IRQ_BASE + 9)
107 #define AR71XX_MISC_IRQ_TIMER4  (AR71XX_MISC_IRQ_BASE + 10)
108 #define AR71XX_MISC_IRQ_DDR_PERF        (AR71XX_MISC_IRQ_BASE + 11)
109 #define AR71XX_MISC_IRQ_ENET_LINK       (AR71XX_MISC_IRQ_BASE + 12)
110
111 #define AR71XX_GPIO_IRQ(_x)     (AR71XX_GPIO_IRQ_BASE + (_x))
112
113 #define AR71XX_PCI_IRQ_DEV0     (AR71XX_PCI_IRQ_BASE + 0)
114 #define AR71XX_PCI_IRQ_DEV1     (AR71XX_PCI_IRQ_BASE + 1)
115 #define AR71XX_PCI_IRQ_DEV2     (AR71XX_PCI_IRQ_BASE + 2)
116 #define AR71XX_PCI_IRQ_CORE     (AR71XX_PCI_IRQ_BASE + 4)
117
118 extern u32 ar71xx_ahb_freq;
119 extern u32 ar71xx_cpu_freq;
120 extern u32 ar71xx_ddr_freq;
121 extern u32 ar71xx_ref_freq;
122
123 enum ar71xx_soc_type {
124         AR71XX_SOC_UNKNOWN,
125         AR71XX_SOC_AR7130,
126         AR71XX_SOC_AR7141,
127         AR71XX_SOC_AR7161,
128         AR71XX_SOC_AR7240,
129         AR71XX_SOC_AR7241,
130         AR71XX_SOC_AR7242,
131         AR71XX_SOC_AR9130,
132         AR71XX_SOC_AR9132,
133         AR71XX_SOC_AR9330,
134         AR71XX_SOC_AR9331,
135         AR71XX_SOC_AR9341,
136         AR71XX_SOC_AR9342,
137         AR71XX_SOC_AR9344,
138 };
139
140 extern enum ar71xx_soc_type ar71xx_soc;
141
142 /*
143  * PLL block
144  */
145 #define AR71XX_PLL_REG_CPU_CONFIG       0x00
146 #define AR71XX_PLL_REG_SEC_CONFIG       0x04
147 #define AR71XX_PLL_REG_ETH0_INT_CLOCK   0x10
148 #define AR71XX_PLL_REG_ETH1_INT_CLOCK   0x14
149
150 #define AR71XX_PLL_DIV_SHIFT            3
151 #define AR71XX_PLL_DIV_MASK             0x1f
152 #define AR71XX_CPU_DIV_SHIFT            16
153 #define AR71XX_CPU_DIV_MASK             0x3
154 #define AR71XX_DDR_DIV_SHIFT            18
155 #define AR71XX_DDR_DIV_MASK             0x3
156 #define AR71XX_AHB_DIV_SHIFT            20
157 #define AR71XX_AHB_DIV_MASK             0x7
158
159 #define AR71XX_ETH0_PLL_SHIFT           17
160 #define AR71XX_ETH1_PLL_SHIFT           19
161
162 #define AR724X_PLL_REG_CPU_CONFIG       0x00
163 #define AR724X_PLL_REG_PCIE_CONFIG      0x18
164
165 #define AR724X_PLL_DIV_SHIFT            0
166 #define AR724X_PLL_DIV_MASK             0x3ff
167 #define AR724X_PLL_REF_DIV_SHIFT        10
168 #define AR724X_PLL_REF_DIV_MASK         0xf
169 #define AR724X_AHB_DIV_SHIFT            19
170 #define AR724X_AHB_DIV_MASK             0x1
171 #define AR724X_DDR_DIV_SHIFT            22
172 #define AR724X_DDR_DIV_MASK             0x3
173
174 #define AR7242_PLL_REG_ETH0_INT_CLOCK   0x2c
175
176 #define AR91XX_PLL_REG_CPU_CONFIG       0x00
177 #define AR91XX_PLL_REG_ETH_CONFIG       0x04
178 #define AR91XX_PLL_REG_ETH0_INT_CLOCK   0x14
179 #define AR91XX_PLL_REG_ETH1_INT_CLOCK   0x18
180
181 #define AR91XX_PLL_DIV_SHIFT            0
182 #define AR91XX_PLL_DIV_MASK             0x3ff
183 #define AR91XX_DDR_DIV_SHIFT            22
184 #define AR91XX_DDR_DIV_MASK             0x3
185 #define AR91XX_AHB_DIV_SHIFT            19
186 #define AR91XX_AHB_DIV_MASK             0x1
187
188 #define AR91XX_ETH0_PLL_SHIFT           20
189 #define AR91XX_ETH1_PLL_SHIFT           22
190
191 #define AR934X_PLL_REG_CPU_CONFIG       0x00
192 #define AR934X_PLL_REG_DDR_CTRL_CLOCK   0x8
193
194 #define AR934X_CPU_PLL_CFG_OUTDIV_MSB   21
195 #define AR934X_CPU_PLL_CFG_OUTDIV_LSB   19
196 #define AR934X_CPU_PLL_CFG_OUTDIV_MASK  0x00380000
197
198 #define AR934X_CPU_PLL_CFG_OUTDIV_GET(x)                \
199         (((x) & AR934X_CPU_PLL_CFG_OUTDIV_MASK) >>      \
200         AR934X_CPU_PLL_CFG_OUTDIV_LSB)
201
202 #define AR934X_DDR_PLL_CFG_OUTDIV_MSB   25
203 #define AR934X_DDR_PLL_CFG_OUTDIV_LSB   23
204 #define AR934X_DDR_PLL_CFG_OUTDIV_MASK  0x03800000
205
206 #define AR934X_DDR_PLL_CFG_OUTDIV_GET(x)                \
207         (((x) & AR934X_DDR_PLL_CFG_OUTDIV_MASK) >>      \
208         AR934X_DDR_PLL_CFG_OUTDIV_LSB)
209
210 #define AR934X_DDR_PLL_CFG_OUTDIV_SET(x)                \
211         (((x) << AR934X_DDR_PLL_CFG_OUTDIV_LSB) &       \
212         AR934X_DDR_PLL_CFG_OUTDIV_MASK)
213
214 #define AR934X_CPU_PLL_CFG_REFDIV_MSB   16
215 #define AR934X_CPU_PLL_CFG_REFDIV_LSB   12
216 #define AR934X_CPU_PLL_CFG_REFDIV_MASK  0x0001f000
217
218 #define AR934X_CPU_PLL_CFG_REFDIV_GET(x)                \
219         (((x) & AR934X_CPU_PLL_CFG_REFDIV_MASK) >>      \
220         AR934X_CPU_PLL_CFG_REFDIV_LSB)
221
222 #define AR934X_CPU_PLL_CFG_REFDIV_SET(x)                \
223         (((x) << AR934X_CPU_PLL_CFG_REFDIV_LSB) &       \
224         AR934X_CPU_PLL_CFG_REFDIV_MASK)
225
226 #define AR934X_CPU_PLL_CFG_REFDIV_RESET 2
227
228 #define AR934X_CPU_PLL_CFG_NINT_MSB     11
229 #define AR934X_CPU_PLL_CFG_NINT_LSB     6
230 #define AR934X_CPU_PLL_CFG_NINT_MASK    0x00000fc0
231
232 #define AR934X_CPU_PLL_CFG_NINT_GET(x)                  \
233         (((x) & AR934X_CPU_PLL_CFG_NINT_MASK) >>        \
234         AR934X_CPU_PLL_CFG_NINT_LSB)
235
236 #define AR934X_CPU_PLL_CFG_NINT_SET(x)                  \
237         (((x) << AR934X_CPU_PLL_CFG_NINT_LSB) &         \
238         AR934X_CPU_PLL_CFG_NINT_MASK)
239
240 #define AR934X_CPU_PLL_CFG_NINT_RESET   20
241
242 #define AR934X_CPU_PLL_CFG_NFRAC_MSB    5
243 #define AR934X_CPU_PLL_CFG_NFRAC_LSB    0
244 #define AR934X_CPU_PLL_CFG_NFRAC_MASK   0x0000003f
245
246 #define AR934X_CPU_PLL_CFG_NFRAC_GET(x)         \
247         (((x) & AR934X_CPU_PLL_CFG_NFRAC_MASK) >>       \
248         AR934X_CPU_PLL_CFG_NFRAC_LSB)
249
250 #define AR934X_CPU_PLL_CFG_NFRAC_SET(x)         \
251         (((x) << AR934X_CPU_PLL_CFG_NFRAC_LSB) &        \
252         AR934X_CPU_PLL_CFG_NFRAC_MASK)
253
254 #define AR934X_DDR_PLL_CFG_REFDIV_MSB   20
255 #define AR934X_DDR_PLL_CFG_REFDIV_LSB   16
256 #define AR934X_DDR_PLL_CFG_REFDIV_MASK  0x001f0000
257
258 #define AR934X_DDR_PLL_CFG_REFDIV_GET(x)                \
259         (((x) & AR934X_DDR_PLL_CFG_REFDIV_MASK) >>      \
260         AR934X_DDR_PLL_CFG_REFDIV_LSB)
261
262 #define AR934X_DDR_PLL_CFG_REFDIV_SET(x)                \
263         (((x) << AR934X_DDR_PLL_CFG_REFDIV_LSB) &       \
264         AR934X_DDR_PLL_CFG_REFDIV_MASK)
265
266 #define AR934X_DDR_PLL_CFG_REFDIV_RESET 2
267
268 #define AR934X_DDR_PLL_CFG_NINT_MSB     15
269 #define AR934X_DDR_PLL_CFG_NINT_LSB     10
270 #define AR934X_DDR_PLL_CFG_NINT_MASK    0x0000fc00
271
272 #define AR934X_DDR_PLL_CFG_NINT_GET(x)                  \
273         (((x) & AR934X_DDR_PLL_CFG_NINT_MASK) >>        \
274         AR934X_DDR_PLL_CFG_NINT_LSB)
275
276 #define AR934X_DDR_PLL_CFG_NINT_SET(x)                  \
277         (((x) << AR934X_DDR_PLL_CFG_NINT_LSB) &         \
278         AR934X_DDR_PLL_CFG_NINT_MASK)
279
280 #define AR934X_DDR_PLL_CFG_NINT_RESET   20
281
282 #define AR934X_DDR_PLL_CFG_NFRAC_MSB    9
283 #define AR934X_DDR_PLL_CFG_NFRAC_LSB    0
284 #define AR934X_DDR_PLL_CFG_NFRAC_MASK   0x000003ff
285
286 #define AR934X_DDR_PLL_CFG_NFRAC_GET(x)         \
287         (((x) & AR934X_DDR_PLL_CFG_NFRAC_MASK) >>       \
288         AR934X_DDR_PLL_CFG_NFRAC_LSB)
289
290 #define AR934X_DDR_PLL_CFG_NFRAC_SET(x)         \
291         (((x) << AR934X_DDR_PLL_CFG_NFRAC_LSB) &        \
292         AR934X_DDR_PLL_CFG_NFRAC_MASK)
293
294 #define AR934X_DDR_PLL_CFG_NFRAC_RESET  512
295
296 #define AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_MSB        19
297 #define AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_LSB        15
298 #define AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_MASK       0x000f8000
299
300 #define AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_GET(x)             \
301         (((x) & AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_MASK) >>   \
302         AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_LSB)
303
304 #define AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_SET(x)             \
305         (((x) << AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_LSB) &    \
306         AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_MASK)
307
308 #define AR934X_CPU_DDR_CLK_CTRL_AHB_POST_DIV_RESET              0
309
310 #define AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_MSB        14
311 #define AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_LSB        10
312 #define AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_MASK       0x00007c00
313
314 #define AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_GET(x)             \
315         (((x) & AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_MASK) >>   \
316         AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_LSB)
317
318 #define AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_SET(x)             \
319         (((x) << AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_LSB) &    \
320         AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_MASK)
321
322 #define AR934X_CPU_DDR_CLK_CTRL_DDR_POST_DIV_RESET      0
323
324 #define AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_MSB        9
325 #define AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_LSB        5
326 #define AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_MASK       0x000003e0
327
328 #define AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_GET(x)             \
329         (((x) & AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_MASK) >>   \
330         AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_LSB)
331
332 #define AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_SET(x)             \
333         (((x) << AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_LSB) &    \
334         AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_MASK)
335
336 #define AR934X_CPU_DDR_CLK_CTRL_CPU_POST_DIV_RESET      0
337
338 #define AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_MSB  24
339 #define AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_LSB  24
340 #define AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_MASK 0x01000000
341
342 #define AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_GET(x)       \
343         (((x) & AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_MASK) >> \
344         AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_LSB)
345
346 #define AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_SET(x)       \
347         (((x) << AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_LSB) & \
348         AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_MASK)
349
350 #define AR934X_CPU_DDR_CLK_CTRL_AHBCLK_FROM_DDRPLL_RESET        1
351
352 extern void __iomem *ar71xx_pll_base;
353
354 static inline void ar71xx_pll_wr(unsigned reg, u32 val)
355 {
356         __raw_writel(val, ar71xx_pll_base + reg);
357 }
358
359 static inline u32 ar71xx_pll_rr(unsigned reg)
360 {
361         return __raw_readl(ar71xx_pll_base + reg);
362 }
363
364 /*
365  * USB_CONFIG block
366  */
367 #define USB_CTRL_REG_FLADJ      0x00
368 #define USB_CTRL_REG_CONFIG     0x04
369
370 extern void __iomem *ar71xx_usb_ctrl_base;
371
372 static inline void ar71xx_usb_ctrl_wr(unsigned reg, u32 val)
373 {
374         __raw_writel(val, ar71xx_usb_ctrl_base + reg);
375 }
376
377 static inline u32 ar71xx_usb_ctrl_rr(unsigned reg)
378 {
379         return __raw_readl(ar71xx_usb_ctrl_base + reg);
380 }
381
382 /*
383  * GPIO block
384  */
385 #define GPIO_REG_OE             0x00
386 #define GPIO_REG_IN             0x04
387 #define GPIO_REG_OUT            0x08
388 #define GPIO_REG_SET            0x0c
389 #define GPIO_REG_CLEAR          0x10
390 #define GPIO_REG_INT_MODE       0x14
391 #define GPIO_REG_INT_TYPE       0x18
392 #define GPIO_REG_INT_POLARITY   0x1c
393 #define GPIO_REG_INT_PENDING    0x20
394 #define GPIO_REG_INT_ENABLE     0x24
395 #define GPIO_REG_FUNC           0x28
396
397 #define AR71XX_GPIO_FUNC_STEREO_EN      BIT(17)
398 #define AR71XX_GPIO_FUNC_SLIC_EN        BIT(16)
399 #define AR71XX_GPIO_FUNC_SPI_CS2_EN     BIT(13)
400 #define AR71XX_GPIO_FUNC_SPI_CS1_EN     BIT(12)
401 #define AR71XX_GPIO_FUNC_UART_EN        BIT(8)
402 #define AR71XX_GPIO_FUNC_USB_OC_EN      BIT(4)
403 #define AR71XX_GPIO_FUNC_USB_CLK_EN     BIT(0)
404
405 #define AR71XX_GPIO_COUNT       16
406
407 #define AR724X_GPIO_FUNC_GE0_MII_CLK_EN         BIT(19)
408 #define AR724X_GPIO_FUNC_SPI_EN                 BIT(18)
409 #define AR724X_GPIO_FUNC_SPI_CS_EN2             BIT(14)
410 #define AR724X_GPIO_FUNC_SPI_CS_EN1             BIT(13)
411 #define AR724X_GPIO_FUNC_CLK_OBS5_EN            BIT(12)
412 #define AR724X_GPIO_FUNC_CLK_OBS4_EN            BIT(11)
413 #define AR724X_GPIO_FUNC_CLK_OBS3_EN            BIT(10)
414 #define AR724X_GPIO_FUNC_CLK_OBS2_EN            BIT(9)
415 #define AR724X_GPIO_FUNC_CLK_OBS1_EN            BIT(8)
416 #define AR724X_GPIO_FUNC_ETH_SWITCH_LED4_EN     BIT(7)
417 #define AR724X_GPIO_FUNC_ETH_SWITCH_LED3_EN     BIT(6)
418 #define AR724X_GPIO_FUNC_ETH_SWITCH_LED2_EN     BIT(5)
419 #define AR724X_GPIO_FUNC_ETH_SWITCH_LED1_EN     BIT(4)
420 #define AR724X_GPIO_FUNC_ETH_SWITCH_LED0_EN     BIT(3)
421 #define AR724X_GPIO_FUNC_UART_RTS_CTS_EN        BIT(2)
422 #define AR724X_GPIO_FUNC_UART_EN                BIT(1)
423 #define AR724X_GPIO_FUNC_JTAG_DISABLE           BIT(0)
424
425 #define AR724X_GPIO_COUNT       18
426
427 #define AR91XX_GPIO_FUNC_WMAC_LED_EN    BIT(22)
428 #define AR91XX_GPIO_FUNC_EXP_PORT_CS_EN BIT(21)
429 #define AR91XX_GPIO_FUNC_I2S_REFCLKEN   BIT(20)
430 #define AR91XX_GPIO_FUNC_I2S_MCKEN      BIT(19)
431 #define AR91XX_GPIO_FUNC_I2S1_EN        BIT(18)
432 #define AR91XX_GPIO_FUNC_I2S0_EN        BIT(17)
433 #define AR91XX_GPIO_FUNC_SLIC_EN        BIT(16)
434 #define AR91XX_GPIO_FUNC_UART_RTSCTS_EN BIT(9)
435 #define AR91XX_GPIO_FUNC_UART_EN        BIT(8)
436 #define AR91XX_GPIO_FUNC_USB_CLK_EN     BIT(4)
437
438 #define AR91XX_GPIO_COUNT       22
439
440 #define AR934X_GPIO_FUNC_SPI_CS_1_EN    BIT(14)
441 #define AR934X_GPIO_FUNC_SPI_CS_0_EN    BIT(13)
442
443 #define AR934X_GPIO_COUNT               32
444 #define AR934X_GPIO_FUNC_DDR_DQOE_EN    BIT(17)
445
446 extern void __iomem *ar71xx_gpio_base;
447
448 static inline void ar71xx_gpio_wr(unsigned reg, u32 value)
449 {
450         __raw_writel(value, ar71xx_gpio_base + reg);
451 }
452
453 static inline u32 ar71xx_gpio_rr(unsigned reg)
454 {
455         return __raw_readl(ar71xx_gpio_base + reg);
456 }
457
458 void ar71xx_gpio_init(void) __init;
459 void ar71xx_gpio_function_enable(u32 mask);
460 void ar71xx_gpio_function_disable(u32 mask);
461 void ar71xx_gpio_function_setup(u32 set, u32 clear);
462
463 /*
464  * DDR_CTRL block
465  */
466 #define AR71XX_DDR_REG_PCI_WIN0         0x7c
467 #define AR71XX_DDR_REG_PCI_WIN1         0x80
468 #define AR71XX_DDR_REG_PCI_WIN2         0x84
469 #define AR71XX_DDR_REG_PCI_WIN3         0x88
470 #define AR71XX_DDR_REG_PCI_WIN4         0x8c
471 #define AR71XX_DDR_REG_PCI_WIN5         0x90
472 #define AR71XX_DDR_REG_PCI_WIN6         0x94
473 #define AR71XX_DDR_REG_PCI_WIN7         0x98
474 #define AR71XX_DDR_REG_FLUSH_GE0        0x9c
475 #define AR71XX_DDR_REG_FLUSH_GE1        0xa0
476 #define AR71XX_DDR_REG_FLUSH_USB        0xa4
477 #define AR71XX_DDR_REG_FLUSH_PCI        0xa8
478
479 #define AR724X_DDR_REG_FLUSH_GE0        0x7c
480 #define AR724X_DDR_REG_FLUSH_GE1        0x80
481 #define AR724X_DDR_REG_FLUSH_USB        0x84
482 #define AR724X_DDR_REG_FLUSH_PCIE       0x88
483
484 #define AR91XX_DDR_REG_FLUSH_GE0        0x7c
485 #define AR91XX_DDR_REG_FLUSH_GE1        0x80
486 #define AR91XX_DDR_REG_FLUSH_USB        0x84
487 #define AR91XX_DDR_REG_FLUSH_WMAC       0x88
488
489 #define AR934X_DDR_REG_FLUSH_GE0        0x9c
490 #define AR934X_DDR_REG_FLUSH_GE1        0xa0
491 #define AR934X_DDR_REG_FLUSH_USB        0xa4
492 #define AR934X_DDR_REG_FLUSH_PCIE       0xa8
493
494
495 #define PCI_WIN0_OFFS   0x10000000
496 #define PCI_WIN1_OFFS   0x11000000
497 #define PCI_WIN2_OFFS   0x12000000
498 #define PCI_WIN3_OFFS   0x13000000
499 #define PCI_WIN4_OFFS   0x14000000
500 #define PCI_WIN5_OFFS   0x15000000
501 #define PCI_WIN6_OFFS   0x16000000
502 #define PCI_WIN7_OFFS   0x07000000
503
504 extern void __iomem *ar71xx_ddr_base;
505
506 static inline void ar71xx_ddr_wr(unsigned reg, u32 val)
507 {
508         __raw_writel(val, ar71xx_ddr_base + reg);
509 }
510
511 static inline u32 ar71xx_ddr_rr(unsigned reg)
512 {
513         return __raw_readl(ar71xx_ddr_base + reg);
514 }
515
516 void ar71xx_ddr_flush(u32 reg);
517
518 /*
519  * PCI block
520  */
521 #define AR71XX_PCI_CFG_BASE     (AR71XX_PCI_MEM_BASE + PCI_WIN7_OFFS + 0x10000)
522 #define AR71XX_PCI_CFG_SIZE     0x100
523
524 #define PCI_REG_CRP_AD_CBE      0x00
525 #define PCI_REG_CRP_WRDATA      0x04
526 #define PCI_REG_CRP_RDDATA      0x08
527 #define PCI_REG_CFG_AD          0x0c
528 #define PCI_REG_CFG_CBE         0x10
529 #define PCI_REG_CFG_WRDATA      0x14
530 #define PCI_REG_CFG_RDDATA      0x18
531 #define PCI_REG_PCI_ERR         0x1c
532 #define PCI_REG_PCI_ERR_ADDR    0x20
533 #define PCI_REG_AHB_ERR         0x24
534 #define PCI_REG_AHB_ERR_ADDR    0x28
535
536 #define PCI_CRP_CMD_WRITE       0x00010000
537 #define PCI_CRP_CMD_READ        0x00000000
538 #define PCI_CFG_CMD_READ        0x0000000a
539 #define PCI_CFG_CMD_WRITE       0x0000000b
540
541 #define PCI_IDSEL_ADL_START     17
542
543 #define AR724X_PCI_CFG_BASE     (AR71XX_PCI_MEM_BASE + 0x4000000)
544 #define AR724X_PCI_CFG_SIZE     0x1000
545
546 #define AR724X_PCI_REG_APP              0x00
547 #define AR724X_PCI_REG_RESET            0x18
548 #define AR724X_PCI_REG_INT_STATUS       0x4c
549 #define AR724X_PCI_REG_INT_MASK         0x50
550
551 #define AR724X_PCI_APP_LTSSM_ENABLE     BIT(0)
552 #define AR724X_PCI_RESET_LINK_UP        BIT(0)
553
554 #define AR724X_PCI_INT_DEV0             BIT(14)
555
556 /*
557  * RESET block
558  */
559 #define AR71XX_RESET_REG_TIMER                  0x00
560 #define AR71XX_RESET_REG_TIMER_RELOAD           0x04
561 #define AR71XX_RESET_REG_WDOG_CTRL              0x08
562 #define AR71XX_RESET_REG_WDOG                   0x0c
563 #define AR71XX_RESET_REG_MISC_INT_STATUS        0x10
564 #define AR71XX_RESET_REG_MISC_INT_ENABLE        0x14
565 #define AR71XX_RESET_REG_PCI_INT_STATUS         0x18
566 #define AR71XX_RESET_REG_PCI_INT_ENABLE         0x1c
567 #define AR71XX_RESET_REG_GLOBAL_INT_STATUS      0x20
568 #define AR71XX_RESET_REG_RESET_MODULE           0x24
569 #define AR71XX_RESET_REG_PERFC_CTRL             0x2c
570 #define AR71XX_RESET_REG_PERFC0                 0x30
571 #define AR71XX_RESET_REG_PERFC1                 0x34
572 #define AR71XX_RESET_REG_REV_ID                 0x90
573
574 #define AR91XX_RESET_REG_GLOBAL_INT_STATUS      0x18
575 #define AR91XX_RESET_REG_RESET_MODULE           0x1c
576 #define AR91XX_RESET_REG_PERF_CTRL              0x20
577 #define AR91XX_RESET_REG_PERFC0                 0x24
578 #define AR91XX_RESET_REG_PERFC1                 0x28
579
580 #define AR724X_RESET_REG_RESET_MODULE           0x1c
581
582 #define AR934X_RESET_REG_RESET_MODULE           0x1c
583 #define AR934X_RESET_REG_BOOTSTRAP              0xb0
584 /* 0 - 25MHz   1 - 40 MHz */
585 #define AR934X_REF_CLK_40                       (1 << 4)
586
587 #define WDOG_CTRL_LAST_RESET            BIT(31)
588 #define WDOG_CTRL_ACTION_MASK           3
589 #define WDOG_CTRL_ACTION_NONE           0       /* no action */
590 #define WDOG_CTRL_ACTION_GPI            1       /* general purpose interrupt */
591 #define WDOG_CTRL_ACTION_NMI            2       /* NMI */
592 #define WDOG_CTRL_ACTION_FCR            3       /* full chip reset */
593
594 #define MISC_INT_ENET_LINK              BIT(12)
595 #define MISC_INT_DDR_PERF               BIT(11)
596 #define MISC_INT_TIMER4         BIT(10)
597 #define MISC_INT_TIMER3         BIT(9)
598 #define MISC_INT_TIMER2         BIT(8)
599 #define MISC_INT_DMA                    BIT(7)
600 #define MISC_INT_OHCI                   BIT(6)
601 #define MISC_INT_PERFC                  BIT(5)
602 #define MISC_INT_WDOG                   BIT(4)
603 #define MISC_INT_UART                   BIT(3)
604 #define MISC_INT_GPIO                   BIT(2)
605 #define MISC_INT_ERROR                  BIT(1)
606 #define MISC_INT_TIMER                  BIT(0)
607
608 #define PCI_INT_CORE                    BIT(4)
609 #define PCI_INT_DEV2                    BIT(2)
610 #define PCI_INT_DEV1                    BIT(1)
611 #define PCI_INT_DEV0                    BIT(0)
612
613 #define RESET_MODULE_EXTERNAL           BIT(28)
614 #define RESET_MODULE_FULL_CHIP          BIT(24)
615 #define RESET_MODULE_AMBA2WMAC          BIT(22)
616 #define RESET_MODULE_CPU_NMI            BIT(21)
617 #define RESET_MODULE_CPU_COLD           BIT(20)
618 #define RESET_MODULE_DMA                BIT(19)
619 #define RESET_MODULE_SLIC               BIT(18)
620 #define RESET_MODULE_STEREO             BIT(17)
621 #define RESET_MODULE_DDR                BIT(16)
622 #define RESET_MODULE_GE1_MAC            BIT(13)
623 #define RESET_MODULE_GE1_PHY            BIT(12)
624 #define RESET_MODULE_USBSUS_OVERRIDE    BIT(10)
625 #define RESET_MODULE_GE0_MAC            BIT(9)
626 #define RESET_MODULE_GE0_PHY            BIT(8)
627 #define RESET_MODULE_USB_OHCI_DLL       BIT(6)
628 #define RESET_MODULE_USB_HOST           BIT(5)
629 #define RESET_MODULE_USB_PHY            BIT(4)
630 #define RESET_MODULE_USB_OHCI_DLL_7240  BIT(3)
631 #define RESET_MODULE_PCI_BUS            BIT(1)
632 #define RESET_MODULE_PCI_CORE           BIT(0)
633
634 #define AR724X_RESET_GE1_MDIO           BIT(23)
635 #define AR724X_RESET_GE0_MDIO           BIT(22)
636 #define AR724X_RESET_PCIE_PHY_SERIAL    BIT(10)
637 #define AR724X_RESET_PCIE_PHY           BIT(7)
638 #define AR724X_RESET_PCIE               BIT(6)
639 #define AR724X_RESET_USB_HOST           BIT(5)
640 #define AR724X_RESET_USB_PHY            BIT(4)
641 #define AR724X_RESET_USBSUS_OVERRIDE    BIT(3)
642
643 #define REV_ID_MAJOR_MASK       0xfff0
644 #define REV_ID_MAJOR_AR71XX     0x00a0
645 #define REV_ID_MAJOR_AR913X     0x00b0
646 #define REV_ID_MAJOR_AR7240     0x00c0
647 #define REV_ID_MAJOR_AR7241     0x0100
648 #define REV_ID_MAJOR_AR7242     0x1100
649 #define REV_ID_MAJOR_AR9330     0x0110
650 #define REV_ID_MAJOR_AR9331     0x1110
651 #define REV_ID_MAJOR_AR9341     0x0120
652 #define REV_ID_MAJOR_AR9342     0x1120
653 #define REV_ID_MAJOR_AR9344     0x2120
654
655 #define AR71XX_REV_ID_MINOR_MASK        0x3
656 #define AR71XX_REV_ID_MINOR_AR7130      0x0
657 #define AR71XX_REV_ID_MINOR_AR7141      0x1
658 #define AR71XX_REV_ID_MINOR_AR7161      0x2
659 #define AR71XX_REV_ID_REVISION_MASK     0x3
660 #define AR71XX_REV_ID_REVISION_SHIFT    2
661
662 #define AR91XX_REV_ID_MINOR_MASK        0x3
663 #define AR91XX_REV_ID_MINOR_AR9130      0x0
664 #define AR91XX_REV_ID_MINOR_AR9132      0x1
665 #define AR91XX_REV_ID_REVISION_MASK     0x3
666 #define AR91XX_REV_ID_REVISION_SHIFT    2
667
668 #define AR724X_REV_ID_REVISION_MASK     0x3
669
670 #define AR933X_REV_ID_REVISION_MASK     0xf
671
672 #define AR934X_REV_ID_REVISION_MASK     0xf
673
674 extern void __iomem *ar71xx_reset_base;
675
676 static inline void ar71xx_reset_wr(unsigned reg, u32 val)
677 {
678         __raw_writel(val, ar71xx_reset_base + reg);
679 }
680
681 static inline u32 ar71xx_reset_rr(unsigned reg)
682 {
683         return __raw_readl(ar71xx_reset_base + reg);
684 }
685
686 void ar71xx_device_stop(u32 mask);
687 void ar71xx_device_start(u32 mask);
688 int ar71xx_device_stopped(u32 mask);
689
690 /*
691  * SPI block
692  */
693 #define SPI_REG_FS              0x00    /* Function Select */
694 #define SPI_REG_CTRL            0x04    /* SPI Control */
695 #define SPI_REG_IOC             0x08    /* SPI I/O Control */
696 #define SPI_REG_RDS             0x0c    /* Read Data Shift */
697
698 #define SPI_FS_GPIO             BIT(0)  /* Enable GPIO mode */
699
700 #define SPI_CTRL_RD             BIT(6)  /* Remap Disable */
701 #define SPI_CTRL_DIV_MASK       0x3f
702
703 #define SPI_IOC_DO              BIT(0)  /* Data Out pin */
704 #define SPI_IOC_CLK             BIT(8)  /* CLK pin */
705 #define SPI_IOC_CS(n)           BIT(16 + (n))
706 #define SPI_IOC_CS0             SPI_IOC_CS(0)
707 #define SPI_IOC_CS1             SPI_IOC_CS(1)
708 #define SPI_IOC_CS2             SPI_IOC_CS(2)
709 #define SPI_IOC_CS_ALL          (SPI_IOC_CS0 | SPI_IOC_CS1 | SPI_IOC_CS2)
710
711 void ar71xx_flash_acquire(void);
712 void ar71xx_flash_release(void);
713
714 /*
715  * MII_CTRL block
716  */
717 #define MII_REG_MII0_CTRL       0x00
718 #define MII_REG_MII1_CTRL       0x04
719
720 #define MII0_CTRL_IF_GMII       0
721 #define MII0_CTRL_IF_MII        1
722 #define MII0_CTRL_IF_RGMII      2
723 #define MII0_CTRL_IF_RMII       3
724
725 #define MII1_CTRL_IF_RGMII      0
726 #define MII1_CTRL_IF_RMII       1
727
728 #endif /* __ASSEMBLER__ */
729
730 #endif /* __ASM_MACH_AR71XX_H */