b8d4e6abd5cce2dc47acce4e1038e1a36ecba9ea
[oweals/u-boot.git] / include / netdev.h
1 /*
2  * (C) Copyright 2008
3  * Benjamin Warren, biggerbadderben@gmail.com
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 /*
9  * netdev.h - definitions an prototypes for network devices
10  */
11
12 #ifndef _NETDEV_H_
13 #define _NETDEV_H_
14
15 /*
16  * Board and CPU-specific initialization functions
17  * board_eth_init() has highest priority.  cpu_eth_init() only
18  * gets called if board_eth_init() isn't instantiated or fails.
19  * Return values:
20  *      0: success
21  *     -1: failure
22  */
23
24 int board_eth_init(bd_t *bis);
25 int cpu_eth_init(bd_t *bis);
26
27 /* Driver initialization prototypes */
28 int at91emac_register(bd_t *bis, unsigned long iobase);
29 int au1x00_enet_initialize(bd_t*);
30 int ax88180_initialize(bd_t *bis);
31 int bcm_sf2_eth_register(bd_t *bis, u8 dev_num);
32 int bfin_EMAC_initialize(bd_t *bis);
33 int calxedaxgmac_initialize(u32 id, ulong base_addr);
34 int cs8900_initialize(u8 dev_num, int base_addr);
35 int davinci_emac_initialize(void);
36 int dc21x4x_initialize(bd_t *bis);
37 int designware_initialize(ulong base_addr, u32 interface);
38 int dm9000_initialize(bd_t *bis);
39 int dnet_eth_initialize(int id, void *regs, unsigned int phy_addr);
40 int e1000_initialize(bd_t *bis);
41 int eepro100_initialize(bd_t *bis);
42 int enc28j60_initialize(unsigned int bus, unsigned int cs,
43         unsigned int max_hz, unsigned int mode);
44 int ep93xx_eth_initialize(u8 dev_num, int base_addr);
45 int eth_3com_initialize (bd_t * bis);
46 int ethoc_initialize(u8 dev_num, int base_addr);
47 int fec_initialize (bd_t *bis);
48 int fecmxc_initialize(bd_t *bis);
49 int fecmxc_initialize_multi(bd_t *bis, int dev_id, int phy_id, uint32_t addr);
50 int ftgmac100_initialize(bd_t *bits);
51 int ftmac100_initialize(bd_t *bits);
52 int ftmac110_initialize(bd_t *bits);
53 int greth_initialize(bd_t *bis);
54 void gt6426x_eth_initialize(bd_t *bis);
55 int ks8851_mll_initialize(u8 dev_num, int base_addr);
56 int lan91c96_initialize(u8 dev_num, int base_addr);
57 int lpc32xx_eth_initialize(bd_t *bis);
58 int macb_eth_initialize(int id, void *regs, unsigned int phy_addr);
59 int mcdmafec_initialize(bd_t *bis);
60 int mcffec_initialize(bd_t *bis);
61 int mpc512x_fec_initialize(bd_t *bis);
62 int mpc5xxx_fec_initialize(bd_t *bis);
63 int mpc82xx_scc_enet_initialize(bd_t *bis);
64 int mvgbe_initialize(bd_t *bis);
65 int mvneta_initialize(bd_t *bis, int base_addr, int devnum, int phy_addr);
66 int natsemi_initialize(bd_t *bis);
67 int ne2k_register(void);
68 int npe_initialize(bd_t *bis);
69 int ns8382x_initialize(bd_t *bis);
70 int pcnet_initialize(bd_t *bis);
71 int ppc_4xx_eth_initialize (bd_t *bis);
72 int rtl8139_initialize(bd_t *bis);
73 int rtl8169_initialize(bd_t *bis);
74 int scc_initialize(bd_t *bis);
75 int sh_eth_initialize(bd_t *bis);
76 int skge_initialize(bd_t *bis);
77 int smc91111_initialize(u8 dev_num, int base_addr);
78 int smc911x_initialize(u8 dev_num, int base_addr);
79 int tsi108_eth_initialize(bd_t *bis);
80 int uec_standard_init(bd_t *bis);
81 int uli526x_initialize(bd_t *bis);
82 int armada100_fec_register(unsigned long base_addr);
83 int xilinx_emaclite_of_init(const void *blob);
84 int xilinx_emaclite_initialize(bd_t *bis, unsigned long base_addr,
85                                                         int txpp, int rxpp);
86 int xilinx_ll_temac_eth_init(bd_t *bis, unsigned long base_addr, int flags,
87                                                 unsigned long ctrl_addr);
88 /*
89  * As long as the Xilinx xps_ll_temac ethernet driver has not its own interface
90  * exported by a public hader file, we need a global definition at this point.
91  */
92 #if defined(CONFIG_XILINX_LL_TEMAC)
93 #define XILINX_LL_TEMAC_M_FIFO          0       /* use FIFO Ctrl */
94 #define XILINX_LL_TEMAC_M_SDMA_PLB      (1 << 0)/* use SDMA Ctrl via PLB */
95 #define XILINX_LL_TEMAC_M_SDMA_DCR      (1 << 1)/* use SDMA Ctrl via DCR */
96 #endif
97
98 /* Boards with PCI network controllers can call this from their board_eth_init()
99  * function to initialize whatever's on board.
100  * Return value is total # of devices found */
101
102 static inline int pci_eth_init(bd_t *bis)
103 {
104         int num = 0;
105
106 #ifdef CONFIG_PCI
107
108 #ifdef CONFIG_EEPRO100
109         num += eepro100_initialize(bis);
110 #endif
111 #ifdef CONFIG_TULIP
112         num += dc21x4x_initialize(bis);
113 #endif
114 #ifdef CONFIG_E1000
115         num += e1000_initialize(bis);
116 #endif
117 #ifdef CONFIG_PCNET
118         num += pcnet_initialize(bis);
119 #endif
120 #ifdef CONFIG_NATSEMI
121         num += natsemi_initialize(bis);
122 #endif
123 #ifdef CONFIG_NS8382X
124         num += ns8382x_initialize(bis);
125 #endif
126 #if defined(CONFIG_RTL8139)
127         num += rtl8139_initialize(bis);
128 #endif
129 #if defined(CONFIG_RTL8169)
130         num += rtl8169_initialize(bis);
131 #endif
132 #if defined(CONFIG_ULI526X)
133         num += uli526x_initialize(bis);
134 #endif
135
136 #endif  /* CONFIG_PCI */
137         return num;
138 }
139
140 /*
141  * Boards with mv88e61xx switch can use this by defining
142  * CONFIG_MV88E61XX_SWITCH in respective board configheader file
143  * the stuct and enums here are used to specify switch configuration params
144  */
145 #if defined(CONFIG_MV88E61XX_SWITCH)
146
147 /* constants for any 88E61xx switch */
148 #define MV88E61XX_MAX_PORTS_NUM 6
149
150 enum mv88e61xx_cfg_mdip {
151         MV88E61XX_MDIP_NOCHANGE,
152         MV88E61XX_MDIP_REVERSE
153 };
154
155 enum mv88e61xx_cfg_ledinit {
156         MV88E61XX_LED_INIT_DIS,
157         MV88E61XX_LED_INIT_EN
158 };
159
160 enum mv88e61xx_cfg_rgmiid {
161         MV88E61XX_RGMII_DELAY_DIS,
162         MV88E61XX_RGMII_DELAY_EN
163 };
164
165 enum mv88e61xx_cfg_prtstt {
166         MV88E61XX_PORTSTT_DISABLED,
167         MV88E61XX_PORTSTT_BLOCKING,
168         MV88E61XX_PORTSTT_LEARNING,
169         MV88E61XX_PORTSTT_FORWARDING
170 };
171
172 struct mv88e61xx_config {
173         char *name;
174         u8 vlancfg[MV88E61XX_MAX_PORTS_NUM];
175         enum mv88e61xx_cfg_rgmiid rgmii_delay;
176         enum mv88e61xx_cfg_prtstt portstate;
177         enum mv88e61xx_cfg_ledinit led_init;
178         enum mv88e61xx_cfg_mdip mdip;
179         u32 ports_enabled;
180         u8 cpuport;
181 };
182
183 /*
184  * Common mappings for Internal VLANs
185  * These mappings consider that all ports are useable; the driver
186  * will mask inexistent/unused ports.
187  */
188
189 /* Switch mode : routes any port to any port */
190 #define MV88E61XX_VLANCFG_SWITCH { 0x3F, 0x3F, 0x3F, 0x3F, 0x3F, 0x3F }
191
192 /* Router mode: routes only CPU port 5 to/from non-CPU ports 0-4 */
193 #define MV88E61XX_VLANCFG_ROUTER { 0x20, 0x20, 0x20, 0x20, 0x20, 0x1F }
194
195 int mv88e61xx_switch_initialize(struct mv88e61xx_config *swconfig);
196 #endif /* CONFIG_MV88E61XX_SWITCH */
197
198 struct mii_dev *fec_get_miibus(uint32_t base_addr, int dev_id);
199 #ifdef CONFIG_PHYLIB
200 struct phy_device;
201 int fec_probe(bd_t *bd, int dev_id, uint32_t base_addr,
202                 struct mii_dev *bus, struct phy_device *phydev);
203 #else
204 /*
205  * Allow FEC to fine-tune MII configuration on boards which require this.
206  */
207 int fecmxc_register_mii_postcall(struct eth_device *dev, int (*cb)(int));
208 #endif
209
210 #endif /* _NETDEV_H_ */