ARMV7: AM3517/05: Add support for CraneBoard.
[oweals/u-boot.git] / include / configs / scb9328.h
1 /*
2  * Copyright (C) 2003 ETC s.r.o.
3  *
4  * This program is free software; you can redistribute it and/or
5  * modify it under the terms of the GNU General Public License as
6  * published by the Free Software Foundation; either version 2 of
7  * the License, or (at your option) any later version.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  *
14  * You should have received a copy of the GNU General Public License
15  * along with this program; if not, write to the Free Software
16  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
17  * MA 02111-1307 USA
18  *
19  * Written by Peter Figuli <peposh@etc.sk>, 2003.
20  *
21  * 2003/13/06 Initial MP10 Support copied from wepep250
22  */
23
24 #ifndef __CONFIG_H
25 #define __CONFIG_H
26
27 #define CONFIG_ARM920T          1     /* this is an ARM920T CPU     */
28 #define CONFIG_IMX              1     /* in a Motorola MC9328MXL Chip */
29 #define CONFIG_SCB9328          1     /* on a scb9328tronix board */
30 #undef  CONFIG_USE_IRQ                /* don't need use IRQ/FIQ    */
31
32 #define CONFIG_IMX_SERIAL
33 #define CONFIG_IMX_SERIAL1
34 /*
35  * Select serial console configuration
36  */
37
38 /*
39  * BOOTP options
40  */
41 #define CONFIG_BOOTP_BOOTFILESIZE
42 #define CONFIG_BOOTP_BOOTPATH
43 #define CONFIG_BOOTP_GATEWAY
44 #define CONFIG_BOOTP_HOSTNAME
45
46 /*
47  * Command line configuration.
48  */
49 #include <config_cmd_default.h>
50
51 #define CONFIG_CMD_NET
52 #define CONFIG_CMD_PING
53 #define CONFIG_CMD_DHCP
54
55 #undef CONFIG_CMD_CONSOLE
56 #undef CONFIG_CMD_LOADS
57 #undef CONFIG_CMD_SOURCE
58
59 /*
60  * Boot options. Setting delay to -1 stops autostart count down.
61  * NOTE: Sending parameters to kernel depends on kernel version and
62  * 2.4.19-rmk6-pxa1 patch used while my u-boot coding didn't accept
63  * parameters at all! Do not get confused by them so.
64  */
65 #define CONFIG_BOOTDELAY   -1
66 #define CONFIG_BOOTARGS    "console=ttySMX0,115200n8 root=/dev/mtdblock3 rootfstype=jffs2 mtdparts=scb9328_flash:128k(U-boot)ro,128k(U-boot_env),1m(kernel),4m(root),4m(fs) eval_board=evk9328"
67 #define CONFIG_BOOTCOMMAND "bootm 10040000"
68 #define CONFIG_SHOW_BOOT_PROGRESS
69 #define CONFIG_ETHADDR          80:81:82:83:84:85
70 #define CONFIG_NETMASK          255.255.255.0
71 #define CONFIG_IPADDR           10.10.10.9
72 #define CONFIG_SERVERIP         10.10.10.10
73
74 /*
75  * General options for u-boot. Modify to save memory foot print
76  */
77 #define CONFIG_SYS_LONGHELP                                   /* undef saves memory  */
78 #define CONFIG_SYS_PROMPT               "scb9328> "           /* prompt string       */
79 #define CONFIG_SYS_CBSIZE               256                   /* console I/O buffer  */
80 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* print buffer size   */
81 #define CONFIG_SYS_MAXARGS              16                    /* max command args    */
82 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE             /* boot args buf size  */
83
84 #define CONFIG_SYS_MEMTEST_START        0x08100000            /* memtest test area   */
85 #define CONFIG_SYS_MEMTEST_END          0x08F00000
86
87 #define CONFIG_SYS_HZ                   3686400      /* incrementer freq: 3.6864 MHz */
88 #define CONFIG_SYS_CPUSPEED             0x141        /* core clock - register value  */
89
90 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200 }
91 #define CONFIG_BAUDRATE 115200
92 /*
93  * Definitions related to passing arguments to kernel.
94  */
95 #define CONFIG_CMDLINE_TAG           1   /* send commandline to Kernel       */
96 #define CONFIG_SETUP_MEMORY_TAGS     1   /* send memory definition to kernel */
97 #define CONFIG_INITRD_TAG            1   /* send initrd params               */
98 #undef  CONFIG_VFD                       /* do not send framebuffer setup    */
99
100 /*
101  * Malloc pool need to host env + 128 Kb reserve for other allocations.
102  */
103 #define CONFIG_SYS_MALLOC_LEN           (CONFIG_ENV_SIZE + (128<<10) )
104
105 #define CONFIG_STACKSIZE        (120<<10)      /* stack size                 */
106
107 #ifdef CONFIG_USE_IRQ
108 #define CONFIG_STACKSIZE_IRQ    (4<<10)        /* IRQ stack                  */
109 #define CONFIG_STACKSIZE_FIQ    (4<<10)        /* FIQ stack                  */
110 #endif
111
112 /* SDRAM Setup Values
113 0x910a8300 Precharge Command CAS 3
114 0x910a8200 Precharge Command CAS 2
115
116 0xa10a8300 AutoRefresh Command CAS 3
117 0xa10a8200 Set AutoRefresh Command CAS 2 */
118
119 #define PRECHARGE_CMD 0x910a8200
120 #define AUTOREFRESH_CMD 0xa10a8200
121
122 /*
123  * SDRAM Memory Map
124  */
125 /* SH FIXME */
126 #define CONFIG_NR_DRAM_BANKS    1               /* we have 1 bank of SDRAM */
127 #define SCB9328_SDRAM_1         0x08000000      /* SDRAM bank #1           */
128 #define SCB9328_SDRAM_1_SIZE    0x01000000      /* 16 MB                   */
129
130 /*
131  * Configuration for FLASH memory for the Synertronixx board
132  */
133
134 /* #define SCB9328_FLASH_32M */
135
136 /* 32MB */
137 #ifdef SCB9328_FLASH_32M
138 #define CONFIG_SYS_MAX_FLASH_BANKS              1       /* FLASH banks count (not chip count)*/
139 #define CONFIG_SYS_MAX_FLASH_SECT               256     /* number of sector in FLASH bank    */
140 #define SCB9328_FLASH_BUS_WIDTH         2       /* we use 16 bit FLASH memory...     */
141 #define SCB9328_FLASH_INTERLEAVE        1       /* ... made of 1 chip                */
142 #define SCB9328_FLASH_BANK_SIZE  0x02000000     /* size of one flash bank            */
143 #define SCB9328_FLASH_SECT_SIZE  0x00020000     /* size of erase sector              */
144 #define SCB9328_FLASH_BASE       0x10000000     /* location of flash memory          */
145 #define SCB9328_FLASH_UNLOCK            1       /* perform hw unlock first           */
146 #else
147
148 /* 16MB */
149 #define CONFIG_SYS_MAX_FLASH_BANKS              1       /* FLASH banks count (not chip count)*/
150 #define CONFIG_SYS_MAX_FLASH_SECT               128     /* number of sector in FLASH bank    */
151 #define SCB9328_FLASH_BUS_WIDTH         2       /* we use 16 bit FLASH memory...     */
152 #define SCB9328_FLASH_INTERLEAVE        1       /* ... made of 1 chip                */
153 #define SCB9328_FLASH_BANK_SIZE  0x01000000     /* size of one flash bank            */
154 #define SCB9328_FLASH_SECT_SIZE  0x00020000     /* size of erase sector              */
155 #define SCB9328_FLASH_BASE       0x10000000     /* location of flash memory          */
156 #define SCB9328_FLASH_UNLOCK            1       /* perform hw unlock first           */
157 #endif /* SCB9328_FLASH_32M */
158
159 /* This should be defined if CFI FLASH device is present. Actually benefit
160    is not so clear to me. In other words we can provide more informations
161    to user, but this expects more complex flash handling we do not provide
162    now.*/
163 #undef  CONFIG_SYS_FLASH_CFI
164
165 #define CONFIG_SYS_FLASH_ERASE_TOUT     (2*CONFIG_SYS_HZ)    /* timeout for Erase operation */
166 #define CONFIG_SYS_FLASH_WRITE_TOUT     (2*CONFIG_SYS_HZ)    /* timeout for Write operation */
167
168 #define CONFIG_SYS_FLASH_BASE           SCB9328_FLASH_BASE
169
170 /*
171  * This is setting for JFFS2 support in u-boot.
172  * Right now there is no gain for user, but later on booting kernel might be
173  * possible. Consider using XIP kernel running from flash to save RAM
174  * footprint.
175  * NOTE: Enable CONFIG_CMD_JFFS2 for JFFS2 support.
176  */
177 #define CONFIG_SYS_JFFS2_FIRST_BANK             0
178 #define CONFIG_SYS_JFFS2_FIRST_SECTOR           5
179 #define CONFIG_SYS_JFFS2_NUM_BANKS              1
180
181 /*
182  * Environment setup. Definitions of monitor location and size with
183  * definition of environment setup ends up in 2 possibilities.
184  * 1. Embeded environment - in u-boot code is space for environment
185  * 2. Environment is read from predefined sector of flash
186  * Right now we support 2. possiblity, but expecting no env placed
187  * on mentioned address right now. This also needs to provide whole
188  * sector for it - for us 256Kb is really waste of memory. U-boot uses
189  * default env. and until kernel parameters could be sent to kernel
190  * env. has no sense to us.
191  */
192
193 /* Setup for PA23 which is Reset Default PA23 but has to become
194    CS5 */
195
196 #define CONFIG_SYS_GPR_A_VAL            0x00800000
197 #define CONFIG_SYS_GIUS_A_VAL           0x0043fffe
198
199 #define CONFIG_SYS_MONITOR_BASE 0x10000000
200 #define CONFIG_SYS_MONITOR_LEN          0x20000         /* 128b ( 1 flash sector )  */
201 #define CONFIG_ENV_IS_IN_FLASH  1
202 #define CONFIG_ENV_ADDR         0x10020000      /* absolute address for now  */
203 #define CONFIG_ENV_SIZE         0x20000
204
205 #define  CONFIG_ENV_OVERWRITE  1                /* env is not writable now   */
206
207 /*
208  * CSxU_VAL:
209  * 63| x        x x x | x x x x | x x  x    x | x x x x | x x x x | x x x x | x x x x | x x x x|32
210  *   |DTACK_SEL|0|BCD |   BCS   | PSZ|PME|SYNC|  DOL    | CNC|    WSC       | 0| WWS  |   EDC  |
211  *
212  * CSxL_VAL:
213  * 31| x x x x | x x x x | x x x x | x x x x | x x x x |  x x x x | x x  x x | x x  x    x| 0
214  *   |   OEA   |   OEN   |   WEA   |   WEN   |   CSA   |EBC| DSZ  | 0|SP|0|WP| 0 0|PA|CSEN|
215  */
216
217 #define CONFIG_SYS_CS0U_VAL 0x000F2000
218 #define CONFIG_SYS_CS0L_VAL 0x11110d01
219 #define CONFIG_SYS_CS1U_VAL 0x000F0a00
220 #define CONFIG_SYS_CS1L_VAL 0x11110601
221 #define CONFIG_SYS_CS2U_VAL 0x0
222 #define CONFIG_SYS_CS2L_VAL 0x0
223
224 #define CONFIG_SYS_CS3U_VAL 0x000FFFFF
225 #define CONFIG_SYS_CS3L_VAL 0x00000303
226
227 #define CONFIG_SYS_CS4U_VAL 0x000F0a00
228 #define CONFIG_SYS_CS4L_VAL 0x11110301
229
230 /* CNC == 3 too long
231    #define CONFIG_SYS_CS5U_VAL 0x0000C210 */
232
233 /* #define CONFIG_SYS_CS5U_VAL 0x00008400
234    mal laenger mahcen, ob der bei 150MHz laenger haelt dann und
235    kaum langsamer ist */
236 /* #define CONFIG_SYS_CS5U_VAL 0x00009400
237    #define CONFIG_SYS_CS5L_VAL 0x11010D03 */
238
239 #define CONFIG_SYS_CS5U_VAL 0x00008400
240 #define CONFIG_SYS_CS5L_VAL 0x00000D03
241
242 #define CONFIG_NET_MULTI                1
243 #define CONFIG_DRIVER_DM9000            1
244 #define CONFIG_DM9000_BASE              0x16000000
245 #define DM9000_IO                       CONFIG_DM9000_BASE
246 #define DM9000_DATA                     (CONFIG_DM9000_BASE+4)
247
248 /* f_{dpll}=2*f{ref}*(MFI+MFN/(MFD+1))/(PD+1)
249    f_ref=16,777MHz
250
251    0x002a141f: 191,9944MHz
252    0x040b2007: 144MHz
253    0x042a141f: 96MHz
254    0x0811140d: 64MHz
255    0x040e200e: 150MHz
256    0x00321431: 200MHz
257
258    0x08001800: 64MHz mit 16er Quarz
259    0x04001800: 96MHz mit 16er Quarz
260    0x04002400: 144MHz mit 16er Quarz
261
262    31 |x x x x|x x x x|x x x x|x x x x|x x x x|x x x x|x x x x|x x x x| 0
263       |XXX|--PD---|-------MFD---------|XXX|--MFI--|-----MFN-----------|     */
264
265 #define CPU200
266
267 #ifdef CPU200
268 #define CONFIG_SYS_MPCTL0_VAL 0x00321431
269 #else
270 #define CONFIG_SYS_MPCTL0_VAL 0x040e200e
271 #endif
272
273 /* #define BUS64 */
274 #define BUS72
275
276 #ifdef BUS72
277 #define CONFIG_SYS_SPCTL0_VAL 0x04002400
278 #endif
279
280 #ifdef BUS96
281 #define CONFIG_SYS_SPCTL0_VAL 0x04001800
282 #endif
283
284 #ifdef BUS64
285 #define CONFIG_SYS_SPCTL0_VAL 0x08001800
286 #endif
287
288 /* Das ist der BCLK Divider, der aus der System PLL
289    BCLK und HCLK erzeugt:
290    31 | xxxx xxxx xxxx xxxx xx10 11xx xxxx xxxx | 0
291    0x2f008403 : 192MHz/2=96MHz, 144MHz/2=72MHz PRESC=1->BCLKDIV=2
292    0x2f008803 : 192MHz/3=64MHz, 240MHz/3=80MHz PRESC=1->BCLKDIV=2
293    0x2f001003 : 192MHz/5=38,4MHz
294    0x2f000003 : 64MHz/1
295    Bit 22: SPLL Restart
296    Bit 21: MPLL Restart */
297
298 #ifdef BUS64
299 #define CONFIG_SYS_CSCR_VAL 0x2f030003
300 #endif
301
302 #ifdef BUS72
303 #define CONFIG_SYS_CSCR_VAL 0x2f030403
304 #endif
305
306 /*
307  * Well this has to be defined, but on the other hand it is used differently
308  * one may expect. For instance loadb command do not cares :-)
309  * So advice is - do not relay on this...
310  */
311 #define CONFIG_SYS_LOAD_ADDR 0x08400000
312
313 #define MHZ16QUARZINUSE
314
315 #ifdef MHZ16QUARZINUSE
316 #define CONFIG_SYSPLL_CLK_FREQ 16000000
317 #else
318 #define CONFIG_SYSPLL_CLK_FREQ 16780000
319 #endif
320
321 #define CONFIG_SYS_CLK_FREQ 16780000
322
323 /* FMCR Bit 0 becomes 0 to make CS3 CS3 :P */
324 #define CONFIG_SYS_FMCR_VAL 0x00000001
325
326 /* Bit[0:3] contain PERCLK1DIV for UART 1
327    0x000b00b ->b<- -> 192MHz/12=16MHz
328    0x000b00b ->8<- -> 144MHz/09=16MHz
329    0x000b00b ->3<- -> 64MHz/4=16MHz */
330
331 #ifdef BUS96
332 #define CONFIG_SYS_PCDR_VAL 0x000b00b5
333 #endif
334
335 #ifdef BUS64
336 #define CONFIG_SYS_PCDR_VAL 0x000b00b3
337 #endif
338
339 #ifdef BUS72
340 #define CONFIG_SYS_PCDR_VAL 0x000b00b8
341 #endif
342
343 #endif  /* __CONFIG_H */