[FIX] Xilinx Uartlite driver
[oweals/u-boot.git] / include / configs / ml401.h
1 /*
2  * (C) Copyright 2007 Czech Technical University.
3  *
4  * Michal SIMEK <monstr@seznam.cz>
5  *
6  * See file CREDITS for list of people who contributed to this
7  * project.
8  *
9  * This program is free software; you can redistribute it and/or
10  * modify it under the terms of the GNU General Public License as
11  * published by the Free Software Foundation; either version 2 of
12  * the License, or (at your option) any later version.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
17  * GNU General Public License for more details.
18  *
19  * You should have received a copy of the GNU General Public License
20  * along with this program; if not, write to the Free Software
21  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
22  * MA 02111-1307 USA
23  */
24
25 #ifndef __CONFIG_H
26 #define __CONFIG_H
27
28 #include "../board/xilinx/ml401/xparameters.h"
29
30 #define CONFIG_MICROBLAZE       1       /* MicroBlaze CPU */
31 #define MICROBLAZE_V5           1
32 #define CONFIG_ML401            1       /* ML401 Board */
33
34 /* uart */
35 #define XILINX_UARTLITE
36 #define CONFIG_SERIAL_BASE      XILINX_UART_BASEADDR
37 #define CONFIG_BAUDRATE         XILINX_UART_BAUDRATE
38 #define CFG_BAUDRATE_TABLE      { CONFIG_BAUDRATE }
39
40 /* setting reset address */
41 /*#define       CFG_RESET_ADDRESS       TEXT_BASE*/
42
43 /* ethernet */
44 #define CONFIG_EMACLITE         1
45 #define XPAR_EMAC_0_DEVICE_ID   XPAR_OPB_ETHERNET_0_DEVICE_ID
46
47 /* gpio */
48 #define CFG_GPIO_0              1
49 #define CFG_GPIO_0_ADDR         XILINX_GPIO_BASEADDR
50
51 /* interrupt controller */
52 #define CFG_INTC_0              1
53 #define CFG_INTC_0_ADDR         XILINX_INTC_BASEADDR
54 #define CFG_INTC_0_NUM          XILINX_INTC_NUM_INTR_INPUTS
55
56 /* timer */
57 #define CFG_TIMER_0             1
58 #define CFG_TIMER_0_ADDR        XILINX_TIMER_BASEADDR
59 #define CFG_TIMER_0_IRQ         XILINX_TIMER_IRQ
60 #define FREQUENCE               XILINX_CLOCK_FREQ
61 #define CFG_TIMER_0_PRELOAD     ( FREQUENCE/1000 )
62
63 /* FSL */
64 #define CFG_FSL_2
65 #define FSL_INTR_2      1
66
67 /*
68  * memory layout - Example
69  * TEXT_BASE = 0x1200_0000;
70  * CFG_SRAM_BASE = 0x1000_0000;
71  * CFG_SRAM_SIZE = 0x0400_0000;
72  *
73  * CFG_GBL_DATA_OFFSET = 0x1000_0000 + 0x0400_0000 - 0x1000 = 0x13FF_F000
74  * CFG_MONITOR_BASE = 0x13FF_F000 - 0x40000 = 0x13FB_F000
75  * CFG_MALLOC_BASE = 0x13FB_F000 - 0x40000 = 0x13F7_F000
76  *
77  * 0x1000_0000  CFG_SDRAM_BASE
78  *                                      FREE
79  * 0x1200_0000  TEXT_BASE
80  *              U-BOOT code
81  * 0x1202_0000
82  *                                      FREE
83  *
84  *                                      STACK
85  * 0x13F7_F000  CFG_MALLOC_BASE
86  *                                      MALLOC_AREA     256kB   Alloc
87  * 0x11FB_F000  CFG_MONITOR_BASE
88  *                                      MONITOR_CODE    256kB   Env
89  * 0x13FF_F000  CFG_GBL_DATA_OFFSET
90  *                                      GLOBAL_DATA     4kB     bd, gd
91  * 0x1400_0000  CFG_SDRAM_BASE + CFG_SDRAM_SIZE
92  */
93
94 /* ddr sdram - main memory */
95 #define CFG_SDRAM_BASE          XILINX_RAM_START
96 #define CFG_SDRAM_SIZE          XILINX_RAM_SIZE
97 #define CFG_MEMTEST_START       CFG_SDRAM_BASE
98 #define CFG_MEMTEST_END         (CFG_SDRAM_BASE + 0x1000)
99
100 /* global pointer */
101 #define CFG_GBL_DATA_SIZE       0x1000  /* size of global data */
102 /* start of global data */
103 #define CFG_GBL_DATA_OFFSET     (CFG_SDRAM_BASE + CFG_SDRAM_SIZE - CFG_GBL_DATA_SIZE)
104
105 /* monitor code */
106 #define SIZE                    0x40000
107 #define CFG_MONITOR_LEN         SIZE
108 #define CFG_MONITOR_BASE        (CFG_GBL_DATA_OFFSET - CFG_MONITOR_LEN)
109 #define CFG_MONITOR_END         (CFG_MONITOR_BASE + CFG_MONITOR_LEN)
110 #define CFG_MALLOC_LEN          SIZE
111 #define CFG_MALLOC_BASE         (CFG_MONITOR_BASE - CFG_MALLOC_LEN)
112
113 /* stack */
114 #define CFG_INIT_SP_OFFSET      CFG_MONITOR_BASE
115
116 /*#define       RAMENV */
117 #define FLASH
118
119 #ifdef FLASH
120         #define CFG_FLASH_BASE          XILINX_FLASH_START
121         #define CFG_FLASH_SIZE          XILINX_FLASH_SIZE
122         #define CFG_FLASH_CFI           1
123         #define CFG_FLASH_CFI_DRIVER    1
124         #define CFG_FLASH_EMPTY_INFO    1       /* ?empty sector */
125         #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks */
126         #define CFG_MAX_FLASH_SECT      128     /* max number of sectors on one chip */
127         #define CFG_FLASH_PROTECTION            /* hardware flash protection */
128
129         #ifdef  RAMENV
130                 #define CFG_ENV_IS_NOWHERE      1
131                 #define CFG_ENV_SIZE            0x1000
132                 #define CFG_ENV_ADDR            (CFG_MONITOR_BASE - CFG_ENV_SIZE)
133
134         #else   /* !RAMENV */
135                 #define CFG_ENV_IS_IN_FLASH     1
136                 #define CFG_ENV_ADDR            0x40000
137                 #define CFG_ENV_SECT_SIZE       0x40000 /* 256K(one sector) for env */
138                 #define CFG_ENV_SIZE            0x2000
139         #endif /* !RAMBOOT */
140 #else /* !FLASH */
141         /* ENV in RAM */
142         #define CFG_NO_FLASH            1
143         #define CFG_ENV_IS_NOWHERE      1
144         #define CFG_ENV_SIZE            0x1000
145         #define CFG_ENV_ADDR            (CFG_MONITOR_BASE - CFG_ENV_SIZE)
146         #define CFG_FLASH_PROTECTION            /* hardware flash protection */
147 #endif /* !FLASH */
148
149 #ifdef  FLASH
150         #ifdef  RAMENV
151         #define CONFIG_COMMANDS (CONFIG__CMD_DFL |\
152                                 CFG_CMD_MEMORY |\
153                                 CFG_CMD_MISC |\
154                                 CFG_CMD_AUTOSCRIPT |\
155                                 CFG_CMD_IRQ |\
156                                 CFG_CMD_ASKENV |\
157                                 CFG_CMD_BDI |\
158                                 CFG_CMD_RUN |\
159                                 CFG_CMD_LOADS |\
160                                 CFG_CMD_LOADB |\
161                                 CFG_CMD_IMI |\
162                                 CFG_CMD_NET |\
163                                 CFG_CMD_CACHE |\
164                                 CFG_CMD_FAT |\
165                                 CFG_CMD_EXT2 |\
166                                 CFG_CMD_JFFS2 |\
167                                 CFG_CMD_ECHO |\
168                                 CFG_CMD_IMLS |\
169                                 CFG_CMD_FLASH |\
170                                 CFG_CMD_MFSL |\
171                                 CFG_CMD_PING \
172                                 )
173         #else   /* !RAMENV */
174         #define CONFIG_COMMANDS (CONFIG__CMD_DFL |\
175                                 CFG_CMD_MEMORY |\
176                                 CFG_CMD_MISC |\
177                                 CFG_CMD_AUTOSCRIPT |\
178                                 CFG_CMD_IRQ |\
179                                 CFG_CMD_ASKENV |\
180                                 CFG_CMD_BDI |\
181                                 CFG_CMD_RUN |\
182                                 CFG_CMD_LOADS |\
183                                 CFG_CMD_LOADB |\
184                                 CFG_CMD_IMI |\
185                                 CFG_CMD_NET |\
186                                 CFG_CMD_CACHE |\
187                                 CFG_CMD_IMLS |\
188                                 CFG_CMD_FLASH |\
189                                 CFG_CMD_PING |\
190                                 CFG_CMD_ENV |\
191                                 CFG_CMD_FAT |\
192                                 CFG_CMD_EXT2 |\
193                                 CFG_CMD_JFFS2 |\
194                                 CFG_CMD_ECHO |\
195                                 CFG_CMD_MFSL |\
196                                 CFG_CMD_SAVES \
197                                 )
198
199         #endif
200
201 #else   /* !FLASH */
202         #define CONFIG_COMMANDS (CONFIG__CMD_DFL |\
203                                 CFG_CMD_MEMORY |\
204                                 CFG_CMD_MISC |\
205                                 CFG_CMD_AUTOSCRIPT |\
206                                 CFG_CMD_IRQ |\
207                                 CFG_CMD_ASKENV |\
208                                 CFG_CMD_BDI |\
209                                 CFG_CMD_RUN |\
210                                 CFG_CMD_LOADS |\
211                                 CFG_CMD_FAT |\
212                                 CFG_CMD_EXT2 |\
213                                 CFG_CMD_LOADB |\
214                                 CFG_CMD_IMI |\
215                                 CFG_CMD_NET |\
216                                 CFG_CMD_CACHE |\
217                                 CFG_CMD_MFSL |\
218                                 CFG_CMD_PING \
219                                 )
220 #endif  /* !FLASH */
221 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
222 #include <cmd_confdefs.h>
223
224 #if (CONFIG_COMMANDS & CFG_CMD_JFFS2)
225 /* JFFS2 partitions */
226 #define CONFIG_JFFS2_CMDLINE    /* mtdparts command line support */
227 #define MTDIDS_DEFAULT          "nor0=ml401-0"
228
229 /* default mtd partition table */
230 #define MTDPARTS_DEFAULT        "mtdparts=ml401-0:256k(u-boot),"\
231                                 "256k(env),3m(kernel),1m(romfs),"\
232                                 "1m(cramfs),-(jffs2)"
233 #endif
234
235 /* Miscellaneous configurable options */
236 #define CFG_PROMPT      "U-Boot-mONStR> "
237 #define CFG_CBSIZE      512     /* size of console buffer */
238 #define CFG_PBSIZE      (CFG_CBSIZE + sizeof(CFG_PROMPT) + 16) /* print buffer size */
239 #define CFG_MAXARGS     15      /* max number of command args */
240 #define CFG_LONGHELP
241 #define CFG_LOAD_ADDR   0x12000000 /* default load address */
242
243 #define CONFIG_BOOTDELAY        30
244 #define CONFIG_BOOTARGS         "root=romfs"
245 #define CONFIG_HOSTNAME         "ml401"
246 #define CONFIG_BOOTCOMMAND      "base 0;tftp 11000000 image.img;bootm"
247 #define CONFIG_IPADDR           192.168.0.3
248 #define CONFIG_SERVERIP         192.168.0.5
249 #define CONFIG_GATEWAYIP        192.168.0.1
250 #define CONFIG_ETHADDR          00:E0:0C:00:00:FD
251
252 /* architecture dependent code */
253 #define CFG_USR_EXCEP   /* user exception */
254 #define CFG_HZ  1000
255
256 /* system ace */
257 #define CONFIG_SYSTEMACE
258 /* #define DEBUG_SYSTEMACE */
259 #define SYSTEMACE_CONFIG_FPGA
260 #define CFG_SYSTEMACE_BASE      XILINX_SYSACE_BASEADDR
261 #define CFG_SYSTEMACE_WIDTH     XILINX_SYSACE_MEM_WIDTH
262 #define CONFIG_DOS_PARTITION
263
264 #define CONFIG_PREBOOT          "echo U-BOOT for ML401;setenv preboot;echo"
265
266 #define CONFIG_EXTRA_ENV_SETTINGS       "unlock=yes\0" /* hardware flash protection */\
267                                         "nor0=ml401-0\0"\
268                                         "mtdparts=mtdparts=ml401-0:"\
269                                         "256k(u-boot),256k(env),3m(kernel),"\
270                                         "1m(romfs),1m(cramfs),-(jffs2)\0"
271
272 #endif  /* __CONFIG_H */