Merge git://git.denx.de/u-boot-fsl-qoriq
[oweals/u-boot.git] / include / configs / lager.h
1 /*
2  * include/configs/lager.h
3  *     This file is lager board configuration.
4  *
5  * Copyright (C) 2013, 2014 Renesas Electronics Corporation
6  *
7  * SPDX-License-Identifier: GPL-2.0
8  */
9
10 #ifndef __LAGER_H
11 #define __LAGER_H
12
13 #undef DEBUG
14 #define CONFIG_ARCH_RMOBILE_BOARD_STRING "Lager"
15
16 #include "rcar-gen2-common.h"
17
18 /* STACK */
19 #if defined(CONFIGF_RMOBILE_EXTRAM_BOOT)
20 #define CONFIG_SYS_INIT_SP_ADDR         0xB003FFFC
21 #else
22 #define CONFIG_SYS_INIT_SP_ADDR         0xE827FFFC
23 #endif
24 #define STACK_AREA_SIZE                 0xC000
25 #define LOW_LEVEL_MERAM_STACK   \
26                 (CONFIG_SYS_INIT_SP_ADDR + STACK_AREA_SIZE - 4)
27
28 /* MEMORY */
29 #define RCAR_GEN2_SDRAM_BASE            0x40000000
30 #define RCAR_GEN2_SDRAM_SIZE            (2048u * 1024 * 1024)
31 #define RCAR_GEN2_UBOOT_SDRAM_SIZE      (512 * 1024 * 1024)
32
33 /* SCIF */
34
35 /* SPI */
36 #define CONFIG_SPI
37 #define CONFIG_SH_QSPI
38
39 /* SH Ether */
40 #define CONFIG_SH_ETHER_USE_PORT        0
41 #define CONFIG_SH_ETHER_PHY_ADDR        0x1
42 #define CONFIG_SH_ETHER_PHY_MODE PHY_INTERFACE_MODE_RMII
43 #define CONFIG_SH_ETHER_ALIGNE_SIZE     64
44 #define CONFIG_SH_ETHER_CACHE_WRITEBACK
45 #define CONFIG_SH_ETHER_CACHE_INVALIDATE
46 #define CONFIG_BITBANGMII
47 #define CONFIG_BITBANGMII_MULTI
48
49 /* I2C */
50 #define CONFIG_SYS_I2C
51 #define CONFIG_SYS_I2C_RCAR
52 #define CONFIG_SYS_RCAR_I2C0_SPEED      400000
53 #define CONFIG_SYS_RCAR_I2C1_SPEED      400000
54 #define CONFIG_SYS_RCAR_I2C2_SPEED      400000
55 #define CONFIG_SYS_RCAR_I2C3_SPEED      400000
56 #define CONFIF_SYS_RCAR_I2C_NUM_CONTROLLERS     4
57
58 #define CONFIG_SYS_I2C_POWERIC_ADDR 0x58 /* da9063 */
59
60 /* Board Clock */
61 #define RMOBILE_XTAL_CLK        20000000u
62 #define CONFIG_SYS_CLK_FREQ     RMOBILE_XTAL_CLK
63 #define CONFIG_SH_TMU_CLK_FREQ  (CONFIG_SYS_CLK_FREQ / 2) /* EXT / 2 */
64 #define CONFIG_PLL1_CLK_FREQ    (CONFIG_SYS_CLK_FREQ * 156 / 2)
65 #define CONFIG_PLL1_DIV2_CLK_FREQ       (CONFIG_PLL1_CLK_FREQ / 2)
66 #define CONFIG_MP_CLK_FREQ      (CONFIG_PLL1_DIV2_CLK_FREQ / 15)
67 #define CONFIG_HP_CLK_FREQ      (CONFIG_PLL1_CLK_FREQ / 12)
68
69 #define CONFIG_SYS_TMU_CLK_DIV  4
70
71 /* USB */
72 #define CONFIG_USB_EHCI_RMOBILE
73 #define CONFIG_USB_MAX_CONTROLLER_COUNT 3
74
75 /* MMC */
76 #define CONFIG_SH_MMCIF
77 #define CONFIG_SH_MMCIF_ADDR            0xEE220000
78 #define CONFIG_SH_MMCIF_CLK             97500000
79
80 /* Module stop status bits */
81 /* INTC-RT */
82 #define CONFIG_SMSTP0_ENA       0x00400000
83 /* MSIF */
84 #define CONFIG_SMSTP2_ENA       0x00002000
85 /* INTC-SYS, IRQC */
86 #define CONFIG_SMSTP4_ENA       0x00000180
87 /* SCIF0 */
88 #define CONFIG_SMSTP7_ENA       0x00200000
89
90 /* SDHI */
91 #define CONFIG_SH_SDHI_FREQ     97500000
92
93 #endif  /* __LAGER_H */