mpc83xx: Migrate CONFIG_SYS_{BR, OR}*_PRELIM to Kconfig
[oweals/u-boot.git] / include / configs / kmcoge5ne.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * (C) Copyright 2012
4  * Holger Brunck, Keymile GmbH Hannover, <holger.brunck@keymile.com>
5  * Christian Herzig, Keymile AG Switzerland, <christian.herzig@keymile.com>
6  */
7
8 #ifndef __CONFIG_H
9 #define __CONFIG_H
10
11 /* KMBEC FPGA (PRIO) */
12 #define CONFIG_SYS_KMBEC_FPGA_BASE      0xE8000000
13 #define CONFIG_SYS_KMBEC_FPGA_SIZE      64
14
15 #define CONFIG_HOSTNAME         "kmcoge5ne"
16 #define CONFIG_KM_BOARD_NAME    "kmcoge5ne"
17 #define CONFIG_KM_DEF_NETDEV    "netdev=eth1\0"
18 #define CONFIG_NAND_ECC_BCH
19 #define CONFIG_NAND_KMETER1
20 #define CONFIG_SYS_MAX_NAND_DEVICE              1
21 #define NAND_MAX_CHIPS                          1
22 #define CONFIG_SYS_NAND_BASE CONFIG_SYS_KMBEC_FPGA_BASE /* PRIO_BASE_ADDRESS */
23
24 #define CONFIG_KM_UBI_PARTITION_NAME_BOOT       "ubi0"
25 #define CONFIG_KM_UBI_PARTITION_NAME_APP        "ubi1"
26
27 /*
28  * High Level Configuration Options
29  */
30 #define CONFIG_QE                       /* Has QE */
31
32 /* include common defines/options for all Keymile boards */
33 #include "km/keymile-common.h"
34 #include "km/km-powerpc.h"
35
36 /*
37  * System Clock Setup
38  */
39 #define CONFIG_83XX_CLKIN               66000000
40 #define CONFIG_SYS_CLK_FREQ             66000000
41 #define CONFIG_83XX_PCICLK              66000000
42
43 /*
44  * IMMR new address
45  */
46 #define CONFIG_SYS_IMMR         0xE0000000
47
48 /*
49  * Bus Arbitration Configuration Register (ACR)
50  */
51 #define CONFIG_SYS_ACR_PIPE_DEP 3       /* pipeline depth 4 transactions */
52 #define CONFIG_SYS_ACR_RPTCNT   3       /* 4 consecutive transactions */
53 #define CONFIG_SYS_ACR_APARK    0       /* park bus to master (below) */
54 #define CONFIG_SYS_ACR_PARKM    3       /* parking master = QuiccEngine */
55
56 /*
57  * DDR Setup
58  */
59 #define CONFIG_SYS_DDR_BASE             0x00000000 /* DDR is system memory */
60 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_BASE
61 #define CONFIG_SYS_SDRAM_BASE2  (CONFIG_SYS_SDRAM_BASE + 0x10000000) /* +256M */
62
63 #define CONFIG_SYS_DDR_SDRAM_BASE       CONFIG_SYS_DDR_BASE
64 #define CONFIG_SYS_DDR_SDRAM_CLK_CNTL   (DDR_SDRAM_CLK_CNTL_SS_EN | \
65                                         DDR_SDRAM_CLK_CNTL_CLK_ADJUST_05)
66
67 #define CFG_83XX_DDR_USES_CS0
68
69 /*
70  * Manually set up DDR parameters
71  */
72 #define CONFIG_DDR_II
73 #define CONFIG_SYS_DDR_SIZE             2048 /* MB */
74
75 /*
76  * The reserved memory
77  */
78 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE /* start of monitor */
79 #define CONFIG_SYS_FLASH_BASE           0xF0000000
80
81 #if (CONFIG_SYS_MONITOR_BASE < CONFIG_SYS_FLASH_BASE)
82 #define CONFIG_SYS_RAMBOOT
83 #endif
84
85 /* Reserve 768 kB for Mon */
86 #define CONFIG_SYS_MONITOR_LEN          (768 * 1024)
87
88 /*
89  * Initial RAM Base Address Setup
90  */
91 #define CONFIG_SYS_INIT_RAM_LOCK
92 #define CONFIG_SYS_INIT_RAM_ADDR        0xE6000000 /* Initial RAM address */
93 #define CONFIG_SYS_INIT_RAM_SIZE        0x1000 /* End of used area in RAM */
94 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - \
95                                                 GENERATED_GBL_DATA_SIZE)
96
97 /*
98  * Init Local Bus Memory Controller:
99  *
100  * Bank Bus     Machine PortSz  Size  Device
101  * ---- ---     ------- ------  -----  ------
102  *  0   Local   GPCM    16 bit  256MB FLASH
103  *  1   Local   GPCM     8 bit  128MB GPIO/PIGGY
104  *
105  */
106 /*
107  * FLASH on the Local Bus
108  */
109 #define CONFIG_SYS_FLASH_SIZE           256 /* max FLASH size is 256M */
110
111
112 #define CONFIG_SYS_MAX_FLASH_BANKS      1   /* max num of flash banks   */
113 #define CONFIG_SYS_MAX_FLASH_SECT       512 /* max num of sects on one chip */
114 #define CONFIG_SYS_FLASH_BANKS_LIST { CONFIG_SYS_FLASH_BASE }
115
116 /*
117  * PRIO1/PIGGY on the local bus CS1
118  */
119
120
121 /*
122  * Serial Port
123  */
124 #define CONFIG_SYS_NS16550_SERIAL
125 #define CONFIG_SYS_NS16550_REG_SIZE     1
126 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
127
128 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_IMMR+0x4500)
129 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_IMMR+0x4600)
130
131 /*
132  * QE UEC ethernet configuration
133  */
134 #define CONFIG_UEC_ETH
135 #define CONFIG_ETHPRIME         "UEC0"
136
137 #define CONFIG_UEC_ETH1         /* GETH1 */
138 #define UEC_VERBOSE_DEBUG       1
139
140 #ifdef CONFIG_UEC_ETH1
141 #define CONFIG_SYS_UEC1_UCC_NUM 3       /* UCC4 */
142 #define CONFIG_SYS_UEC1_RX_CLK          QE_CLK_NONE /* not used in RMII Mode */
143 #define CONFIG_SYS_UEC1_TX_CLK          QE_CLK17
144 #define CONFIG_SYS_UEC1_ETH_TYPE        FAST_ETH
145 #define CONFIG_SYS_UEC1_PHY_ADDR        0
146 #define CONFIG_SYS_UEC1_INTERFACE_TYPE  PHY_INTERFACE_MODE_RMII
147 #define CONFIG_SYS_UEC1_INTERFACE_SPEED 100
148 #endif
149
150 /*
151  * Environment
152  */
153
154 #ifndef CONFIG_SYS_RAMBOOT
155 #ifndef CONFIG_ENV_ADDR
156 #define CONFIG_ENV_ADDR         (CONFIG_SYS_MONITOR_BASE + \
157                                         CONFIG_SYS_MONITOR_LEN)
158 #endif
159 #define CONFIG_ENV_SECT_SIZE    0x20000 /* 128K(one sector) for env */
160 #ifndef CONFIG_ENV_OFFSET
161 #define CONFIG_ENV_OFFSET       (CONFIG_SYS_MONITOR_LEN)
162 #endif
163
164 /* Address and size of Redundant Environment Sector     */
165 #define CONFIG_ENV_OFFSET_REDUND        (CONFIG_ENV_OFFSET + \
166                                                 CONFIG_ENV_SECT_SIZE)
167 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
168
169 #else /* CFG_SYS_RAMBOOT */
170 #define CONFIG_ENV_ADDR         (CONFIG_SYS_MONITOR_BASE - 0x1000)
171 #define CONFIG_ENV_SIZE         0x2000
172 #endif /* CFG_SYS_RAMBOOT */
173
174 /* I2C */
175 #define CONFIG_SYS_I2C
176 #define CONFIG_SYS_NUM_I2C_BUSES        4
177 #define CONFIG_SYS_I2C_MAX_HOPS         1
178 #define CONFIG_SYS_I2C_FSL
179 #define CONFIG_SYS_FSL_I2C_SPEED        200000
180 #define CONFIG_SYS_FSL_I2C_SLAVE        0x7F
181 #define CONFIG_SYS_FSL_I2C_OFFSET       0x3000
182 #define CONFIG_SYS_I2C_OFFSET           0x3000
183 #define CONFIG_SYS_FSL_I2C2_SPEED       200000
184 #define CONFIG_SYS_FSL_I2C2_SLAVE       0x7F
185 #define CONFIG_SYS_FSL_I2C2_OFFSET      0x3100
186 #define CONFIG_SYS_I2C_BUSES    {{0, {I2C_NULL_HOP} }, \
187                 {0, {{I2C_MUX_PCA9547, 0x70, 2} } }, \
188                 {0, {{I2C_MUX_PCA9547, 0x70, 1} } }, \
189                 {1, {I2C_NULL_HOP} } }
190
191 #define CONFIG_KM_IVM_BUS               2       /* I2C2 (Mux-Port 1)*/
192
193 #if defined(CONFIG_CMD_NAND)
194 #define CONFIG_NAND_KMETER1
195 #define CONFIG_SYS_MAX_NAND_DEVICE      1
196 #define CONFIG_SYS_NAND_BASE            CONFIG_SYS_KMBEC_FPGA_BASE
197 #endif
198
199 /*
200  * For booting Linux, the board info and command line data
201  * have to be in the first 8 MB of memory, since this is
202  * the maximum mapped by the Linux kernel during initialization.
203  */
204 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)
205
206 /*
207  * Core HID Setup
208  */
209 #define CONFIG_SYS_HID0_INIT            0x000000000
210 #define CONFIG_SYS_HID0_FINAL           (HID0_ENABLE_MACHINE_CHECK | \
211                                          HID0_ENABLE_INSTRUCTION_CACHE)
212 #define CONFIG_SYS_HID2                 HID2_HBE
213
214 /*
215  * Internal Definitions
216  */
217 #define BOOTFLASH_START 0xF0000000
218
219 #define CONFIG_KM_CONSOLE_TTY   "ttyS0"
220
221 /*
222  * Environment Configuration
223  */
224 #define CONFIG_ENV_OVERWRITE
225 #ifndef CONFIG_KM_DEF_ENV               /* if not set by keymile-common.h */
226 #define CONFIG_KM_DEF_ENV "km-common=empty\0"
227 #endif
228
229 #ifndef CONFIG_KM_DEF_ARCH
230 #define CONFIG_KM_DEF_ARCH      "arch=ppc_82xx\0"
231 #endif
232
233 #define CONFIG_EXTRA_ENV_SETTINGS \
234         CONFIG_KM_DEF_ENV                                               \
235         CONFIG_KM_DEF_ARCH                                              \
236         "newenv="                                                       \
237                 "prot off "__stringify(CONFIG_ENV_ADDR)" +0x40000 && "  \
238                 "era "__stringify(CONFIG_ENV_ADDR)" +0x40000\0"         \
239         "unlock=yes\0"                                                  \
240         ""
241
242 #if defined(CONFIG_UEC_ETH)
243 #define CONFIG_HAS_ETH0
244 #endif
245
246 /*
247  * System IO Setup
248  */
249 #define CONFIG_SYS_SICRH                (SICRH_UC1EOBI | SICRH_UC2E1OBI)
250
251 /**
252  * DDR RAM settings
253  */
254 #define CONFIG_SYS_DDR_SDRAM_CFG (\
255         SDRAM_CFG_SDRAM_TYPE_DDR2 | \
256         SDRAM_CFG_SREN | \
257         SDRAM_CFG_HSE)
258
259 #define CONFIG_SYS_DDR_SDRAM_CFG2       0x00401000
260
261 /**
262  * KMCOGE5NE has 512 MB RAM
263  */
264 #define CONFIG_SYS_DDR_CS0_CONFIG (\
265         CSCONFIG_EN | \
266         CSCONFIG_AP | \
267         CSCONFIG_ODT_WR_ONLY_CURRENT | \
268         CSCONFIG_BANK_BIT_3 | \
269         CSCONFIG_ROW_BIT_13 | \
270         CSCONFIG_COL_BIT_10)
271
272 #define CONFIG_SYS_DDR_CLK_CNTL (\
273         DDR_SDRAM_CLK_CNTL_CLK_ADJUST_05)
274
275 #define CONFIG_SYS_DDR_INTERVAL (\
276         (0x080 << SDRAM_INTERVAL_BSTOPRE_SHIFT) | \
277         (0x203 << SDRAM_INTERVAL_REFINT_SHIFT))
278
279 #define CONFIG_SYS_DDR_CS0_BNDS                 0x0000007f
280
281 #define CONFIG_SYS_DDRCDR (\
282         DDRCDR_EN | \
283         DDRCDR_Q_DRN)
284 #define CONFIG_SYS_DDR_MODE             0x47860452
285 #define CONFIG_SYS_DDR_MODE2            0x8080c000
286
287 #define CONFIG_SYS_DDR_TIMING_0 (\
288         (2 << TIMING_CFG0_MRS_CYC_SHIFT) | \
289         (8 << TIMING_CFG0_ODT_PD_EXIT_SHIFT) | \
290         (6 << TIMING_CFG0_PRE_PD_EXIT_SHIFT) | \
291         (2 << TIMING_CFG0_ACT_PD_EXIT_SHIFT) | \
292         (0 << TIMING_CFG0_WWT_SHIFT) | \
293         (0 << TIMING_CFG0_RRT_SHIFT) | \
294         (0 << TIMING_CFG0_WRT_SHIFT) | \
295         (0 << TIMING_CFG0_RWT_SHIFT))
296
297 #define CONFIG_SYS_DDR_TIMING_1 ((TIMING_CFG1_CASLAT_50) | \
298                                  (2 << TIMING_CFG1_WRTORD_SHIFT) | \
299                                  (2 << TIMING_CFG1_ACTTOACT_SHIFT) | \
300                                  (3 << TIMING_CFG1_WRREC_SHIFT) | \
301                                  (7 << TIMING_CFG1_REFREC_SHIFT) | \
302                                  (3 << TIMING_CFG1_ACTTORW_SHIFT) | \
303                                  (8 << TIMING_CFG1_ACTTOPRE_SHIFT) | \
304                                  (3 << TIMING_CFG1_PRETOACT_SHIFT))
305
306 #define CONFIG_SYS_DDR_TIMING_2 (\
307         (0xa << TIMING_CFG2_FOUR_ACT_SHIFT) | \
308         (3 << TIMING_CFG2_CKE_PLS_SHIFT) | \
309         (2 << TIMING_CFG2_WR_DATA_DELAY_SHIFT) | \
310         (2 << TIMING_CFG2_RD_TO_PRE_SHIFT) | \
311         (4 << TIMING_CFG2_WR_LAT_DELAY_SHIFT) | \
312         (5 << TIMING_CFG2_CPO_SHIFT) | \
313         (0 << TIMING_CFG2_ADD_LAT_SHIFT))
314
315 #define CONFIG_SYS_DDR_TIMING_3                 0x00000000
316
317 /* EEprom support */
318 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN          2
319
320 /*
321  * Local Bus Configuration & Clock Setup
322  */
323 #define CONFIG_SYS_LCRR_DBYP            LCRR_DBYP
324 #define CONFIG_SYS_LCRR_EADC            LCRR_EADC_2
325 #define CONFIG_SYS_LCRR_CLKDIV          LCRR_CLKDIV_4
326
327 /*
328  * PAXE on the local bus CS3
329  */
330 #define CONFIG_SYS_PAXE_BASE            0xA0000000
331 #define CONFIG_SYS_PAXE_SIZE            256
332
333
334 /*
335  * BFTIC3 on the local bus CS4
336  */
337 #define CONFIG_SYS_BFTIC3_BASE                  0xB0000000
338 #define CONFIG_SYS_BFTIC3_SIZE                  256
339
340
341 /* enable POST tests */
342 #define CONFIG_POST (CONFIG_SYS_POST_MEMORY|CONFIG_SYS_POST_MEM_REGIONS)
343 #define CONFIG_POST_EXTERNAL_WORD_FUNCS /* use own functions, not generic */
344 #define CPM_POST_WORD_ADDR  CONFIG_SYS_MEMTEST_END
345 #define CONFIG_TESTPIN_REG  gprt3       /* for kmcoge5ne */
346 #define CONFIG_TESTPIN_MASK 0x20        /* for kmcoge5ne */
347
348 #endif /* CONFIG */