ARMV7: AM3517/05: Add support for CraneBoard.
[oweals/u-boot.git] / include / configs / hawkboard.h
1 /*
2  * Copyright (C) 2010 Texas Instruments Incorporated - http://www.ti.com/
3  *
4  * Based on davinci_dvevm.h. Original Copyrights follow:
5  *
6  * Copyright (C) 2007 Sergey Kubushyn <ksi@koi8.net>
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License as published by
10  * the Free Software Foundation; either version 2 of the License, or
11  * (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
21  */
22
23 #ifndef __CONFIG_H
24 #define __CONFIG_H
25
26 /*
27  * Board
28  */
29 #define CONFIG_SYS_USE_NAND     1
30
31 /*
32  * SoC Configuration
33  */
34 #define CONFIG_MACH_DAVINCI_HAWK
35 #define CONFIG_ARM926EJS                /* arm926ejs CPU core */
36 #define CONFIG_SOC_DA8XX                /* TI DA8xx SoC */
37 #define CONFIG_SYS_CLK_FREQ             clk_get(DAVINCI_ARM_CLKID)
38 #define CONFIG_SYS_OSCIN_FREQ           24000000
39 #define CONFIG_SYS_TIMERBASE            DAVINCI_TIMER0_BASE
40 #define CONFIG_SYS_HZ_CLOCK             clk_get(DAVINCI_AUXCLK_CLKID)
41 #define CONFIG_SYS_HZ                   1000
42 #define CONFIG_SKIP_LOWLEVEL_INIT
43 #define CONFIG_BOARD_EARLY_INIT_F
44
45 #if defined(CONFIG_NAND_U_BOOT) || defined(CONFIG_UART_U_BOOT)
46 #define CONFIG_SYS_TEXT_BASE            0xc1080000
47 #else
48 #define CONFIG_SYS_TEXT_BASE            0xc1180000
49 #endif
50
51 /*
52  * Memory Info
53  */
54 #define CONFIG_SYS_MALLOC_LEN           (1*1024*1024) /* malloc() len */
55 #define PHYS_SDRAM_1                    DAVINCI_DDR_EMIF_DATA_BASE
56 #define PHYS_SDRAM_1_SIZE               (128 << 20) /* SDRAM size 128MB */
57 #define CONFIG_SYS_SDRAM_BASE           0xc0000000
58 #define CONFIG_MAX_RAM_BANK_SIZE        (512 << 20)
59 #define CONFIG_SYS_INIT_SP_ADDR         (CONFIG_SYS_SDRAM_BASE + 0x1000 -\
60                                         GENERATED_GBL_DATA_SIZE)
61
62 /* memtest start addr */
63 #define CONFIG_SYS_MEMTEST_START        (PHYS_SDRAM_1)
64
65 /* memtest will be run on 16MB */
66 #define CONFIG_SYS_MEMTEST_END          (PHYS_SDRAM_1 + 16*1024*1024)
67
68 #define CONFIG_NR_DRAM_BANKS            1 /* we have 1 bank of DRAM */
69 #define CONFIG_STACKSIZE                (256*1024) /* regular stack */
70
71 /*
72  * Serial Driver info
73  */
74 #define CONFIG_SYS_NS16550
75 #define CONFIG_SYS_NS16550_SERIAL
76 #define CONFIG_SYS_NS16550_REG_SIZE     -4
77 #define CONFIG_SYS_NS16550_COM1         DAVINCI_UART2_BASE
78 #define CONFIG_SYS_NS16550_CLK          clk_get(DAVINCI_UART2_CLKID)
79 #define CONFIG_CONS_INDEX               1
80 #define CONFIG_BAUDRATE                 115200
81 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200 }
82
83 /*
84  * Network & Ethernet Configuration
85  */
86 #define CONFIG_EMAC_MDIO_PHY_NUM        0x7
87 #if !defined(CONFIG_NAND_SPL)
88 #define CONFIG_DRIVER_TI_EMAC
89 #endif
90 #define CONFIG_MII
91 #define CONFIG_BOOTP_DEFAULT
92 #define CONFIG_BOOTP_DNS
93 #define CONFIG_BOOTP_DNS2
94 #define CONFIG_BOOTP_SEND_HOSTNAME
95 #define CONFIG_NET_RETRY_COUNT          10
96 #define CONFIG_NET_MULTI
97
98 /*
99  * Nand Flash
100  */
101 #ifdef CONFIG_SYS_USE_NAND
102 #define CONFIG_SYS_NO_FLASH
103 #define CONFIG_ENV_IS_IN_NAND
104 #define CONFIG_ENV_SIZE                 (128 << 10)
105 #define CONFIG_SYS_NAND_BASE            DAVINCI_ASYNC_EMIF_DATA_CE3_BASE
106 #define CONFIG_CLE_MASK                 0x10
107 #define CONFIG_ALE_MASK                 0x8
108 #define CONFIG_SYS_NAND_USE_FLASH_BBT
109 #define CONFIG_NAND_DAVINCI
110 #define CONFIG_SYS_NAND_4BIT_HW_ECC_OOBFIRST
111 #define CFG_DAVINCI_STD_NAND_LAYOUT
112 #define CONFIG_SYS_NAND_CS              3
113 #define CONFIG_SYS_NAND_PAGE_2K
114 #define CONFIG_SYS_64BIT_VSPRINTF       /* needed for nand_util.c */
115 /* Max number of NAND devices */
116 #define CONFIG_SYS_MAX_NAND_DEVICE      1
117 #define CONFIG_SYS_NAND_BASE_LIST       { 0x62000000, }
118 #define NAND_MAX_CHIPS                  1
119 /* Block 0--not used by bootcode */
120 #define CONFIG_ENV_OFFSET               0x0
121
122 #define CONFIG_SYS_NAND_PAGE_SIZE       (2 << 10)
123 #define CONFIG_SYS_NAND_BLOCK_SIZE      (128 << 10)
124 #define CONFIG_SYS_NAND_U_BOOT_OFFS     0xe0000
125 #define CONFIG_SYS_NAND_U_BOOT_SIZE     0x40000
126 #define CONFIG_SYS_NAND_U_BOOT_DST      0xc1180000
127 #define CONFIG_SYS_NAND_U_BOOT_START    CONFIG_SYS_NAND_U_BOOT_DST
128 #define CONFIG_SYS_NAND_U_BOOT_RELOC_SP (CONFIG_SYS_NAND_U_BOOT_DST - \
129                                         CONFIG_SYS_NAND_U_BOOT_SIZE - \
130                                         CONFIG_SYS_MALLOC_LEN -       \
131                                         GENERATED_GBL_DATA_SIZE)
132 #define CONFIG_SYS_NAND_ECCPOS          {                               \
133                                 24, 25, 26, 27, 28,                     \
134                                 29, 30, 31, 32, 33, 34, 35, 36, 37, 38, \
135                                 39, 40, 41, 42, 43, 44, 45, 46, 47, 48, \
136                                 49, 50, 51, 52, 53, 54, 55, 56, 57, 58, \
137                                 59, 60, 61, 62, 63 }
138 #define CONFIG_SYS_NAND_PAGE_COUNT      64
139 #define CONFIG_SYS_NAND_BAD_BLOCK_POS   0
140 #define CONFIG_SYS_NAND_ECCSIZE         512
141 #define CONFIG_SYS_NAND_ECCBYTES        10
142 #define CONFIG_SYS_NAND_ECCSTEPS        (CONFIG_SYS_NAND_PAGE_SIZE /     \
143                                          CONFIG_SYS_NAND_ECCSIZE)
144 #define CONFIG_SYS_NAND_OOBSIZE         64
145 #define CONFIG_SYS_NAND_ECCTOTAL        (CONFIG_SYS_NAND_ECCBYTES *     \
146                                         CONFIG_SYS_NAND_ECCSTEPS)
147 #endif /* CONFIG_SYS_USE_NAND */
148
149 /*
150  * U-Boot general configuration
151  */
152 #define CONFIG_MISC_INIT_R
153 #define CONFIG_BOOTFILE         "uImage" /* Boot file name */
154 #define CONFIG_SYS_PROMPT       "hawkboard > " /* Command Prompt */
155 #define CONFIG_SYS_CBSIZE       1024 /* Console I/O Buffer Size */
156 #define CONFIG_SYS_PBSIZE       (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16)
157 #define CONFIG_SYS_MAXARGS      16 /* max number of command args */
158 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE /* Boot Args Buffer Size */
159 #define CONFIG_SYS_LOAD_ADDR    (PHYS_SDRAM_1 + 0x700000)
160 #define CONFIG_VERSION_VARIABLE
161 #define CONFIG_AUTO_COMPLETE
162 #define CONFIG_SYS_HUSH_PARSER
163 #define CONFIG_SYS_PROMPT_HUSH_PS2      "> "
164 #define CONFIG_CMDLINE_EDITING
165 #define CONFIG_SYS_LONGHELP
166 #define CONFIG_CRC32_VERIFY
167 #define CONFIG_MX_CYCLIC
168
169 /*
170  * Linux Information
171  */
172 #define LINUX_BOOT_PARAM_ADDR   (CONFIG_SYS_MEMTEST_START + 0x100)
173 #define CONFIG_CMDLINE_TAG
174 #define CONFIG_SETUP_MEMORY_TAGS
175 #define CONFIG_BOOTARGS         \
176         "mem=128M console=ttyS2,115200n8 root=/dev/ram0 rw initrd=0xc1180000,"\
177                                         "4M ip=static"
178 #define CONFIG_BOOTDELAY        3
179
180 /*
181  * U-Boot commands
182  */
183 #include <config_cmd_default.h>
184 #define CONFIG_CMD_ENV
185 #define CONFIG_CMD_ASKENV
186 #define CONFIG_CMD_DHCP
187 #define CONFIG_CMD_DIAG
188 #define CONFIG_CMD_MII
189 #define CONFIG_CMD_PING
190 #define CONFIG_CMD_SAVES
191 #define CONFIG_CMD_MEMORY
192
193 #ifdef CONFIG_SYS_USE_NAND
194 #undef CONFIG_CMD_FLASH
195 #undef CONFIG_CMD_IMLS
196 #define CONFIG_CMD_NAND
197 #endif
198
199 #ifndef CONFIG_DRIVER_TI_EMAC
200 #undef CONFIG_CMD_NET
201 #undef CONFIG_CMD_DHCP
202 #undef CONFIG_CMD_MII
203 #undef CONFIG_CMD_PING
204 #endif
205
206 #endif /* __CONFIG_H */