at91: Introduction of at91sam9g45 SOC.
[oweals/u-boot.git] / include / configs / cmc_pu2.h
1 /*
2  * 2004-2005 Gary Jennejohn <garyj@denx.de>
3  *
4  * Configuration settings for the CMC PU2 board.
5  *
6  * See file CREDITS for list of people who contributed to this
7  * project.
8  *
9  * This program is free software; you can redistribute it and/or
10  * modify it under the terms of the GNU General Public License as
11  * published by the Free Software Foundation; either version 2 of
12  * the License, or (at your option) any later version.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  * You should have received a copy of the GNU General Public License
20  * along with this program; if not, write to the Free Software
21  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
22  * MA 02111-1307 USA
23  */
24
25 #ifndef __CONFIG_H
26 #define __CONFIG_H
27
28 /* ARM asynchronous clock */
29 #define AT91C_MAIN_CLOCK        179712000       /* from 18.432 MHz crystal (18432000 / 4 * 39) */
30 #define AT91C_MASTER_CLOCK      (AT91C_MAIN_CLOCK/3)    /* peripheral clock */
31
32 #define AT91_SLOW_CLOCK         32768   /* slow clock */
33
34 #define CONFIG_ARM920T          1       /* This is an ARM920T Core      */
35 #define CONFIG_AT91RM9200       1       /* It's an Atmel AT91RM9200 SoC */
36 #define CONFIG_CMC_PU2          1       /* on an CMC_PU2 Board          */
37 #undef  CONFIG_USE_IRQ                  /* we don't need IRQ/FIQ stuff  */
38 #define USE_920T_MMU            1
39
40 #define CONFIG_CMDLINE_TAG      1       /* enable passing of ATAGs      */
41 #define CONFIG_SETUP_MEMORY_TAGS 1
42 #define CONFIG_INITRD_TAG       1
43
44 #ifndef CONFIG_SKIP_LOWLEVEL_INIT
45 #define CONFIG_SYS_USE_MAIN_OSCILLATOR          1
46 /* flash */
47 #define CONFIG_SYS_MC_PUIA_VAL  0x00000000
48 #define CONFIG_SYS_MC_PUP_VAL   0x00000000
49 #define CONFIG_SYS_MC_PUER_VAL  0x00000000
50 #define CONFIG_SYS_MC_ASR_VAL   0x00000000
51 #define CONFIG_SYS_MC_AASR_VAL  0x00000000
52 #define CONFIG_SYS_EBI_CFGR_VAL 0x00000000
53 #define CONFIG_SYS_SMC_CSR0_VAL 0x100032ad /* 16bit, 2 TDF, 4 WS */
54
55 /* clocks */
56 #define CONFIG_SYS_PLLAR_VAL    0x2026BE04 /* 179,712 MHz for PCK */
57 #define CONFIG_SYS_PLLBR_VAL    0x10483E0E /* 48.054857 MHz (divider by 2 for USB) */
58 #define CONFIG_SYS_MCKR_VAL     0x00000202 /* PCK/3 = MCK Master Clock = 69.120MHz from PLLA */
59
60 /* sdram */
61 #define CONFIG_SYS_PIOC_ASR_VAL 0xFFFF0000 /* Configure PIOC as peripheral (D16/D31) */
62 #define CONFIG_SYS_PIOC_BSR_VAL 0x00000000
63 #define CONFIG_SYS_PIOC_PDR_VAL 0xFFFF0000
64 #define CONFIG_SYS_EBI_CSA_VAL  0x00000002 /* CS1=CONFIG_SYS_SDRAM */
65 #define CONFIG_SYS_SDRC_CR_VAL  0x3399c1d4 /* set up the CONFIG_SYS_SDRAM */
66 #define CONFIG_SYS_SDRAM        0x20000000 /* address of the CONFIG_SYS_SDRAM */
67 #define CONFIG_SYS_SDRAM1       0x20000080 /* address of the CONFIG_SYS_SDRAM */
68 #define CONFIG_SYS_SDRAM_VAL    0x00000000 /* value written to CONFIG_SYS_SDRAM */
69 #define CONFIG_SYS_SDRC_MR_VAL  0x00000002 /* Precharge All */
70 #define CONFIG_SYS_SDRC_MR_VAL1 0x00000004 /* refresh */
71 #define CONFIG_SYS_SDRC_MR_VAL2 0x00000003 /* Load Mode Register */
72 #define CONFIG_SYS_SDRC_MR_VAL3 0x00000000 /* Normal Mode */
73 #define CONFIG_SYS_SDRC_TR_VAL  0x000002E0 /* Write refresh rate */
74 #else
75 #define CONFIG_SKIP_RELOCATE_UBOOT
76 #endif  /* CONFIG_SKIP_LOWLEVEL_INIT */
77
78 /*
79  * Size of malloc() pool
80  */
81 #define CONFIG_SYS_MALLOC_LEN   (CONFIG_ENV_SIZE + 128*1024)
82 #define CONFIG_SYS_GBL_DATA_SIZE        128     /* size in bytes reserved for initial data */
83
84 #define CONFIG_BAUDRATE         9600
85
86 /*
87  * Hardware drivers
88  */
89
90 /* define one of these to choose the DBGU, USART0  or USART1 as console */
91 #define CONFIG_AT91RM9200_USART
92 #undef CONFIG_DBGU
93 #define CONFIG_USART0
94 #undef CONFIG_USART1
95
96 #undef  CONFIG_HWFLOW                   /* don't include RTS/CTS flow control support   */
97
98 #undef  CONFIG_MODEM_SUPPORT            /* disable modem initialization stuff */
99
100 #define CONFIG_HARD_I2C
101
102 #ifdef CONFIG_HARD_I2C
103 #define CONFIG_SYS_I2C_SPEED            0       /* not used */
104 #define CONFIG_SYS_I2C_SLAVE            0       /* not used */
105 #define CONFIG_RTC_RS5C372A             /* RICOH I2C RTC */
106 #define CONFIG_SYS_I2C_RTC_ADDR 0x32
107 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x50
108 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 1
109 #define CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW
110 #else
111 #define CONFIG_TIMESTAMP
112 #endif
113 /* still about 20 kB free with this defined */
114 #define CONFIG_SYS_LONGHELP
115
116 #define CONFIG_BOOTDELAY      1
117
118
119 /*
120  * BOOTP options
121  */
122 #define CONFIG_BOOTP_BOOTFILESIZE
123 #define CONFIG_BOOTP_BOOTPATH
124 #define CONFIG_BOOTP_GATEWAY
125 #define CONFIG_BOOTP_HOSTNAME
126
127
128 /*
129  * Command line configuration.
130  */
131 #include <config_cmd_default.h>
132
133 #define CONFIG_CMD_DHCP
134 #define CONFIG_CMD_NFS
135 #define CONFIG_CMD_SNTP
136
137 #undef CONFIG_CMD_FPGA
138 #undef CONFIG_CMD_MISC
139
140 #if defined(CONFIG_HARD_I2C)
141     #define CONFIG_CMD_DATE
142     #define CONFIG_CMD_EEPROM
143     #define CONFIG_CMD_I2C
144 #endif
145
146
147 #define CONFIG_MISC_INIT_R
148 #define CONFIG_SYS_LONGHELP
149
150 #define AT91_SMART_MEDIA_ALE    (1 << 22)       /* our ALE is AD22 */
151 #define AT91_SMART_MEDIA_CLE    (1 << 21)       /* our CLE is AD21 */
152
153 #define CONFIG_NR_DRAM_BANKS    1
154 #define PHYS_SDRAM              0x20000000
155 #define PHYS_SDRAM_SIZE         0x1000000       /* 16 megs */
156
157 #define CONFIG_SYS_MEMTEST_START        PHYS_SDRAM
158 #define CONFIG_SYS_MEMTEST_END          CONFIG_SYS_MEMTEST_START + PHYS_SDRAM_SIZE - 262144
159
160 #define CONFIG_DRIVER_ETHER
161 #define CONFIG_NET_RETRY_COUNT          20
162 #define CONFIG_AT91C_USE_RMII
163
164 #define CONFIG_SYS_SPI_WRITE_TOUT               (5*CONFIG_SYS_HZ)
165 #define CONFIG_SYS_MAX_DATAFLASH_BANKS          2
166 #define CONFIG_SYS_MAX_DATAFLASH_PAGES          16384
167 #define CONFIG_SYS_DATAFLASH_LOGIC_ADDR_CS0     0xC0000000      /* Logical adress for CS0 */
168 #define CONFIG_SYS_DATAFLASH_LOGIC_ADDR_CS3     0xD0000000      /* Logical adress for CS3 */
169
170 #define PHYS_FLASH_1                    0x10000000
171 #define PHYS_FLASH_SIZE                 0x800000  /* 8 megs main flash */
172 #define CONFIG_SYS_FLASH_BASE                   PHYS_FLASH_1
173 #define CONFIG_SYS_MONITOR_BASE         CONFIG_SYS_FLASH_BASE
174 #define CONFIG_SYS_MAX_FLASH_BANKS              1
175 #define CONFIG_SYS_MAX_FLASH_SECT               256
176 #define CONFIG_SYS_FLASH_ERASE_TOUT             (11 * CONFIG_SYS_HZ)    /* Timeout for Flash Erase */
177 #define CONFIG_SYS_FLASH_WRITE_TOUT             ( 2 * CONFIG_SYS_HZ)    /* Timeout for Flash Write */
178
179 #define CONFIG_ENV_IS_IN_FLASH          1
180 #define CONFIG_ENV_OFFSET                       0x20000         /* after u-boot.bin */
181 #define CONFIG_ENV_SECT_SIZE            (64 << 10)      /* sectors are 64 kB */
182 #define CONFIG_ENV_SIZE                 (16 << 10)      /* Use only 16 kB */
183
184 #define CONFIG_SYS_LOAD_ADDR            0x21000000  /* default load address */
185
186 #define CONFIG_SYS_BAUDRATE_TABLE       { 115200, 57600, 38400, 19200, 9600 }
187
188 #define CONFIG_SYS_PROMPT               "=> "           /* Monitor Command Prompt */
189 #define CONFIG_SYS_CBSIZE               256             /* Console I/O Buffer Size */
190 #define CONFIG_SYS_MAXARGS              32              /* max number of command args */
191 #define CONFIG_SYS_PBSIZE               (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
192
193 #define CONFIG_SYS_HZ 1000
194 #define CONFIG_SYS_HZ_CLOCK (AT91C_MASTER_CLOCK/2)      /* AT91C_TC0_CMR is implicitly set to */
195                                                 /* AT91C_TC_TIMER_DIV1_CLOCK */
196
197 #define CONFIG_STACKSIZE        (32*1024)       /* regular stack */
198
199 #ifdef CONFIG_USE_IRQ
200 #error CONFIG_USE_IRQ not supported
201 #endif
202
203 #define CONFIG_EXTRA_ENV_SETTINGS       \
204         "net_nfs=tftp ${loadaddr} ${bootfile};run nfsargs addip addcons " \
205                 "addmtd;bootm\0" \
206         "nfsargs=setenv bootargs root=/dev/nfs rw " \
207                 "nfsroot=${serverip}:${rootpath}\0" \
208         "net_cramfs=tftp ${loadaddr} ${bootfile}; run flashargs addip " \
209                 "addcons addmtd; bootm\0" \
210         "flash_cramfs=run flashargs addip addcons addmtd; bootm 10030000\0" \
211         "flashargs=setenv bootargs root=/dev/mtdblock3 ro\0" \
212         "addip=setenv bootargs ${bootargs} ethaddr=${ethaddr} " \
213                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}:" \
214                 "${hostname}::off\0" \
215         "addcons=setenv bootargs ${bootargs} console=ttyS0,${baudrate}\0" \
216         "addmtd=setenv bootargs ${bootargs} mtdparts=cmc_pu2:128k(uboot)ro," \
217                 "64k(environment),768k(linux),4096k(root),-\0" \
218         "load=tftp ${loadaddr} ${loadfile}\0" \
219         "update=protect off 10000000 1001ffff;erase 10000000 1001ffff; " \
220                 "cp.b ${loadaddr} 10000000 ${filesize};" \
221                 "protect on 10000000 1001ffff\0" \
222         "updatel=era 10030000 100effff;tftp ${loadaddr} ${bootfile}; " \
223                 "cp.b ${loadaddr} 10030000 ${filesize}\0" \
224         "updatec=era 100f0000 104effff;tftp ${loadaddr} ${cramfsimage}; " \
225                 "cp.b ${loadaddr} 100f0000 ${filesize}\0" \
226         "updatej=era 104f0000 107fffff;tftp ${loadaddr} ${jffsimage}; " \
227                 "cp.b ${loadaddr} 104f0000 ${filesize}\0" \
228         "cramfsimage=cramfs_cmc-pu2.img\0" \
229         "jffsimage=jffs2_cmc-pu2.img\0" \
230         "loadfile=u-boot_cmc-pu2.bin\0" \
231         "bootfile=uImage_cmc-pu2\0" \
232         "loadaddr=0x20800000\0" \
233         "hostname=CMC-TC-PU2\0" \
234         "bootcmd=run dhcp_start;run flash_cramfs\0" \
235         "autoload=n\0" \
236         "dhcp_start=echo no DHCP\0" \
237         "ipaddr=192.168.0.190\0"
238 #endif  /* __CONFIG_H */