common: Drop log.h from common header
[oweals/u-boot.git] / drivers / reset / stm32-reset.c
1 // SPDX-License-Identifier: GPL-2.0+
2 /*
3  * Copyright (C) 2017, STMicroelectronics - All Rights Reserved
4  * Author(s): Patrice Chotard, <patrice.chotard@st.com> for STMicroelectronics.
5  */
6
7 #include <common.h>
8 #include <dm.h>
9 #include <errno.h>
10 #include <log.h>
11 #include <malloc.h>
12 #include <reset-uclass.h>
13 #include <stm32_rcc.h>
14 #include <asm/io.h>
15
16 /* reset clear offset for STM32MP RCC */
17 #define RCC_CL 0x4
18
19 struct stm32_reset_priv {
20         fdt_addr_t base;
21 };
22
23 static int stm32_reset_request(struct reset_ctl *reset_ctl)
24 {
25         return 0;
26 }
27
28 static int stm32_reset_free(struct reset_ctl *reset_ctl)
29 {
30         return 0;
31 }
32
33 static int stm32_reset_assert(struct reset_ctl *reset_ctl)
34 {
35         struct stm32_reset_priv *priv = dev_get_priv(reset_ctl->dev);
36         int bank = (reset_ctl->id / BITS_PER_LONG) * 4;
37         int offset = reset_ctl->id % BITS_PER_LONG;
38         debug("%s: reset id = %ld bank = %d offset = %d)\n", __func__,
39               reset_ctl->id, bank, offset);
40
41         if (dev_get_driver_data(reset_ctl->dev) == STM32MP1)
42                 /* reset assert is done in rcc set register */
43                 writel(BIT(offset), priv->base + bank);
44         else
45                 setbits_le32(priv->base + bank, BIT(offset));
46
47         return 0;
48 }
49
50 static int stm32_reset_deassert(struct reset_ctl *reset_ctl)
51 {
52         struct stm32_reset_priv *priv = dev_get_priv(reset_ctl->dev);
53         int bank = (reset_ctl->id / BITS_PER_LONG) * 4;
54         int offset = reset_ctl->id % BITS_PER_LONG;
55         debug("%s: reset id = %ld bank = %d offset = %d)\n", __func__,
56               reset_ctl->id, bank, offset);
57
58         if (dev_get_driver_data(reset_ctl->dev) == STM32MP1)
59                 /* reset deassert is done in rcc clr register */
60                 writel(BIT(offset), priv->base + bank + RCC_CL);
61         else
62                 clrbits_le32(priv->base + bank, BIT(offset));
63
64         return 0;
65 }
66
67 static const struct reset_ops stm32_reset_ops = {
68         .request        = stm32_reset_request,
69         .rfree          = stm32_reset_free,
70         .rst_assert     = stm32_reset_assert,
71         .rst_deassert   = stm32_reset_deassert,
72 };
73
74 static int stm32_reset_probe(struct udevice *dev)
75 {
76         struct stm32_reset_priv *priv = dev_get_priv(dev);
77
78         priv->base = dev_read_addr(dev);
79         if (priv->base == FDT_ADDR_T_NONE) {
80                 /* for MFD, get address of parent */
81                 priv->base = dev_read_addr(dev->parent);
82                 if (priv->base == FDT_ADDR_T_NONE)
83                         return -EINVAL;
84         }
85
86         return 0;
87 }
88
89 U_BOOT_DRIVER(stm32_rcc_reset) = {
90         .name                   = "stm32_rcc_reset",
91         .id                     = UCLASS_RESET,
92         .probe                  = stm32_reset_probe,
93         .priv_auto_alloc_size   = sizeof(struct stm32_reset_priv),
94         .ops                    = &stm32_reset_ops,
95 };