Linux-libre 3.16.85-gnu
[librecmc/linux-libre.git] / drivers / net / ethernet / intel / e1000e / mac.c
1 /* Intel PRO/1000 Linux driver
2  * Copyright(c) 1999 - 2014 Intel Corporation.
3  *
4  * This program is free software; you can redistribute it and/or modify it
5  * under the terms and conditions of the GNU General Public License,
6  * version 2, as published by the Free Software Foundation.
7  *
8  * This program is distributed in the hope it will be useful, but WITHOUT
9  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
10  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
11  * more details.
12  *
13  * The full GNU General Public License is included in this distribution in
14  * the file called "COPYING".
15  *
16  * Contact Information:
17  * Linux NICS <linux.nics@intel.com>
18  * e1000-devel Mailing List <e1000-devel@lists.sourceforge.net>
19  * Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
20  */
21
22 #include "e1000.h"
23
24 /**
25  *  e1000e_get_bus_info_pcie - Get PCIe bus information
26  *  @hw: pointer to the HW structure
27  *
28  *  Determines and stores the system bus information for a particular
29  *  network interface.  The following bus information is determined and stored:
30  *  bus speed, bus width, type (PCIe), and PCIe function.
31  **/
32 s32 e1000e_get_bus_info_pcie(struct e1000_hw *hw)
33 {
34         struct e1000_mac_info *mac = &hw->mac;
35         struct e1000_bus_info *bus = &hw->bus;
36         struct e1000_adapter *adapter = hw->adapter;
37         u16 pcie_link_status, cap_offset;
38
39         cap_offset = adapter->pdev->pcie_cap;
40         if (!cap_offset) {
41                 bus->width = e1000_bus_width_unknown;
42         } else {
43                 pci_read_config_word(adapter->pdev,
44                                      cap_offset + PCIE_LINK_STATUS,
45                                      &pcie_link_status);
46                 bus->width = (enum e1000_bus_width)((pcie_link_status &
47                                                      PCIE_LINK_WIDTH_MASK) >>
48                                                     PCIE_LINK_WIDTH_SHIFT);
49         }
50
51         mac->ops.set_lan_id(hw);
52
53         return 0;
54 }
55
56 /**
57  *  e1000_set_lan_id_multi_port_pcie - Set LAN id for PCIe multiple port devices
58  *
59  *  @hw: pointer to the HW structure
60  *
61  *  Determines the LAN function id by reading memory-mapped registers
62  *  and swaps the port value if requested.
63  **/
64 void e1000_set_lan_id_multi_port_pcie(struct e1000_hw *hw)
65 {
66         struct e1000_bus_info *bus = &hw->bus;
67         u32 reg;
68
69         /* The status register reports the correct function number
70          * for the device regardless of function swap state.
71          */
72         reg = er32(STATUS);
73         bus->func = (reg & E1000_STATUS_FUNC_MASK) >> E1000_STATUS_FUNC_SHIFT;
74 }
75
76 /**
77  *  e1000_set_lan_id_single_port - Set LAN id for a single port device
78  *  @hw: pointer to the HW structure
79  *
80  *  Sets the LAN function id to zero for a single port device.
81  **/
82 void e1000_set_lan_id_single_port(struct e1000_hw *hw)
83 {
84         struct e1000_bus_info *bus = &hw->bus;
85
86         bus->func = 0;
87 }
88
89 /**
90  *  e1000_clear_vfta_generic - Clear VLAN filter table
91  *  @hw: pointer to the HW structure
92  *
93  *  Clears the register array which contains the VLAN filter table by
94  *  setting all the values to 0.
95  **/
96 void e1000_clear_vfta_generic(struct e1000_hw *hw)
97 {
98         u32 offset;
99
100         for (offset = 0; offset < E1000_VLAN_FILTER_TBL_SIZE; offset++) {
101                 E1000_WRITE_REG_ARRAY(hw, E1000_VFTA, offset, 0);
102                 e1e_flush();
103         }
104 }
105
106 /**
107  *  e1000_write_vfta_generic - Write value to VLAN filter table
108  *  @hw: pointer to the HW structure
109  *  @offset: register offset in VLAN filter table
110  *  @value: register value written to VLAN filter table
111  *
112  *  Writes value at the given offset in the register array which stores
113  *  the VLAN filter table.
114  **/
115 void e1000_write_vfta_generic(struct e1000_hw *hw, u32 offset, u32 value)
116 {
117         E1000_WRITE_REG_ARRAY(hw, E1000_VFTA, offset, value);
118         e1e_flush();
119 }
120
121 /**
122  *  e1000e_init_rx_addrs - Initialize receive address's
123  *  @hw: pointer to the HW structure
124  *  @rar_count: receive address registers
125  *
126  *  Setup the receive address registers by setting the base receive address
127  *  register to the devices MAC address and clearing all the other receive
128  *  address registers to 0.
129  **/
130 void e1000e_init_rx_addrs(struct e1000_hw *hw, u16 rar_count)
131 {
132         u32 i;
133         u8 mac_addr[ETH_ALEN] = { 0 };
134
135         /* Setup the receive address */
136         e_dbg("Programming MAC Address into RAR[0]\n");
137
138         hw->mac.ops.rar_set(hw, hw->mac.addr, 0);
139
140         /* Zero out the other (rar_entry_count - 1) receive addresses */
141         e_dbg("Clearing RAR[1-%u]\n", rar_count - 1);
142         for (i = 1; i < rar_count; i++)
143                 hw->mac.ops.rar_set(hw, mac_addr, i);
144 }
145
146 /**
147  *  e1000_check_alt_mac_addr_generic - Check for alternate MAC addr
148  *  @hw: pointer to the HW structure
149  *
150  *  Checks the nvm for an alternate MAC address.  An alternate MAC address
151  *  can be setup by pre-boot software and must be treated like a permanent
152  *  address and must override the actual permanent MAC address. If an
153  *  alternate MAC address is found it is programmed into RAR0, replacing
154  *  the permanent address that was installed into RAR0 by the Si on reset.
155  *  This function will return SUCCESS unless it encounters an error while
156  *  reading the EEPROM.
157  **/
158 s32 e1000_check_alt_mac_addr_generic(struct e1000_hw *hw)
159 {
160         u32 i;
161         s32 ret_val;
162         u16 offset, nvm_alt_mac_addr_offset, nvm_data;
163         u8 alt_mac_addr[ETH_ALEN];
164
165         ret_val = e1000_read_nvm(hw, NVM_COMPAT, 1, &nvm_data);
166         if (ret_val)
167                 return ret_val;
168
169         /* not supported on 82573 */
170         if (hw->mac.type == e1000_82573)
171                 return 0;
172
173         ret_val = e1000_read_nvm(hw, NVM_ALT_MAC_ADDR_PTR, 1,
174                                  &nvm_alt_mac_addr_offset);
175         if (ret_val) {
176                 e_dbg("NVM Read Error\n");
177                 return ret_val;
178         }
179
180         if ((nvm_alt_mac_addr_offset == 0xFFFF) ||
181             (nvm_alt_mac_addr_offset == 0x0000))
182                 /* There is no Alternate MAC Address */
183                 return 0;
184
185         if (hw->bus.func == E1000_FUNC_1)
186                 nvm_alt_mac_addr_offset += E1000_ALT_MAC_ADDRESS_OFFSET_LAN1;
187         for (i = 0; i < ETH_ALEN; i += 2) {
188                 offset = nvm_alt_mac_addr_offset + (i >> 1);
189                 ret_val = e1000_read_nvm(hw, offset, 1, &nvm_data);
190                 if (ret_val) {
191                         e_dbg("NVM Read Error\n");
192                         return ret_val;
193                 }
194
195                 alt_mac_addr[i] = (u8)(nvm_data & 0xFF);
196                 alt_mac_addr[i + 1] = (u8)(nvm_data >> 8);
197         }
198
199         /* if multicast bit is set, the alternate address will not be used */
200         if (is_multicast_ether_addr(alt_mac_addr)) {
201                 e_dbg("Ignoring Alternate Mac Address with MC bit set\n");
202                 return 0;
203         }
204
205         /* We have a valid alternate MAC address, and we want to treat it the
206          * same as the normal permanent MAC address stored by the HW into the
207          * RAR. Do this by mapping this address into RAR0.
208          */
209         hw->mac.ops.rar_set(hw, alt_mac_addr, 0);
210
211         return 0;
212 }
213
214 u32 e1000e_rar_get_count_generic(struct e1000_hw *hw)
215 {
216         return hw->mac.rar_entry_count;
217 }
218
219 /**
220  *  e1000e_rar_set_generic - Set receive address register
221  *  @hw: pointer to the HW structure
222  *  @addr: pointer to the receive address
223  *  @index: receive address array register
224  *
225  *  Sets the receive address array register at index to the address passed
226  *  in by addr.
227  **/
228 int e1000e_rar_set_generic(struct e1000_hw *hw, u8 *addr, u32 index)
229 {
230         u32 rar_low, rar_high;
231
232         /* HW expects these in little endian so we reverse the byte order
233          * from network order (big endian) to little endian
234          */
235         rar_low = ((u32)addr[0] | ((u32)addr[1] << 8) |
236                    ((u32)addr[2] << 16) | ((u32)addr[3] << 24));
237
238         rar_high = ((u32)addr[4] | ((u32)addr[5] << 8));
239
240         /* If MAC address zero, no need to set the AV bit */
241         if (rar_low || rar_high)
242                 rar_high |= E1000_RAH_AV;
243
244         /* Some bridges will combine consecutive 32-bit writes into
245          * a single burst write, which will malfunction on some parts.
246          * The flushes avoid this.
247          */
248         ew32(RAL(index), rar_low);
249         e1e_flush();
250         ew32(RAH(index), rar_high);
251         e1e_flush();
252
253         return 0;
254 }
255
256 /**
257  *  e1000_hash_mc_addr - Generate a multicast hash value
258  *  @hw: pointer to the HW structure
259  *  @mc_addr: pointer to a multicast address
260  *
261  *  Generates a multicast address hash value which is used to determine
262  *  the multicast filter table array address and new table value.
263  **/
264 static u32 e1000_hash_mc_addr(struct e1000_hw *hw, u8 *mc_addr)
265 {
266         u32 hash_value, hash_mask;
267         u8 bit_shift = 0;
268
269         /* Register count multiplied by bits per register */
270         hash_mask = (hw->mac.mta_reg_count * 32) - 1;
271
272         /* For a mc_filter_type of 0, bit_shift is the number of left-shifts
273          * where 0xFF would still fall within the hash mask.
274          */
275         while (hash_mask >> bit_shift != 0xFF)
276                 bit_shift++;
277
278         /* The portion of the address that is used for the hash table
279          * is determined by the mc_filter_type setting.
280          * The algorithm is such that there is a total of 8 bits of shifting.
281          * The bit_shift for a mc_filter_type of 0 represents the number of
282          * left-shifts where the MSB of mc_addr[5] would still fall within
283          * the hash_mask.  Case 0 does this exactly.  Since there are a total
284          * of 8 bits of shifting, then mc_addr[4] will shift right the
285          * remaining number of bits. Thus 8 - bit_shift.  The rest of the
286          * cases are a variation of this algorithm...essentially raising the
287          * number of bits to shift mc_addr[5] left, while still keeping the
288          * 8-bit shifting total.
289          *
290          * For example, given the following Destination MAC Address and an
291          * mta register count of 128 (thus a 4096-bit vector and 0xFFF mask),
292          * we can see that the bit_shift for case 0 is 4.  These are the hash
293          * values resulting from each mc_filter_type...
294          * [0] [1] [2] [3] [4] [5]
295          * 01  AA  00  12  34  56
296          * LSB           MSB
297          *
298          * case 0: hash_value = ((0x34 >> 4) | (0x56 << 4)) & 0xFFF = 0x563
299          * case 1: hash_value = ((0x34 >> 3) | (0x56 << 5)) & 0xFFF = 0xAC6
300          * case 2: hash_value = ((0x34 >> 2) | (0x56 << 6)) & 0xFFF = 0x163
301          * case 3: hash_value = ((0x34 >> 0) | (0x56 << 8)) & 0xFFF = 0x634
302          */
303         switch (hw->mac.mc_filter_type) {
304         default:
305         case 0:
306                 break;
307         case 1:
308                 bit_shift += 1;
309                 break;
310         case 2:
311                 bit_shift += 2;
312                 break;
313         case 3:
314                 bit_shift += 4;
315                 break;
316         }
317
318         hash_value = hash_mask & (((mc_addr[4] >> (8 - bit_shift)) |
319                                    (((u16)mc_addr[5]) << bit_shift)));
320
321         return hash_value;
322 }
323
324 /**
325  *  e1000e_update_mc_addr_list_generic - Update Multicast addresses
326  *  @hw: pointer to the HW structure
327  *  @mc_addr_list: array of multicast addresses to program
328  *  @mc_addr_count: number of multicast addresses to program
329  *
330  *  Updates entire Multicast Table Array.
331  *  The caller must have a packed mc_addr_list of multicast addresses.
332  **/
333 void e1000e_update_mc_addr_list_generic(struct e1000_hw *hw,
334                                         u8 *mc_addr_list, u32 mc_addr_count)
335 {
336         u32 hash_value, hash_bit, hash_reg;
337         int i;
338
339         /* clear mta_shadow */
340         memset(&hw->mac.mta_shadow, 0, sizeof(hw->mac.mta_shadow));
341
342         /* update mta_shadow from mc_addr_list */
343         for (i = 0; (u32)i < mc_addr_count; i++) {
344                 hash_value = e1000_hash_mc_addr(hw, mc_addr_list);
345
346                 hash_reg = (hash_value >> 5) & (hw->mac.mta_reg_count - 1);
347                 hash_bit = hash_value & 0x1F;
348
349                 hw->mac.mta_shadow[hash_reg] |= (1 << hash_bit);
350                 mc_addr_list += (ETH_ALEN);
351         }
352
353         /* replace the entire MTA table */
354         for (i = hw->mac.mta_reg_count - 1; i >= 0; i--)
355                 E1000_WRITE_REG_ARRAY(hw, E1000_MTA, i, hw->mac.mta_shadow[i]);
356         e1e_flush();
357 }
358
359 /**
360  *  e1000e_clear_hw_cntrs_base - Clear base hardware counters
361  *  @hw: pointer to the HW structure
362  *
363  *  Clears the base hardware counters by reading the counter registers.
364  **/
365 void e1000e_clear_hw_cntrs_base(struct e1000_hw *hw)
366 {
367         er32(CRCERRS);
368         er32(SYMERRS);
369         er32(MPC);
370         er32(SCC);
371         er32(ECOL);
372         er32(MCC);
373         er32(LATECOL);
374         er32(COLC);
375         er32(DC);
376         er32(SEC);
377         er32(RLEC);
378         er32(XONRXC);
379         er32(XONTXC);
380         er32(XOFFRXC);
381         er32(XOFFTXC);
382         er32(FCRUC);
383         er32(GPRC);
384         er32(BPRC);
385         er32(MPRC);
386         er32(GPTC);
387         er32(GORCL);
388         er32(GORCH);
389         er32(GOTCL);
390         er32(GOTCH);
391         er32(RNBC);
392         er32(RUC);
393         er32(RFC);
394         er32(ROC);
395         er32(RJC);
396         er32(TORL);
397         er32(TORH);
398         er32(TOTL);
399         er32(TOTH);
400         er32(TPR);
401         er32(TPT);
402         er32(MPTC);
403         er32(BPTC);
404 }
405
406 /**
407  *  e1000e_check_for_copper_link - Check for link (Copper)
408  *  @hw: pointer to the HW structure
409  *
410  *  Checks to see of the link status of the hardware has changed.  If a
411  *  change in link status has been detected, then we read the PHY registers
412  *  to get the current speed/duplex if link exists.
413  *
414  *  Returns a negative error code (-E1000_ERR_*) or 0 (link down) or 1 (link
415  *  up).
416  **/
417 s32 e1000e_check_for_copper_link(struct e1000_hw *hw)
418 {
419         struct e1000_mac_info *mac = &hw->mac;
420         s32 ret_val;
421         bool link;
422
423         /* We only want to go out to the PHY registers to see if Auto-Neg
424          * has completed and/or if our link status has changed.  The
425          * get_link_status flag is set upon receiving a Link Status
426          * Change or Rx Sequence Error interrupt.
427          */
428         if (!mac->get_link_status)
429                 return 1;
430
431         /* First we want to see if the MII Status Register reports
432          * link.  If so, then we want to get the current speed/duplex
433          * of the PHY.
434          */
435         ret_val = e1000e_phy_has_link_generic(hw, 1, 0, &link);
436         if (ret_val)
437                 return ret_val;
438
439         if (!link)
440                 return 0;       /* No link detected */
441
442         mac->get_link_status = false;
443
444         /* Check if there was DownShift, must be checked
445          * immediately after link-up
446          */
447         e1000e_check_downshift(hw);
448
449         /* If we are forcing speed/duplex, then we simply return since
450          * we have already determined whether we have link or not.
451          */
452         if (!mac->autoneg)
453                 return 1;
454
455         /* Auto-Neg is enabled.  Auto Speed Detection takes care
456          * of MAC speed/duplex configuration.  So we only need to
457          * configure Collision Distance in the MAC.
458          */
459         mac->ops.config_collision_dist(hw);
460
461         /* Configure Flow Control now that Auto-Neg has completed.
462          * First, we need to restore the desired flow control
463          * settings because we may have had to re-autoneg with a
464          * different link partner.
465          */
466         ret_val = e1000e_config_fc_after_link_up(hw);
467         if (ret_val) {
468                 e_dbg("Error configuring flow control\n");
469                 return ret_val;
470         }
471
472         return 1;
473 }
474
475 /**
476  *  e1000e_check_for_fiber_link - Check for link (Fiber)
477  *  @hw: pointer to the HW structure
478  *
479  *  Checks for link up on the hardware.  If link is not up and we have
480  *  a signal, then we need to force link up.
481  **/
482 s32 e1000e_check_for_fiber_link(struct e1000_hw *hw)
483 {
484         struct e1000_mac_info *mac = &hw->mac;
485         u32 rxcw;
486         u32 ctrl;
487         u32 status;
488         s32 ret_val;
489
490         ctrl = er32(CTRL);
491         status = er32(STATUS);
492         rxcw = er32(RXCW);
493
494         /* If we don't have link (auto-negotiation failed or link partner
495          * cannot auto-negotiate), the cable is plugged in (we have signal),
496          * and our link partner is not trying to auto-negotiate with us (we
497          * are receiving idles or data), we need to force link up. We also
498          * need to give auto-negotiation time to complete, in case the cable
499          * was just plugged in. The autoneg_failed flag does this.
500          */
501         /* (ctrl & E1000_CTRL_SWDPIN1) == 1 == have signal */
502         if ((ctrl & E1000_CTRL_SWDPIN1) && !(status & E1000_STATUS_LU) &&
503             !(rxcw & E1000_RXCW_C)) {
504                 if (!mac->autoneg_failed) {
505                         mac->autoneg_failed = true;
506                         return 0;
507                 }
508                 e_dbg("NOT Rx'ing /C/, disable AutoNeg and force link.\n");
509
510                 /* Disable auto-negotiation in the TXCW register */
511                 ew32(TXCW, (mac->txcw & ~E1000_TXCW_ANE));
512
513                 /* Force link-up and also force full-duplex. */
514                 ctrl = er32(CTRL);
515                 ctrl |= (E1000_CTRL_SLU | E1000_CTRL_FD);
516                 ew32(CTRL, ctrl);
517
518                 /* Configure Flow Control after forcing link up. */
519                 ret_val = e1000e_config_fc_after_link_up(hw);
520                 if (ret_val) {
521                         e_dbg("Error configuring flow control\n");
522                         return ret_val;
523                 }
524         } else if ((ctrl & E1000_CTRL_SLU) && (rxcw & E1000_RXCW_C)) {
525                 /* If we are forcing link and we are receiving /C/ ordered
526                  * sets, re-enable auto-negotiation in the TXCW register
527                  * and disable forced link in the Device Control register
528                  * in an attempt to auto-negotiate with our link partner.
529                  */
530                 e_dbg("Rx'ing /C/, enable AutoNeg and stop forcing link.\n");
531                 ew32(TXCW, mac->txcw);
532                 ew32(CTRL, (ctrl & ~E1000_CTRL_SLU));
533
534                 mac->serdes_has_link = true;
535         }
536
537         return 0;
538 }
539
540 /**
541  *  e1000e_check_for_serdes_link - Check for link (Serdes)
542  *  @hw: pointer to the HW structure
543  *
544  *  Checks for link up on the hardware.  If link is not up and we have
545  *  a signal, then we need to force link up.
546  **/
547 s32 e1000e_check_for_serdes_link(struct e1000_hw *hw)
548 {
549         struct e1000_mac_info *mac = &hw->mac;
550         u32 rxcw;
551         u32 ctrl;
552         u32 status;
553         s32 ret_val;
554
555         ctrl = er32(CTRL);
556         status = er32(STATUS);
557         rxcw = er32(RXCW);
558
559         /* If we don't have link (auto-negotiation failed or link partner
560          * cannot auto-negotiate), and our link partner is not trying to
561          * auto-negotiate with us (we are receiving idles or data),
562          * we need to force link up. We also need to give auto-negotiation
563          * time to complete.
564          */
565         /* (ctrl & E1000_CTRL_SWDPIN1) == 1 == have signal */
566         if (!(status & E1000_STATUS_LU) && !(rxcw & E1000_RXCW_C)) {
567                 if (!mac->autoneg_failed) {
568                         mac->autoneg_failed = true;
569                         return 0;
570                 }
571                 e_dbg("NOT Rx'ing /C/, disable AutoNeg and force link.\n");
572
573                 /* Disable auto-negotiation in the TXCW register */
574                 ew32(TXCW, (mac->txcw & ~E1000_TXCW_ANE));
575
576                 /* Force link-up and also force full-duplex. */
577                 ctrl = er32(CTRL);
578                 ctrl |= (E1000_CTRL_SLU | E1000_CTRL_FD);
579                 ew32(CTRL, ctrl);
580
581                 /* Configure Flow Control after forcing link up. */
582                 ret_val = e1000e_config_fc_after_link_up(hw);
583                 if (ret_val) {
584                         e_dbg("Error configuring flow control\n");
585                         return ret_val;
586                 }
587         } else if ((ctrl & E1000_CTRL_SLU) && (rxcw & E1000_RXCW_C)) {
588                 /* If we are forcing link and we are receiving /C/ ordered
589                  * sets, re-enable auto-negotiation in the TXCW register
590                  * and disable forced link in the Device Control register
591                  * in an attempt to auto-negotiate with our link partner.
592                  */
593                 e_dbg("Rx'ing /C/, enable AutoNeg and stop forcing link.\n");
594                 ew32(TXCW, mac->txcw);
595                 ew32(CTRL, (ctrl & ~E1000_CTRL_SLU));
596
597                 mac->serdes_has_link = true;
598         } else if (!(E1000_TXCW_ANE & er32(TXCW))) {
599                 /* If we force link for non-auto-negotiation switch, check
600                  * link status based on MAC synchronization for internal
601                  * serdes media type.
602                  */
603                 /* SYNCH bit and IV bit are sticky. */
604                 usleep_range(10, 20);
605                 rxcw = er32(RXCW);
606                 if (rxcw & E1000_RXCW_SYNCH) {
607                         if (!(rxcw & E1000_RXCW_IV)) {
608                                 mac->serdes_has_link = true;
609                                 e_dbg("SERDES: Link up - forced.\n");
610                         }
611                 } else {
612                         mac->serdes_has_link = false;
613                         e_dbg("SERDES: Link down - force failed.\n");
614                 }
615         }
616
617         if (E1000_TXCW_ANE & er32(TXCW)) {
618                 status = er32(STATUS);
619                 if (status & E1000_STATUS_LU) {
620                         /* SYNCH bit and IV bit are sticky, so reread rxcw. */
621                         usleep_range(10, 20);
622                         rxcw = er32(RXCW);
623                         if (rxcw & E1000_RXCW_SYNCH) {
624                                 if (!(rxcw & E1000_RXCW_IV)) {
625                                         mac->serdes_has_link = true;
626                                         e_dbg("SERDES: Link up - autoneg completed successfully.\n");
627                                 } else {
628                                         mac->serdes_has_link = false;
629                                         e_dbg("SERDES: Link down - invalid codewords detected in autoneg.\n");
630                                 }
631                         } else {
632                                 mac->serdes_has_link = false;
633                                 e_dbg("SERDES: Link down - no sync.\n");
634                         }
635                 } else {
636                         mac->serdes_has_link = false;
637                         e_dbg("SERDES: Link down - autoneg failed\n");
638                 }
639         }
640
641         return 0;
642 }
643
644 /**
645  *  e1000_set_default_fc_generic - Set flow control default values
646  *  @hw: pointer to the HW structure
647  *
648  *  Read the EEPROM for the default values for flow control and store the
649  *  values.
650  **/
651 static s32 e1000_set_default_fc_generic(struct e1000_hw *hw)
652 {
653         s32 ret_val;
654         u16 nvm_data;
655
656         /* Read and store word 0x0F of the EEPROM. This word contains bits
657          * that determine the hardware's default PAUSE (flow control) mode,
658          * a bit that determines whether the HW defaults to enabling or
659          * disabling auto-negotiation, and the direction of the
660          * SW defined pins. If there is no SW over-ride of the flow
661          * control setting, then the variable hw->fc will
662          * be initialized based on a value in the EEPROM.
663          */
664         ret_val = e1000_read_nvm(hw, NVM_INIT_CONTROL2_REG, 1, &nvm_data);
665
666         if (ret_val) {
667                 e_dbg("NVM Read Error\n");
668                 return ret_val;
669         }
670
671         if (!(nvm_data & NVM_WORD0F_PAUSE_MASK))
672                 hw->fc.requested_mode = e1000_fc_none;
673         else if ((nvm_data & NVM_WORD0F_PAUSE_MASK) == NVM_WORD0F_ASM_DIR)
674                 hw->fc.requested_mode = e1000_fc_tx_pause;
675         else
676                 hw->fc.requested_mode = e1000_fc_full;
677
678         return 0;
679 }
680
681 /**
682  *  e1000e_setup_link_generic - Setup flow control and link settings
683  *  @hw: pointer to the HW structure
684  *
685  *  Determines which flow control settings to use, then configures flow
686  *  control.  Calls the appropriate media-specific link configuration
687  *  function.  Assuming the adapter has a valid link partner, a valid link
688  *  should be established.  Assumes the hardware has previously been reset
689  *  and the transmitter and receiver are not enabled.
690  **/
691 s32 e1000e_setup_link_generic(struct e1000_hw *hw)
692 {
693         s32 ret_val;
694
695         /* In the case of the phy reset being blocked, we already have a link.
696          * We do not need to set it up again.
697          */
698         if (hw->phy.ops.check_reset_block && hw->phy.ops.check_reset_block(hw))
699                 return 0;
700
701         /* If requested flow control is set to default, set flow control
702          * based on the EEPROM flow control settings.
703          */
704         if (hw->fc.requested_mode == e1000_fc_default) {
705                 ret_val = e1000_set_default_fc_generic(hw);
706                 if (ret_val)
707                         return ret_val;
708         }
709
710         /* Save off the requested flow control mode for use later.  Depending
711          * on the link partner's capabilities, we may or may not use this mode.
712          */
713         hw->fc.current_mode = hw->fc.requested_mode;
714
715         e_dbg("After fix-ups FlowControl is now = %x\n", hw->fc.current_mode);
716
717         /* Call the necessary media_type subroutine to configure the link. */
718         ret_val = hw->mac.ops.setup_physical_interface(hw);
719         if (ret_val)
720                 return ret_val;
721
722         /* Initialize the flow control address, type, and PAUSE timer
723          * registers to their default values.  This is done even if flow
724          * control is disabled, because it does not hurt anything to
725          * initialize these registers.
726          */
727         e_dbg("Initializing the Flow Control address, type and timer regs\n");
728         ew32(FCT, FLOW_CONTROL_TYPE);
729         ew32(FCAH, FLOW_CONTROL_ADDRESS_HIGH);
730         ew32(FCAL, FLOW_CONTROL_ADDRESS_LOW);
731
732         ew32(FCTTV, hw->fc.pause_time);
733
734         return e1000e_set_fc_watermarks(hw);
735 }
736
737 /**
738  *  e1000_commit_fc_settings_generic - Configure flow control
739  *  @hw: pointer to the HW structure
740  *
741  *  Write the flow control settings to the Transmit Config Word Register (TXCW)
742  *  base on the flow control settings in e1000_mac_info.
743  **/
744 static s32 e1000_commit_fc_settings_generic(struct e1000_hw *hw)
745 {
746         struct e1000_mac_info *mac = &hw->mac;
747         u32 txcw;
748
749         /* Check for a software override of the flow control settings, and
750          * setup the device accordingly.  If auto-negotiation is enabled, then
751          * software will have to set the "PAUSE" bits to the correct value in
752          * the Transmit Config Word Register (TXCW) and re-start auto-
753          * negotiation.  However, if auto-negotiation is disabled, then
754          * software will have to manually configure the two flow control enable
755          * bits in the CTRL register.
756          *
757          * The possible values of the "fc" parameter are:
758          *      0:  Flow control is completely disabled
759          *      1:  Rx flow control is enabled (we can receive pause frames,
760          *          but not send pause frames).
761          *      2:  Tx flow control is enabled (we can send pause frames but we
762          *          do not support receiving pause frames).
763          *      3:  Both Rx and Tx flow control (symmetric) are enabled.
764          */
765         switch (hw->fc.current_mode) {
766         case e1000_fc_none:
767                 /* Flow control completely disabled by a software over-ride. */
768                 txcw = (E1000_TXCW_ANE | E1000_TXCW_FD);
769                 break;
770         case e1000_fc_rx_pause:
771                 /* Rx Flow control is enabled and Tx Flow control is disabled
772                  * by a software over-ride. Since there really isn't a way to
773                  * advertise that we are capable of Rx Pause ONLY, we will
774                  * advertise that we support both symmetric and asymmetric Rx
775                  * PAUSE.  Later, we will disable the adapter's ability to send
776                  * PAUSE frames.
777                  */
778                 txcw = (E1000_TXCW_ANE | E1000_TXCW_FD | E1000_TXCW_PAUSE_MASK);
779                 break;
780         case e1000_fc_tx_pause:
781                 /* Tx Flow control is enabled, and Rx Flow control is disabled,
782                  * by a software over-ride.
783                  */
784                 txcw = (E1000_TXCW_ANE | E1000_TXCW_FD | E1000_TXCW_ASM_DIR);
785                 break;
786         case e1000_fc_full:
787                 /* Flow control (both Rx and Tx) is enabled by a software
788                  * over-ride.
789                  */
790                 txcw = (E1000_TXCW_ANE | E1000_TXCW_FD | E1000_TXCW_PAUSE_MASK);
791                 break;
792         default:
793                 e_dbg("Flow control param set incorrectly\n");
794                 return -E1000_ERR_CONFIG;
795                 break;
796         }
797
798         ew32(TXCW, txcw);
799         mac->txcw = txcw;
800
801         return 0;
802 }
803
804 /**
805  *  e1000_poll_fiber_serdes_link_generic - Poll for link up
806  *  @hw: pointer to the HW structure
807  *
808  *  Polls for link up by reading the status register, if link fails to come
809  *  up with auto-negotiation, then the link is forced if a signal is detected.
810  **/
811 static s32 e1000_poll_fiber_serdes_link_generic(struct e1000_hw *hw)
812 {
813         struct e1000_mac_info *mac = &hw->mac;
814         u32 i, status;
815         s32 ret_val;
816
817         /* If we have a signal (the cable is plugged in, or assumed true for
818          * serdes media) then poll for a "Link-Up" indication in the Device
819          * Status Register.  Time-out if a link isn't seen in 500 milliseconds
820          * seconds (Auto-negotiation should complete in less than 500
821          * milliseconds even if the other end is doing it in SW).
822          */
823         for (i = 0; i < FIBER_LINK_UP_LIMIT; i++) {
824                 usleep_range(10000, 20000);
825                 status = er32(STATUS);
826                 if (status & E1000_STATUS_LU)
827                         break;
828         }
829         if (i == FIBER_LINK_UP_LIMIT) {
830                 e_dbg("Never got a valid link from auto-neg!!!\n");
831                 mac->autoneg_failed = true;
832                 /* AutoNeg failed to achieve a link, so we'll call
833                  * mac->check_for_link. This routine will force the
834                  * link up if we detect a signal. This will allow us to
835                  * communicate with non-autonegotiating link partners.
836                  */
837                 ret_val = mac->ops.check_for_link(hw);
838                 if (ret_val) {
839                         e_dbg("Error while checking for link\n");
840                         return ret_val;
841                 }
842                 mac->autoneg_failed = false;
843         } else {
844                 mac->autoneg_failed = false;
845                 e_dbg("Valid Link Found\n");
846         }
847
848         return 0;
849 }
850
851 /**
852  *  e1000e_setup_fiber_serdes_link - Setup link for fiber/serdes
853  *  @hw: pointer to the HW structure
854  *
855  *  Configures collision distance and flow control for fiber and serdes
856  *  links.  Upon successful setup, poll for link.
857  **/
858 s32 e1000e_setup_fiber_serdes_link(struct e1000_hw *hw)
859 {
860         u32 ctrl;
861         s32 ret_val;
862
863         ctrl = er32(CTRL);
864
865         /* Take the link out of reset */
866         ctrl &= ~E1000_CTRL_LRST;
867
868         hw->mac.ops.config_collision_dist(hw);
869
870         ret_val = e1000_commit_fc_settings_generic(hw);
871         if (ret_val)
872                 return ret_val;
873
874         /* Since auto-negotiation is enabled, take the link out of reset (the
875          * link will be in reset, because we previously reset the chip). This
876          * will restart auto-negotiation.  If auto-negotiation is successful
877          * then the link-up status bit will be set and the flow control enable
878          * bits (RFCE and TFCE) will be set according to their negotiated value.
879          */
880         e_dbg("Auto-negotiation enabled\n");
881
882         ew32(CTRL, ctrl);
883         e1e_flush();
884         usleep_range(1000, 2000);
885
886         /* For these adapters, the SW definable pin 1 is set when the optics
887          * detect a signal.  If we have a signal, then poll for a "Link-Up"
888          * indication.
889          */
890         if (hw->phy.media_type == e1000_media_type_internal_serdes ||
891             (er32(CTRL) & E1000_CTRL_SWDPIN1)) {
892                 ret_val = e1000_poll_fiber_serdes_link_generic(hw);
893         } else {
894                 e_dbg("No signal detected\n");
895         }
896
897         return ret_val;
898 }
899
900 /**
901  *  e1000e_config_collision_dist_generic - Configure collision distance
902  *  @hw: pointer to the HW structure
903  *
904  *  Configures the collision distance to the default value and is used
905  *  during link setup.
906  **/
907 void e1000e_config_collision_dist_generic(struct e1000_hw *hw)
908 {
909         u32 tctl;
910
911         tctl = er32(TCTL);
912
913         tctl &= ~E1000_TCTL_COLD;
914         tctl |= E1000_COLLISION_DISTANCE << E1000_COLD_SHIFT;
915
916         ew32(TCTL, tctl);
917         e1e_flush();
918 }
919
920 /**
921  *  e1000e_set_fc_watermarks - Set flow control high/low watermarks
922  *  @hw: pointer to the HW structure
923  *
924  *  Sets the flow control high/low threshold (watermark) registers.  If
925  *  flow control XON frame transmission is enabled, then set XON frame
926  *  transmission as well.
927  **/
928 s32 e1000e_set_fc_watermarks(struct e1000_hw *hw)
929 {
930         u32 fcrtl = 0, fcrth = 0;
931
932         /* Set the flow control receive threshold registers.  Normally,
933          * these registers will be set to a default threshold that may be
934          * adjusted later by the driver's runtime code.  However, if the
935          * ability to transmit pause frames is not enabled, then these
936          * registers will be set to 0.
937          */
938         if (hw->fc.current_mode & e1000_fc_tx_pause) {
939                 /* We need to set up the Receive Threshold high and low water
940                  * marks as well as (optionally) enabling the transmission of
941                  * XON frames.
942                  */
943                 fcrtl = hw->fc.low_water;
944                 if (hw->fc.send_xon)
945                         fcrtl |= E1000_FCRTL_XONE;
946
947                 fcrth = hw->fc.high_water;
948         }
949         ew32(FCRTL, fcrtl);
950         ew32(FCRTH, fcrth);
951
952         return 0;
953 }
954
955 /**
956  *  e1000e_force_mac_fc - Force the MAC's flow control settings
957  *  @hw: pointer to the HW structure
958  *
959  *  Force the MAC's flow control settings.  Sets the TFCE and RFCE bits in the
960  *  device control register to reflect the adapter settings.  TFCE and RFCE
961  *  need to be explicitly set by software when a copper PHY is used because
962  *  autonegotiation is managed by the PHY rather than the MAC.  Software must
963  *  also configure these bits when link is forced on a fiber connection.
964  **/
965 s32 e1000e_force_mac_fc(struct e1000_hw *hw)
966 {
967         u32 ctrl;
968
969         ctrl = er32(CTRL);
970
971         /* Because we didn't get link via the internal auto-negotiation
972          * mechanism (we either forced link or we got link via PHY
973          * auto-neg), we have to manually enable/disable transmit an
974          * receive flow control.
975          *
976          * The "Case" statement below enables/disable flow control
977          * according to the "hw->fc.current_mode" parameter.
978          *
979          * The possible values of the "fc" parameter are:
980          *      0:  Flow control is completely disabled
981          *      1:  Rx flow control is enabled (we can receive pause
982          *          frames but not send pause frames).
983          *      2:  Tx flow control is enabled (we can send pause frames
984          *          frames but we do not receive pause frames).
985          *      3:  Both Rx and Tx flow control (symmetric) is enabled.
986          *  other:  No other values should be possible at this point.
987          */
988         e_dbg("hw->fc.current_mode = %u\n", hw->fc.current_mode);
989
990         switch (hw->fc.current_mode) {
991         case e1000_fc_none:
992                 ctrl &= (~(E1000_CTRL_TFCE | E1000_CTRL_RFCE));
993                 break;
994         case e1000_fc_rx_pause:
995                 ctrl &= (~E1000_CTRL_TFCE);
996                 ctrl |= E1000_CTRL_RFCE;
997                 break;
998         case e1000_fc_tx_pause:
999                 ctrl &= (~E1000_CTRL_RFCE);
1000                 ctrl |= E1000_CTRL_TFCE;
1001                 break;
1002         case e1000_fc_full:
1003                 ctrl |= (E1000_CTRL_TFCE | E1000_CTRL_RFCE);
1004                 break;
1005         default:
1006                 e_dbg("Flow control param set incorrectly\n");
1007                 return -E1000_ERR_CONFIG;
1008         }
1009
1010         ew32(CTRL, ctrl);
1011
1012         return 0;
1013 }
1014
1015 /**
1016  *  e1000e_config_fc_after_link_up - Configures flow control after link
1017  *  @hw: pointer to the HW structure
1018  *
1019  *  Checks the status of auto-negotiation after link up to ensure that the
1020  *  speed and duplex were not forced.  If the link needed to be forced, then
1021  *  flow control needs to be forced also.  If auto-negotiation is enabled
1022  *  and did not fail, then we configure flow control based on our link
1023  *  partner.
1024  **/
1025 s32 e1000e_config_fc_after_link_up(struct e1000_hw *hw)
1026 {
1027         struct e1000_mac_info *mac = &hw->mac;
1028         s32 ret_val = 0;
1029         u32 pcs_status_reg, pcs_adv_reg, pcs_lp_ability_reg, pcs_ctrl_reg;
1030         u16 mii_status_reg, mii_nway_adv_reg, mii_nway_lp_ability_reg;
1031         u16 speed, duplex;
1032
1033         /* Check for the case where we have fiber media and auto-neg failed
1034          * so we had to force link.  In this case, we need to force the
1035          * configuration of the MAC to match the "fc" parameter.
1036          */
1037         if (mac->autoneg_failed) {
1038                 if (hw->phy.media_type == e1000_media_type_fiber ||
1039                     hw->phy.media_type == e1000_media_type_internal_serdes)
1040                         ret_val = e1000e_force_mac_fc(hw);
1041         } else {
1042                 if (hw->phy.media_type == e1000_media_type_copper)
1043                         ret_val = e1000e_force_mac_fc(hw);
1044         }
1045
1046         if (ret_val) {
1047                 e_dbg("Error forcing flow control settings\n");
1048                 return ret_val;
1049         }
1050
1051         /* Check for the case where we have copper media and auto-neg is
1052          * enabled.  In this case, we need to check and see if Auto-Neg
1053          * has completed, and if so, how the PHY and link partner has
1054          * flow control configured.
1055          */
1056         if ((hw->phy.media_type == e1000_media_type_copper) && mac->autoneg) {
1057                 /* Read the MII Status Register and check to see if AutoNeg
1058                  * has completed.  We read this twice because this reg has
1059                  * some "sticky" (latched) bits.
1060                  */
1061                 ret_val = e1e_rphy(hw, MII_BMSR, &mii_status_reg);
1062                 if (ret_val)
1063                         return ret_val;
1064                 ret_val = e1e_rphy(hw, MII_BMSR, &mii_status_reg);
1065                 if (ret_val)
1066                         return ret_val;
1067
1068                 if (!(mii_status_reg & BMSR_ANEGCOMPLETE)) {
1069                         e_dbg("Copper PHY and Auto Neg has not completed.\n");
1070                         return ret_val;
1071                 }
1072
1073                 /* The AutoNeg process has completed, so we now need to
1074                  * read both the Auto Negotiation Advertisement
1075                  * Register (Address 4) and the Auto_Negotiation Base
1076                  * Page Ability Register (Address 5) to determine how
1077                  * flow control was negotiated.
1078                  */
1079                 ret_val = e1e_rphy(hw, MII_ADVERTISE, &mii_nway_adv_reg);
1080                 if (ret_val)
1081                         return ret_val;
1082                 ret_val = e1e_rphy(hw, MII_LPA, &mii_nway_lp_ability_reg);
1083                 if (ret_val)
1084                         return ret_val;
1085
1086                 /* Two bits in the Auto Negotiation Advertisement Register
1087                  * (Address 4) and two bits in the Auto Negotiation Base
1088                  * Page Ability Register (Address 5) determine flow control
1089                  * for both the PHY and the link partner.  The following
1090                  * table, taken out of the IEEE 802.3ab/D6.0 dated March 25,
1091                  * 1999, describes these PAUSE resolution bits and how flow
1092                  * control is determined based upon these settings.
1093                  * NOTE:  DC = Don't Care
1094                  *
1095                  *   LOCAL DEVICE  |   LINK PARTNER
1096                  * PAUSE | ASM_DIR | PAUSE | ASM_DIR | NIC Resolution
1097                  *-------|---------|-------|---------|--------------------
1098                  *   0   |    0    |  DC   |   DC    | e1000_fc_none
1099                  *   0   |    1    |   0   |   DC    | e1000_fc_none
1100                  *   0   |    1    |   1   |    0    | e1000_fc_none
1101                  *   0   |    1    |   1   |    1    | e1000_fc_tx_pause
1102                  *   1   |    0    |   0   |   DC    | e1000_fc_none
1103                  *   1   |   DC    |   1   |   DC    | e1000_fc_full
1104                  *   1   |    1    |   0   |    0    | e1000_fc_none
1105                  *   1   |    1    |   0   |    1    | e1000_fc_rx_pause
1106                  *
1107                  * Are both PAUSE bits set to 1?  If so, this implies
1108                  * Symmetric Flow Control is enabled at both ends.  The
1109                  * ASM_DIR bits are irrelevant per the spec.
1110                  *
1111                  * For Symmetric Flow Control:
1112                  *
1113                  *   LOCAL DEVICE  |   LINK PARTNER
1114                  * PAUSE | ASM_DIR | PAUSE | ASM_DIR | Result
1115                  *-------|---------|-------|---------|--------------------
1116                  *   1   |   DC    |   1   |   DC    | E1000_fc_full
1117                  *
1118                  */
1119                 if ((mii_nway_adv_reg & ADVERTISE_PAUSE_CAP) &&
1120                     (mii_nway_lp_ability_reg & LPA_PAUSE_CAP)) {
1121                         /* Now we need to check if the user selected Rx ONLY
1122                          * of pause frames.  In this case, we had to advertise
1123                          * FULL flow control because we could not advertise Rx
1124                          * ONLY. Hence, we must now check to see if we need to
1125                          * turn OFF the TRANSMISSION of PAUSE frames.
1126                          */
1127                         if (hw->fc.requested_mode == e1000_fc_full) {
1128                                 hw->fc.current_mode = e1000_fc_full;
1129                                 e_dbg("Flow Control = FULL.\n");
1130                         } else {
1131                                 hw->fc.current_mode = e1000_fc_rx_pause;
1132                                 e_dbg("Flow Control = Rx PAUSE frames only.\n");
1133                         }
1134                 }
1135                 /* For receiving PAUSE frames ONLY.
1136                  *
1137                  *   LOCAL DEVICE  |   LINK PARTNER
1138                  * PAUSE | ASM_DIR | PAUSE | ASM_DIR | Result
1139                  *-------|---------|-------|---------|--------------------
1140                  *   0   |    1    |   1   |    1    | e1000_fc_tx_pause
1141                  */
1142                 else if (!(mii_nway_adv_reg & ADVERTISE_PAUSE_CAP) &&
1143                          (mii_nway_adv_reg & ADVERTISE_PAUSE_ASYM) &&
1144                          (mii_nway_lp_ability_reg & LPA_PAUSE_CAP) &&
1145                          (mii_nway_lp_ability_reg & LPA_PAUSE_ASYM)) {
1146                         hw->fc.current_mode = e1000_fc_tx_pause;
1147                         e_dbg("Flow Control = Tx PAUSE frames only.\n");
1148                 }
1149                 /* For transmitting PAUSE frames ONLY.
1150                  *
1151                  *   LOCAL DEVICE  |   LINK PARTNER
1152                  * PAUSE | ASM_DIR | PAUSE | ASM_DIR | Result
1153                  *-------|---------|-------|---------|--------------------
1154                  *   1   |    1    |   0   |    1    | e1000_fc_rx_pause
1155                  */
1156                 else if ((mii_nway_adv_reg & ADVERTISE_PAUSE_CAP) &&
1157                          (mii_nway_adv_reg & ADVERTISE_PAUSE_ASYM) &&
1158                          !(mii_nway_lp_ability_reg & LPA_PAUSE_CAP) &&
1159                          (mii_nway_lp_ability_reg & LPA_PAUSE_ASYM)) {
1160                         hw->fc.current_mode = e1000_fc_rx_pause;
1161                         e_dbg("Flow Control = Rx PAUSE frames only.\n");
1162                 } else {
1163                         /* Per the IEEE spec, at this point flow control
1164                          * should be disabled.
1165                          */
1166                         hw->fc.current_mode = e1000_fc_none;
1167                         e_dbg("Flow Control = NONE.\n");
1168                 }
1169
1170                 /* Now we need to do one last check...  If we auto-
1171                  * negotiated to HALF DUPLEX, flow control should not be
1172                  * enabled per IEEE 802.3 spec.
1173                  */
1174                 ret_val = mac->ops.get_link_up_info(hw, &speed, &duplex);
1175                 if (ret_val) {
1176                         e_dbg("Error getting link speed and duplex\n");
1177                         return ret_val;
1178                 }
1179
1180                 if (duplex == HALF_DUPLEX)
1181                         hw->fc.current_mode = e1000_fc_none;
1182
1183                 /* Now we call a subroutine to actually force the MAC
1184                  * controller to use the correct flow control settings.
1185                  */
1186                 ret_val = e1000e_force_mac_fc(hw);
1187                 if (ret_val) {
1188                         e_dbg("Error forcing flow control settings\n");
1189                         return ret_val;
1190                 }
1191         }
1192
1193         /* Check for the case where we have SerDes media and auto-neg is
1194          * enabled.  In this case, we need to check and see if Auto-Neg
1195          * has completed, and if so, how the PHY and link partner has
1196          * flow control configured.
1197          */
1198         if ((hw->phy.media_type == e1000_media_type_internal_serdes) &&
1199             mac->autoneg) {
1200                 /* Read the PCS_LSTS and check to see if AutoNeg
1201                  * has completed.
1202                  */
1203                 pcs_status_reg = er32(PCS_LSTAT);
1204
1205                 if (!(pcs_status_reg & E1000_PCS_LSTS_AN_COMPLETE)) {
1206                         e_dbg("PCS Auto Neg has not completed.\n");
1207                         return ret_val;
1208                 }
1209
1210                 /* The AutoNeg process has completed, so we now need to
1211                  * read both the Auto Negotiation Advertisement
1212                  * Register (PCS_ANADV) and the Auto_Negotiation Base
1213                  * Page Ability Register (PCS_LPAB) to determine how
1214                  * flow control was negotiated.
1215                  */
1216                 pcs_adv_reg = er32(PCS_ANADV);
1217                 pcs_lp_ability_reg = er32(PCS_LPAB);
1218
1219                 /* Two bits in the Auto Negotiation Advertisement Register
1220                  * (PCS_ANADV) and two bits in the Auto Negotiation Base
1221                  * Page Ability Register (PCS_LPAB) determine flow control
1222                  * for both the PHY and the link partner.  The following
1223                  * table, taken out of the IEEE 802.3ab/D6.0 dated March 25,
1224                  * 1999, describes these PAUSE resolution bits and how flow
1225                  * control is determined based upon these settings.
1226                  * NOTE:  DC = Don't Care
1227                  *
1228                  *   LOCAL DEVICE  |   LINK PARTNER
1229                  * PAUSE | ASM_DIR | PAUSE | ASM_DIR | NIC Resolution
1230                  *-------|---------|-------|---------|--------------------
1231                  *   0   |    0    |  DC   |   DC    | e1000_fc_none
1232                  *   0   |    1    |   0   |   DC    | e1000_fc_none
1233                  *   0   |    1    |   1   |    0    | e1000_fc_none
1234                  *   0   |    1    |   1   |    1    | e1000_fc_tx_pause
1235                  *   1   |    0    |   0   |   DC    | e1000_fc_none
1236                  *   1   |   DC    |   1   |   DC    | e1000_fc_full
1237                  *   1   |    1    |   0   |    0    | e1000_fc_none
1238                  *   1   |    1    |   0   |    1    | e1000_fc_rx_pause
1239                  *
1240                  * Are both PAUSE bits set to 1?  If so, this implies
1241                  * Symmetric Flow Control is enabled at both ends.  The
1242                  * ASM_DIR bits are irrelevant per the spec.
1243                  *
1244                  * For Symmetric Flow Control:
1245                  *
1246                  *   LOCAL DEVICE  |   LINK PARTNER
1247                  * PAUSE | ASM_DIR | PAUSE | ASM_DIR | Result
1248                  *-------|---------|-------|---------|--------------------
1249                  *   1   |   DC    |   1   |   DC    | e1000_fc_full
1250                  *
1251                  */
1252                 if ((pcs_adv_reg & E1000_TXCW_PAUSE) &&
1253                     (pcs_lp_ability_reg & E1000_TXCW_PAUSE)) {
1254                         /* Now we need to check if the user selected Rx ONLY
1255                          * of pause frames.  In this case, we had to advertise
1256                          * FULL flow control because we could not advertise Rx
1257                          * ONLY. Hence, we must now check to see if we need to
1258                          * turn OFF the TRANSMISSION of PAUSE frames.
1259                          */
1260                         if (hw->fc.requested_mode == e1000_fc_full) {
1261                                 hw->fc.current_mode = e1000_fc_full;
1262                                 e_dbg("Flow Control = FULL.\n");
1263                         } else {
1264                                 hw->fc.current_mode = e1000_fc_rx_pause;
1265                                 e_dbg("Flow Control = Rx PAUSE frames only.\n");
1266                         }
1267                 }
1268                 /* For receiving PAUSE frames ONLY.
1269                  *
1270                  *   LOCAL DEVICE  |   LINK PARTNER
1271                  * PAUSE | ASM_DIR | PAUSE | ASM_DIR | Result
1272                  *-------|---------|-------|---------|--------------------
1273                  *   0   |    1    |   1   |    1    | e1000_fc_tx_pause
1274                  */
1275                 else if (!(pcs_adv_reg & E1000_TXCW_PAUSE) &&
1276                          (pcs_adv_reg & E1000_TXCW_ASM_DIR) &&
1277                          (pcs_lp_ability_reg & E1000_TXCW_PAUSE) &&
1278                          (pcs_lp_ability_reg & E1000_TXCW_ASM_DIR)) {
1279                         hw->fc.current_mode = e1000_fc_tx_pause;
1280                         e_dbg("Flow Control = Tx PAUSE frames only.\n");
1281                 }
1282                 /* For transmitting PAUSE frames ONLY.
1283                  *
1284                  *   LOCAL DEVICE  |   LINK PARTNER
1285                  * PAUSE | ASM_DIR | PAUSE | ASM_DIR | Result
1286                  *-------|---------|-------|---------|--------------------
1287                  *   1   |    1    |   0   |    1    | e1000_fc_rx_pause
1288                  */
1289                 else if ((pcs_adv_reg & E1000_TXCW_PAUSE) &&
1290                          (pcs_adv_reg & E1000_TXCW_ASM_DIR) &&
1291                          !(pcs_lp_ability_reg & E1000_TXCW_PAUSE) &&
1292                          (pcs_lp_ability_reg & E1000_TXCW_ASM_DIR)) {
1293                         hw->fc.current_mode = e1000_fc_rx_pause;
1294                         e_dbg("Flow Control = Rx PAUSE frames only.\n");
1295                 } else {
1296                         /* Per the IEEE spec, at this point flow control
1297                          * should be disabled.
1298                          */
1299                         hw->fc.current_mode = e1000_fc_none;
1300                         e_dbg("Flow Control = NONE.\n");
1301                 }
1302
1303                 /* Now we call a subroutine to actually force the MAC
1304                  * controller to use the correct flow control settings.
1305                  */
1306                 pcs_ctrl_reg = er32(PCS_LCTL);
1307                 pcs_ctrl_reg |= E1000_PCS_LCTL_FORCE_FCTRL;
1308                 ew32(PCS_LCTL, pcs_ctrl_reg);
1309
1310                 ret_val = e1000e_force_mac_fc(hw);
1311                 if (ret_val) {
1312                         e_dbg("Error forcing flow control settings\n");
1313                         return ret_val;
1314                 }
1315         }
1316
1317         return 0;
1318 }
1319
1320 /**
1321  *  e1000e_get_speed_and_duplex_copper - Retrieve current speed/duplex
1322  *  @hw: pointer to the HW structure
1323  *  @speed: stores the current speed
1324  *  @duplex: stores the current duplex
1325  *
1326  *  Read the status register for the current speed/duplex and store the current
1327  *  speed and duplex for copper connections.
1328  **/
1329 s32 e1000e_get_speed_and_duplex_copper(struct e1000_hw *hw, u16 *speed,
1330                                        u16 *duplex)
1331 {
1332         u32 status;
1333
1334         status = er32(STATUS);
1335         if (status & E1000_STATUS_SPEED_1000)
1336                 *speed = SPEED_1000;
1337         else if (status & E1000_STATUS_SPEED_100)
1338                 *speed = SPEED_100;
1339         else
1340                 *speed = SPEED_10;
1341
1342         if (status & E1000_STATUS_FD)
1343                 *duplex = FULL_DUPLEX;
1344         else
1345                 *duplex = HALF_DUPLEX;
1346
1347         e_dbg("%u Mbps, %s Duplex\n",
1348               *speed == SPEED_1000 ? 1000 : *speed == SPEED_100 ? 100 : 10,
1349               *duplex == FULL_DUPLEX ? "Full" : "Half");
1350
1351         return 0;
1352 }
1353
1354 /**
1355  *  e1000e_get_speed_and_duplex_fiber_serdes - Retrieve current speed/duplex
1356  *  @hw: pointer to the HW structure
1357  *  @speed: stores the current speed
1358  *  @duplex: stores the current duplex
1359  *
1360  *  Sets the speed and duplex to gigabit full duplex (the only possible option)
1361  *  for fiber/serdes links.
1362  **/
1363 s32 e1000e_get_speed_and_duplex_fiber_serdes(struct e1000_hw __always_unused
1364                                              *hw, u16 *speed, u16 *duplex)
1365 {
1366         *speed = SPEED_1000;
1367         *duplex = FULL_DUPLEX;
1368
1369         return 0;
1370 }
1371
1372 /**
1373  *  e1000e_get_hw_semaphore - Acquire hardware semaphore
1374  *  @hw: pointer to the HW structure
1375  *
1376  *  Acquire the HW semaphore to access the PHY or NVM
1377  **/
1378 s32 e1000e_get_hw_semaphore(struct e1000_hw *hw)
1379 {
1380         u32 swsm;
1381         s32 timeout = hw->nvm.word_size + 1;
1382         s32 i = 0;
1383
1384         /* Get the SW semaphore */
1385         while (i < timeout) {
1386                 swsm = er32(SWSM);
1387                 if (!(swsm & E1000_SWSM_SMBI))
1388                         break;
1389
1390                 usleep_range(50, 100);
1391                 i++;
1392         }
1393
1394         if (i == timeout) {
1395                 e_dbg("Driver can't access device - SMBI bit is set.\n");
1396                 return -E1000_ERR_NVM;
1397         }
1398
1399         /* Get the FW semaphore. */
1400         for (i = 0; i < timeout; i++) {
1401                 swsm = er32(SWSM);
1402                 ew32(SWSM, swsm | E1000_SWSM_SWESMBI);
1403
1404                 /* Semaphore acquired if bit latched */
1405                 if (er32(SWSM) & E1000_SWSM_SWESMBI)
1406                         break;
1407
1408                 usleep_range(50, 100);
1409         }
1410
1411         if (i == timeout) {
1412                 /* Release semaphores */
1413                 e1000e_put_hw_semaphore(hw);
1414                 e_dbg("Driver can't access the NVM\n");
1415                 return -E1000_ERR_NVM;
1416         }
1417
1418         return 0;
1419 }
1420
1421 /**
1422  *  e1000e_put_hw_semaphore - Release hardware semaphore
1423  *  @hw: pointer to the HW structure
1424  *
1425  *  Release hardware semaphore used to access the PHY or NVM
1426  **/
1427 void e1000e_put_hw_semaphore(struct e1000_hw *hw)
1428 {
1429         u32 swsm;
1430
1431         swsm = er32(SWSM);
1432         swsm &= ~(E1000_SWSM_SMBI | E1000_SWSM_SWESMBI);
1433         ew32(SWSM, swsm);
1434 }
1435
1436 /**
1437  *  e1000e_get_auto_rd_done - Check for auto read completion
1438  *  @hw: pointer to the HW structure
1439  *
1440  *  Check EEPROM for Auto Read done bit.
1441  **/
1442 s32 e1000e_get_auto_rd_done(struct e1000_hw *hw)
1443 {
1444         s32 i = 0;
1445
1446         while (i < AUTO_READ_DONE_TIMEOUT) {
1447                 if (er32(EECD) & E1000_EECD_AUTO_RD)
1448                         break;
1449                 usleep_range(1000, 2000);
1450                 i++;
1451         }
1452
1453         if (i == AUTO_READ_DONE_TIMEOUT) {
1454                 e_dbg("Auto read by HW from NVM has not completed.\n");
1455                 return -E1000_ERR_RESET;
1456         }
1457
1458         return 0;
1459 }
1460
1461 /**
1462  *  e1000e_valid_led_default - Verify a valid default LED config
1463  *  @hw: pointer to the HW structure
1464  *  @data: pointer to the NVM (EEPROM)
1465  *
1466  *  Read the EEPROM for the current default LED configuration.  If the
1467  *  LED configuration is not valid, set to a valid LED configuration.
1468  **/
1469 s32 e1000e_valid_led_default(struct e1000_hw *hw, u16 *data)
1470 {
1471         s32 ret_val;
1472
1473         ret_val = e1000_read_nvm(hw, NVM_ID_LED_SETTINGS, 1, data);
1474         if (ret_val) {
1475                 e_dbg("NVM Read Error\n");
1476                 return ret_val;
1477         }
1478
1479         if (*data == ID_LED_RESERVED_0000 || *data == ID_LED_RESERVED_FFFF)
1480                 *data = ID_LED_DEFAULT;
1481
1482         return 0;
1483 }
1484
1485 /**
1486  *  e1000e_id_led_init_generic -
1487  *  @hw: pointer to the HW structure
1488  *
1489  **/
1490 s32 e1000e_id_led_init_generic(struct e1000_hw *hw)
1491 {
1492         struct e1000_mac_info *mac = &hw->mac;
1493         s32 ret_val;
1494         const u32 ledctl_mask = 0x000000FF;
1495         const u32 ledctl_on = E1000_LEDCTL_MODE_LED_ON;
1496         const u32 ledctl_off = E1000_LEDCTL_MODE_LED_OFF;
1497         u16 data, i, temp;
1498         const u16 led_mask = 0x0F;
1499
1500         ret_val = hw->nvm.ops.valid_led_default(hw, &data);
1501         if (ret_val)
1502                 return ret_val;
1503
1504         mac->ledctl_default = er32(LEDCTL);
1505         mac->ledctl_mode1 = mac->ledctl_default;
1506         mac->ledctl_mode2 = mac->ledctl_default;
1507
1508         for (i = 0; i < 4; i++) {
1509                 temp = (data >> (i << 2)) & led_mask;
1510                 switch (temp) {
1511                 case ID_LED_ON1_DEF2:
1512                 case ID_LED_ON1_ON2:
1513                 case ID_LED_ON1_OFF2:
1514                         mac->ledctl_mode1 &= ~(ledctl_mask << (i << 3));
1515                         mac->ledctl_mode1 |= ledctl_on << (i << 3);
1516                         break;
1517                 case ID_LED_OFF1_DEF2:
1518                 case ID_LED_OFF1_ON2:
1519                 case ID_LED_OFF1_OFF2:
1520                         mac->ledctl_mode1 &= ~(ledctl_mask << (i << 3));
1521                         mac->ledctl_mode1 |= ledctl_off << (i << 3);
1522                         break;
1523                 default:
1524                         /* Do nothing */
1525                         break;
1526                 }
1527                 switch (temp) {
1528                 case ID_LED_DEF1_ON2:
1529                 case ID_LED_ON1_ON2:
1530                 case ID_LED_OFF1_ON2:
1531                         mac->ledctl_mode2 &= ~(ledctl_mask << (i << 3));
1532                         mac->ledctl_mode2 |= ledctl_on << (i << 3);
1533                         break;
1534                 case ID_LED_DEF1_OFF2:
1535                 case ID_LED_ON1_OFF2:
1536                 case ID_LED_OFF1_OFF2:
1537                         mac->ledctl_mode2 &= ~(ledctl_mask << (i << 3));
1538                         mac->ledctl_mode2 |= ledctl_off << (i << 3);
1539                         break;
1540                 default:
1541                         /* Do nothing */
1542                         break;
1543                 }
1544         }
1545
1546         return 0;
1547 }
1548
1549 /**
1550  *  e1000e_setup_led_generic - Configures SW controllable LED
1551  *  @hw: pointer to the HW structure
1552  *
1553  *  This prepares the SW controllable LED for use and saves the current state
1554  *  of the LED so it can be later restored.
1555  **/
1556 s32 e1000e_setup_led_generic(struct e1000_hw *hw)
1557 {
1558         u32 ledctl;
1559
1560         if (hw->mac.ops.setup_led != e1000e_setup_led_generic)
1561                 return -E1000_ERR_CONFIG;
1562
1563         if (hw->phy.media_type == e1000_media_type_fiber) {
1564                 ledctl = er32(LEDCTL);
1565                 hw->mac.ledctl_default = ledctl;
1566                 /* Turn off LED0 */
1567                 ledctl &= ~(E1000_LEDCTL_LED0_IVRT | E1000_LEDCTL_LED0_BLINK |
1568                             E1000_LEDCTL_LED0_MODE_MASK);
1569                 ledctl |= (E1000_LEDCTL_MODE_LED_OFF <<
1570                            E1000_LEDCTL_LED0_MODE_SHIFT);
1571                 ew32(LEDCTL, ledctl);
1572         } else if (hw->phy.media_type == e1000_media_type_copper) {
1573                 ew32(LEDCTL, hw->mac.ledctl_mode1);
1574         }
1575
1576         return 0;
1577 }
1578
1579 /**
1580  *  e1000e_cleanup_led_generic - Set LED config to default operation
1581  *  @hw: pointer to the HW structure
1582  *
1583  *  Remove the current LED configuration and set the LED configuration
1584  *  to the default value, saved from the EEPROM.
1585  **/
1586 s32 e1000e_cleanup_led_generic(struct e1000_hw *hw)
1587 {
1588         ew32(LEDCTL, hw->mac.ledctl_default);
1589         return 0;
1590 }
1591
1592 /**
1593  *  e1000e_blink_led_generic - Blink LED
1594  *  @hw: pointer to the HW structure
1595  *
1596  *  Blink the LEDs which are set to be on.
1597  **/
1598 s32 e1000e_blink_led_generic(struct e1000_hw *hw)
1599 {
1600         u32 ledctl_blink = 0;
1601         u32 i;
1602
1603         if (hw->phy.media_type == e1000_media_type_fiber) {
1604                 /* always blink LED0 for PCI-E fiber */
1605                 ledctl_blink = E1000_LEDCTL_LED0_BLINK |
1606                     (E1000_LEDCTL_MODE_LED_ON << E1000_LEDCTL_LED0_MODE_SHIFT);
1607         } else {
1608                 /* Set the blink bit for each LED that's "on" (0x0E)
1609                  * (or "off" if inverted) in ledctl_mode2.  The blink
1610                  * logic in hardware only works when mode is set to "on"
1611                  * so it must be changed accordingly when the mode is
1612                  * "off" and inverted.
1613                  */
1614                 ledctl_blink = hw->mac.ledctl_mode2;
1615                 for (i = 0; i < 32; i += 8) {
1616                         u32 mode = (hw->mac.ledctl_mode2 >> i) &
1617                             E1000_LEDCTL_LED0_MODE_MASK;
1618                         u32 led_default = hw->mac.ledctl_default >> i;
1619
1620                         if ((!(led_default & E1000_LEDCTL_LED0_IVRT) &&
1621                              (mode == E1000_LEDCTL_MODE_LED_ON)) ||
1622                             ((led_default & E1000_LEDCTL_LED0_IVRT) &&
1623                              (mode == E1000_LEDCTL_MODE_LED_OFF))) {
1624                                 ledctl_blink &=
1625                                     ~(E1000_LEDCTL_LED0_MODE_MASK << i);
1626                                 ledctl_blink |= (E1000_LEDCTL_LED0_BLINK |
1627                                                  E1000_LEDCTL_MODE_LED_ON) << i;
1628                         }
1629                 }
1630         }
1631
1632         ew32(LEDCTL, ledctl_blink);
1633
1634         return 0;
1635 }
1636
1637 /**
1638  *  e1000e_led_on_generic - Turn LED on
1639  *  @hw: pointer to the HW structure
1640  *
1641  *  Turn LED on.
1642  **/
1643 s32 e1000e_led_on_generic(struct e1000_hw *hw)
1644 {
1645         u32 ctrl;
1646
1647         switch (hw->phy.media_type) {
1648         case e1000_media_type_fiber:
1649                 ctrl = er32(CTRL);
1650                 ctrl &= ~E1000_CTRL_SWDPIN0;
1651                 ctrl |= E1000_CTRL_SWDPIO0;
1652                 ew32(CTRL, ctrl);
1653                 break;
1654         case e1000_media_type_copper:
1655                 ew32(LEDCTL, hw->mac.ledctl_mode2);
1656                 break;
1657         default:
1658                 break;
1659         }
1660
1661         return 0;
1662 }
1663
1664 /**
1665  *  e1000e_led_off_generic - Turn LED off
1666  *  @hw: pointer to the HW structure
1667  *
1668  *  Turn LED off.
1669  **/
1670 s32 e1000e_led_off_generic(struct e1000_hw *hw)
1671 {
1672         u32 ctrl;
1673
1674         switch (hw->phy.media_type) {
1675         case e1000_media_type_fiber:
1676                 ctrl = er32(CTRL);
1677                 ctrl |= E1000_CTRL_SWDPIN0;
1678                 ctrl |= E1000_CTRL_SWDPIO0;
1679                 ew32(CTRL, ctrl);
1680                 break;
1681         case e1000_media_type_copper:
1682                 ew32(LEDCTL, hw->mac.ledctl_mode1);
1683                 break;
1684         default:
1685                 break;
1686         }
1687
1688         return 0;
1689 }
1690
1691 /**
1692  *  e1000e_set_pcie_no_snoop - Set PCI-express capabilities
1693  *  @hw: pointer to the HW structure
1694  *  @no_snoop: bitmap of snoop events
1695  *
1696  *  Set the PCI-express register to snoop for events enabled in 'no_snoop'.
1697  **/
1698 void e1000e_set_pcie_no_snoop(struct e1000_hw *hw, u32 no_snoop)
1699 {
1700         u32 gcr;
1701
1702         if (no_snoop) {
1703                 gcr = er32(GCR);
1704                 gcr &= ~(PCIE_NO_SNOOP_ALL);
1705                 gcr |= no_snoop;
1706                 ew32(GCR, gcr);
1707         }
1708 }
1709
1710 /**
1711  *  e1000e_disable_pcie_master - Disables PCI-express master access
1712  *  @hw: pointer to the HW structure
1713  *
1714  *  Returns 0 if successful, else returns -10
1715  *  (-E1000_ERR_MASTER_REQUESTS_PENDING) if master disable bit has not caused
1716  *  the master requests to be disabled.
1717  *
1718  *  Disables PCI-Express master access and verifies there are no pending
1719  *  requests.
1720  **/
1721 s32 e1000e_disable_pcie_master(struct e1000_hw *hw)
1722 {
1723         u32 ctrl;
1724         s32 timeout = MASTER_DISABLE_TIMEOUT;
1725
1726         ctrl = er32(CTRL);
1727         ctrl |= E1000_CTRL_GIO_MASTER_DISABLE;
1728         ew32(CTRL, ctrl);
1729
1730         while (timeout) {
1731                 if (!(er32(STATUS) & E1000_STATUS_GIO_MASTER_ENABLE))
1732                         break;
1733                 usleep_range(100, 200);
1734                 timeout--;
1735         }
1736
1737         if (!timeout) {
1738                 e_dbg("Master requests are pending.\n");
1739                 return -E1000_ERR_MASTER_REQUESTS_PENDING;
1740         }
1741
1742         return 0;
1743 }
1744
1745 /**
1746  *  e1000e_reset_adaptive - Reset Adaptive Interframe Spacing
1747  *  @hw: pointer to the HW structure
1748  *
1749  *  Reset the Adaptive Interframe Spacing throttle to default values.
1750  **/
1751 void e1000e_reset_adaptive(struct e1000_hw *hw)
1752 {
1753         struct e1000_mac_info *mac = &hw->mac;
1754
1755         if (!mac->adaptive_ifs) {
1756                 e_dbg("Not in Adaptive IFS mode!\n");
1757                 return;
1758         }
1759
1760         mac->current_ifs_val = 0;
1761         mac->ifs_min_val = IFS_MIN;
1762         mac->ifs_max_val = IFS_MAX;
1763         mac->ifs_step_size = IFS_STEP;
1764         mac->ifs_ratio = IFS_RATIO;
1765
1766         mac->in_ifs_mode = false;
1767         ew32(AIT, 0);
1768 }
1769
1770 /**
1771  *  e1000e_update_adaptive - Update Adaptive Interframe Spacing
1772  *  @hw: pointer to the HW structure
1773  *
1774  *  Update the Adaptive Interframe Spacing Throttle value based on the
1775  *  time between transmitted packets and time between collisions.
1776  **/
1777 void e1000e_update_adaptive(struct e1000_hw *hw)
1778 {
1779         struct e1000_mac_info *mac = &hw->mac;
1780
1781         if (!mac->adaptive_ifs) {
1782                 e_dbg("Not in Adaptive IFS mode!\n");
1783                 return;
1784         }
1785
1786         if ((mac->collision_delta * mac->ifs_ratio) > mac->tx_packet_delta) {
1787                 if (mac->tx_packet_delta > MIN_NUM_XMITS) {
1788                         mac->in_ifs_mode = true;
1789                         if (mac->current_ifs_val < mac->ifs_max_val) {
1790                                 if (!mac->current_ifs_val)
1791                                         mac->current_ifs_val = mac->ifs_min_val;
1792                                 else
1793                                         mac->current_ifs_val +=
1794                                             mac->ifs_step_size;
1795                                 ew32(AIT, mac->current_ifs_val);
1796                         }
1797                 }
1798         } else {
1799                 if (mac->in_ifs_mode &&
1800                     (mac->tx_packet_delta <= MIN_NUM_XMITS)) {
1801                         mac->current_ifs_val = 0;
1802                         mac->in_ifs_mode = false;
1803                         ew32(AIT, 0);
1804                 }
1805         }
1806 }