drivers: i2c: mxc: Update SYS_I2C_MXC_I2C support in Kconfig
[oweals/u-boot.git] / drivers / i2c / Kconfig
1 #
2 # I2C subsystem configuration
3 #
4
5 menu "I2C support"
6
7 config DM_I2C
8         bool "Enable Driver Model for I2C drivers"
9         depends on DM
10         help
11           Enable driver model for I2C. The I2C uclass interface: probe, read,
12           write and speed, is implemented with the bus drivers operations,
13           which provide methods for bus setting and data transfer. Each chip
14           device (bus child) info is kept as parent platdata. The interface
15           is defined in include/i2c.h. When i2c bus driver supports the i2c
16           uclass, but the device drivers not, then DM_I2C_COMPAT config can
17           be used as compatibility layer.
18
19 config DM_I2C_COMPAT
20         bool "Enable I2C compatibility layer"
21         depends on DM
22         help
23           Enable old-style I2C functions for compatibility with existing code.
24           This option can be enabled as a temporary measure to avoid needing
25           to convert all code for a board in a single commit. It should not
26           be enabled for any board in an official release.
27
28 config I2C_CROS_EC_TUNNEL
29         tristate "Chrome OS EC tunnel I2C bus"
30         depends on CROS_EC
31         help
32           This provides an I2C bus that will tunnel i2c commands through to
33           the other side of the Chrome OS EC to the I2C bus connected there.
34           This will work whatever the interface used to talk to the EC (SPI,
35           I2C or LPC). Some Chromebooks use this when the hardware design
36           does not allow direct access to the main PMIC from the AP.
37
38 config I2C_CROS_EC_LDO
39         bool "Provide access to LDOs on the Chrome OS EC"
40         depends on CROS_EC
41         ---help---
42         On many Chromebooks the main PMIC is inaccessible to the AP. This is
43         often dealt with by using an I2C pass-through interface provided by
44         the EC. On some unfortunate models (e.g. Spring) the pass-through
45         is not available, and an LDO message is available instead. This
46         option enables a driver which provides very basic access to those
47         regulators, via the EC. We implement this as an I2C bus which
48         emulates just the TPS65090 messages we know about. This is done to
49         avoid duplicating the logic in the TPS65090 regulator driver for
50         enabling/disabling an LDO.
51
52 config I2C_SET_DEFAULT_BUS_NUM
53         bool "Set default I2C bus number"
54         depends on DM_I2C
55         help
56           Set default number of I2C bus to be accessed. This option provides
57           behaviour similar to old (i.e. pre DM) I2C bus driver.
58
59 config I2C_DEFAULT_BUS_NUMBER
60         hex "I2C default bus number"
61         depends on I2C_SET_DEFAULT_BUS_NUM
62         default 0x0
63         help
64           Number of default I2C bus to use
65
66 config DM_I2C_GPIO
67         bool "Enable Driver Model for software emulated I2C bus driver"
68         depends on DM_I2C && DM_GPIO
69         help
70           Enable the i2c bus driver emulation by using the GPIOs. The bus GPIO
71           configuration is given by the device tree. Kernel-style device tree
72           bindings are supported.
73           Binding info: doc/device-tree-bindings/i2c/i2c-gpio.txt
74
75 config SYS_I2C_AT91
76         bool "Atmel I2C driver"
77         depends on DM_I2C && ARCH_AT91
78         help
79           Add support for the Atmel I2C driver. A serious problem is that there
80           is no documented way to issue repeated START conditions for more than
81           two messages, as needed to support combined I2C messages. Use the
82           i2c-gpio driver unless your system can cope with this limitation.
83           Binding info: doc/device-tree-bindings/i2c/i2c-at91.txt
84
85 config SYS_I2C_FSL
86        bool "Freescale I2C bus driver"
87        depends on DM_I2C
88        help
89           Add support for Freescale I2C busses as used on MPC8240, MPC8245, and
90           MPC85xx processors.
91
92 config SYS_I2C_CADENCE
93         tristate "Cadence I2C Controller"
94         depends on DM_I2C && (ARCH_ZYNQ || ARM64)
95         help
96           Say yes here to select Cadence I2C Host Controller. This controller is
97           e.g. used by Xilinx Zynq.
98
99 config SYS_I2C_DW
100         bool "Designware I2C Controller"
101         default n
102         help
103           Say yes here to select the Designware I2C Host Controller. This
104           controller is used in various SoCs, e.g. the ST SPEAr, Altera
105           SoCFPGA, Synopsys ARC700 and some Intel x86 SoCs.
106
107 config SYS_I2C_DW_ENABLE_STATUS_UNSUPPORTED
108         bool "DW I2C Enable Status Register not supported"
109         depends on SYS_I2C_DW && (TARGET_SPEAR300 || TARGET_SPEAR310 || \
110                 TARGET_SPEAR320 || TARGET_SPEAR600 || TARGET_X600)
111         default y
112         help
113           Some versions of the Designware I2C controller do not support the
114           enable status register. This config option can be enabled in such
115           cases.
116
117 config SYS_I2C_ASPEED
118         bool "Aspeed I2C Controller"
119         depends on DM_I2C && ARCH_ASPEED
120         help
121           Say yes here to select Aspeed I2C Host Controller. The driver
122           supports AST2500 and AST2400 controllers, but is very limited.
123           Only single master mode is supported and only byte-by-byte
124           synchronous reads and writes are supported, no Pool Buffers or DMA.
125
126 config SYS_I2C_INTEL
127         bool "Intel I2C/SMBUS driver"
128         depends on DM_I2C
129         help
130           Add support for the Intel SMBUS driver. So far this driver is just
131           a stub which perhaps some basic init. There is no implementation of
132           the I2C API meaning that any I2C operations will immediately fail
133           for now.
134
135 config SYS_I2C_IMX_LPI2C
136         bool "NXP i.MX LPI2C driver"
137         help
138           Add support for the NXP i.MX LPI2C driver.
139
140 config SYS_I2C_MESON
141         bool "Amlogic Meson I2C driver"
142         depends on DM_I2C && ARCH_MESON
143         help
144           Add support for the I2C controller available in Amlogic Meson
145           SoCs. The controller supports programmable bus speed including
146           standard (100kbits/s) and fast (400kbit/s) speed and allows the
147           software to define a flexible format of the bit streams. It has an
148           internal buffer holding up to 8 bytes for transfers and supports
149           both 7-bit and 10-bit addresses.
150
151 config SYS_I2C_MXC
152         bool "NXP MXC I2C driver"
153         help
154           Add support for the NXP I2C driver. This supports upto for bus
155           channels and operating on standard mode upto 100 kbits/s and fast
156           mode upto 400 kbits/s.
157
158 if SYS_I2C_MXC
159 config SYS_I2C_MXC_I2C1
160         bool "NXP MXC I2C1"
161         help
162          Add support for NXP MXC I2C Controller 1.
163          Required for SoCs which have I2C MXC controller 1 eg LS1088A, LS2080A
164
165 config SYS_I2C_MXC_I2C2
166         bool "NXP MXC I2C2"
167         help
168          Add support for NXP MXC I2C Controller 2.
169          Required for SoCs which have I2C MXC controller 2 eg LS1088A, LS2080A
170
171 config SYS_I2C_MXC_I2C3
172         bool "NXP MXC I2C3"
173         help
174          Add support for NXP MXC I2C Controller 3.
175          Required for SoCs which have I2C MXC controller 3 eg LS1088A, LS2080A
176
177 config SYS_I2C_MXC_I2C4
178         bool "NXP MXC I2C4"
179         help
180          Add support for NXP MXC I2C Controller 4.
181          Required for SoCs which have I2C MXC controller 4 eg LS1088A, LS2080A
182 endif
183
184 if SYS_I2C_MXC_I2C1
185 config SYS_MXC_I2C1_SPEED
186         int "I2C Channel 1 speed"
187         default 40000000 if TARGET_LS2080A_SIMU || TARGET_LS2080A_EMU
188         default 100000
189         help
190          MXC I2C Channel 1 speed
191
192 config SYS_MXC_I2C1_SLAVE
193         int "I2C1 Slave"
194         default 0
195         help
196          MXC I2C1 Slave
197 endif
198
199 if SYS_I2C_MXC_I2C2
200 config SYS_MXC_I2C2_SPEED
201         int "I2C Channel 2 speed"
202         default 40000000 if TARGET_LS2080A_SIMU || TARGET_LS2080A_EMU
203         default 100000
204         help
205          MXC I2C Channel 2 speed
206
207 config SYS_MXC_I2C2_SLAVE
208         int "I2C2 Slave"
209         default 0
210         help
211          MXC I2C2 Slave
212 endif
213
214 if SYS_I2C_MXC_I2C3
215 config SYS_MXC_I2C3_SPEED
216         int "I2C Channel 3 speed"
217         default 100000
218         help
219          MXC I2C Channel 3 speed
220
221 config SYS_MXC_I2C3_SLAVE
222         int "I2C3 Slave"
223         default 0
224         help
225          MXC I2C3 Slave
226 endif
227
228 if SYS_I2C_MXC_I2C4
229 config SYS_MXC_I2C4_SPEED
230         int "I2C Channel 4 speed"
231         default 100000
232         help
233          MXC I2C Channel 4 speed
234
235 config SYS_MXC_I2C4_SLAVE
236         int "I2C4 Slave"
237         default 0
238         help
239          MXC I2C4 Slave
240 endif
241
242 config SYS_I2C_OMAP24XX
243         bool "TI OMAP2+ I2C driver"
244         depends on ARCH_OMAP2PLUS
245         help
246           Add support for the OMAP2+ I2C driver.
247
248 if SYS_I2C_OMAP24XX
249 config SYS_OMAP24_I2C_SLAVE
250         int "I2C Slave addr channel 0"
251         default 1
252         help
253           OMAP24xx I2C Slave address channel 0
254
255 config SYS_OMAP24_I2C_SPEED
256         int "I2C Slave channel 0 speed"
257         default 100000
258         help
259           OMAP24xx Slave speed channel 0
260 endif
261
262 config SYS_I2C_RCAR_IIC
263         bool "Renesas RCar Gen3 IIC driver"
264         depends on (RCAR_GEN3 || RCAR_GEN2) && DM_I2C
265         help
266           Support for Renesas RCar Gen3 IIC controller.
267
268 config SYS_I2C_ROCKCHIP
269         bool "Rockchip I2C driver"
270         depends on DM_I2C
271         help
272           Add support for the Rockchip I2C driver. This is used with various
273           Rockchip parts such as RK3126, RK3128, RK3036 and RK3288. All chips
274           have several I2C ports and all are provided, controled by the
275           device tree.
276
277 config SYS_I2C_SANDBOX
278         bool "Sandbox I2C driver"
279         depends on SANDBOX && DM_I2C
280         help
281           Enable I2C support for sandbox. This is an emulation of a real I2C
282           bus. Devices can be attached to the bus using the device tree
283           which specifies the driver to use.  See sandbox.dts as an example.
284
285 config SYS_I2C_S3C24X0
286         bool "Samsung I2C driver"
287         depends on ARCH_EXYNOS4 && DM_I2C
288         help
289           Support for Samsung I2C controller as Samsung SoCs.
290
291 config SYS_I2C_STM32F7
292         bool "STMicroelectronics STM32F7 I2C support"
293         depends on (STM32F7 || STM32H7) && DM_I2C
294         help
295           Enable this option to add support for STM32 I2C controller
296           introduced with STM32F7/H7 SoCs. This I2C controller supports :
297            _ Slave and master modes
298            _ Multimaster capability
299            _ Standard-mode (up to 100 kHz)
300            _ Fast-mode (up to 400 kHz)
301            _ Fast-mode Plus (up to 1 MHz)
302            _ 7-bit and 10-bit addressing mode
303            _ Multiple 7-bit slave addresses (2 addresses, 1 with configurable mask)
304            _ All 7-bit addresses acknowledge mode
305            _ General call
306            _ Programmable setup and hold times
307            _ Easy to use event management
308            _ Optional clock stretching
309            _ Software reset
310
311 config SYS_I2C_UNIPHIER
312         bool "UniPhier I2C driver"
313         depends on ARCH_UNIPHIER && DM_I2C
314         default y
315         help
316           Support for UniPhier I2C controller driver.  This I2C controller
317           is used on PH1-LD4, PH1-sLD8 or older UniPhier SoCs.
318
319 config SYS_I2C_UNIPHIER_F
320         bool "UniPhier FIFO-builtin I2C driver"
321         depends on ARCH_UNIPHIER && DM_I2C
322         default y
323         help
324           Support for UniPhier FIFO-builtin I2C controller driver.
325           This I2C controller is used on PH1-Pro4 or newer UniPhier SoCs.
326
327 config SYS_I2C_MVTWSI
328         bool "Marvell I2C driver"
329         depends on DM_I2C
330         help
331           Support for Marvell I2C controllers as used on the orion5x and
332           kirkwood SoC families.
333
334 config TEGRA186_BPMP_I2C
335         bool "Enable Tegra186 BPMP-based I2C driver"
336         depends on TEGRA186_BPMP
337         help
338           Support for Tegra I2C controllers managed by the BPMP (Boot and
339           Power Management Processor). On Tegra186, some I2C controllers are
340           directly controlled by the main CPU, whereas others are controlled
341           by the BPMP, and can only be accessed by the main CPU via IPC
342           requests to the BPMP. This driver covers the latter case.
343
344 config SYS_I2C_BUS_MAX
345         int "Max I2C busses"
346         depends on ARCH_KEYSTONE || ARCH_OMAP2PLUS || ARCH_SOCFPGA
347         default 2 if TI816X
348         default 3 if OMAP34XX || AM33XX || AM43XX || ARCH_KEYSTONE
349         default 4 if ARCH_SOCFPGA || OMAP44XX || TI814X
350         default 5 if OMAP54XX
351         help
352           Define the maximum number of available I2C buses.
353
354 config SYS_I2C_ZYNQ
355         bool "Xilinx I2C driver"
356         depends on ARCH_ZYNQMP || ARCH_ZYNQ
357         help
358           Support for Xilinx I2C controller.
359
360 config SYS_I2C_ZYNQ_SLAVE
361         hex "Set slave addr"
362         depends on SYS_I2C_ZYNQ
363         default 0
364         help
365           Set CONFIG_SYS_I2C_ZYNQ_SLAVE for slave addr.
366
367 config SYS_I2C_ZYNQ_SPEED
368         int "Set I2C speed"
369         depends on SYS_I2C_ZYNQ
370         default 100000
371         help
372           Set CONFIG_SYS_I2C_ZYNQ_SPEED for speed setting.
373
374 config ZYNQ_I2C0
375         bool "Xilinx I2C0 controller"
376         depends on SYS_I2C_ZYNQ
377         help
378           Enable Xilinx I2C0 controller.
379
380 config ZYNQ_I2C1
381         bool "Xilinx I2C1 controller"
382         depends on SYS_I2C_ZYNQ
383         help
384           Enable Xilinx I2C1 controller.
385
386 config SYS_I2C_IHS
387         bool "gdsys IHS I2C driver"
388         depends on DM_I2C
389         help
390           Support for gdsys IHS I2C driver on FPGA bus.
391
392 source "drivers/i2c/muxes/Kconfig"
393
394 endmenu