e58c587603ab542741a470bf4204c62733ccefba
[oweals/u-boot.git] / board / xilinx / zynq / board.c
1 // SPDX-License-Identifier: GPL-2.0+
2 /*
3  * (C) Copyright 2012 Michal Simek <monstr@monstr.eu>
4  * (C) Copyright 2013 - 2018 Xilinx, Inc.
5  */
6
7 #include <common.h>
8 #include <dm/uclass.h>
9 #include <fdtdec.h>
10 #include <fpga.h>
11 #include <mmc.h>
12 #include <wdt.h>
13 #include <zynqpl.h>
14 #include <asm/arch/hardware.h>
15 #include <asm/arch/sys_proto.h>
16 #include <asm/arch/ps7_init_gpl.h>
17
18 DECLARE_GLOBAL_DATA_PTR;
19
20 #if !defined(CONFIG_SPL_BUILD) && defined(CONFIG_WDT)
21 static struct udevice *watchdog_dev;
22 #endif
23
24 #if !defined(CONFIG_SPL_BUILD) && defined(CONFIG_BOARD_EARLY_INIT_F)
25 int board_early_init_f(void)
26 {
27 # if defined(CONFIG_WDT)
28         /* bss is not cleared at time when watchdog_reset() is called */
29         watchdog_dev = NULL;
30 # endif
31
32         return 0;
33 }
34 #endif
35
36 int board_init(void)
37 {
38 #if !defined(CONFIG_SPL_BUILD) && defined(CONFIG_WDT)
39         if (uclass_get_device(UCLASS_WDT, 0, &watchdog_dev)) {
40                 puts("Watchdog: Not found!\n");
41         } else {
42                 wdt_start(watchdog_dev, 0, 0);
43                 puts("Watchdog: Started\n");
44         }
45 # endif
46
47         return 0;
48 }
49
50 int board_late_init(void)
51 {
52         switch ((zynq_slcr_get_boot_mode()) & ZYNQ_BM_MASK) {
53         case ZYNQ_BM_QSPI:
54                 env_set("modeboot", "qspiboot");
55                 break;
56         case ZYNQ_BM_NAND:
57                 env_set("modeboot", "nandboot");
58                 break;
59         case ZYNQ_BM_NOR:
60                 env_set("modeboot", "norboot");
61                 break;
62         case ZYNQ_BM_SD:
63                 env_set("modeboot", "sdboot");
64                 break;
65         case ZYNQ_BM_JTAG:
66                 env_set("modeboot", "jtagboot");
67                 break;
68         default:
69                 env_set("modeboot", "");
70                 break;
71         }
72
73         return 0;
74 }
75
76 #ifdef CONFIG_DISPLAY_BOARDINFO
77 int checkboard(void)
78 {
79         u32 version = zynq_get_silicon_version();
80
81         version <<= 1;
82         if (version > (PCW_SILICON_VERSION_3 << 1))
83                 version += 1;
84
85         puts("Board: Xilinx Zynq\n");
86         printf("Silicon: v%d.%d\n", version >> 1, version & 1);
87
88         return 0;
89 }
90 #endif
91
92 int zynq_board_read_rom_ethaddr(unsigned char *ethaddr)
93 {
94 #if defined(CONFIG_ZYNQ_GEM_EEPROM_ADDR) && \
95     defined(CONFIG_ZYNQ_GEM_I2C_MAC_OFFSET)
96         if (eeprom_read(CONFIG_ZYNQ_GEM_EEPROM_ADDR,
97                         CONFIG_ZYNQ_GEM_I2C_MAC_OFFSET,
98                         ethaddr, 6))
99                 printf("I2C EEPROM MAC address read failed\n");
100 #endif
101
102         return 0;
103 }
104
105 #if !defined(CONFIG_SYS_SDRAM_BASE) && !defined(CONFIG_SYS_SDRAM_SIZE)
106 int dram_init_banksize(void)
107 {
108         return fdtdec_setup_memory_banksize();
109 }
110
111 int dram_init(void)
112 {
113         if (fdtdec_setup_memory_size() != 0)
114                 return -EINVAL;
115
116         zynq_ddrc_init();
117
118         return 0;
119 }
120 #else
121 int dram_init(void)
122 {
123         gd->ram_size = get_ram_size((void *)CONFIG_SYS_SDRAM_BASE,
124                                     CONFIG_SYS_SDRAM_SIZE);
125
126         zynq_ddrc_init();
127
128         return 0;
129 }
130 #endif
131
132 #if defined(CONFIG_WATCHDOG)
133 /* Called by macro WATCHDOG_RESET */
134 void watchdog_reset(void)
135 {
136 # if !defined(CONFIG_SPL_BUILD)
137         static ulong next_reset;
138         ulong now;
139
140         if (!watchdog_dev)
141                 return;
142
143         now = timer_get_us();
144
145         /* Do not reset the watchdog too often */
146         if (now > next_reset) {
147                 wdt_reset(watchdog_dev);
148                 next_reset = now + 1000;
149         }
150 # endif
151 }
152 #endif