esdhc/usdhc: Fix PIO mode bug in fsl_esdhc driver
[oweals/u-boot.git] / board / udoo / clocks.cfg
1 /*
2  * Copyright (C) 2013 Boundary Devices
3  *
4  * SPDX-License-Identifier:     GPL-2.0+
5  *
6  * Device Configuration Data (DCD)
7  *
8  * Each entry must have the format:
9  * Addr-type           Address        Value
10  *
11  * where:
12  *      Addr-type register length (1,2 or 4 bytes)
13  *      Address   absolute address of the register
14  *      value     value to be stored in the register
15  */
16
17 /* set the default clock gate to save power */
18 DATA 4, CCM_CCGR0, 0x00C03F3F
19 DATA 4, CCM_CCGR1, 0x0030FC03
20 DATA 4, CCM_CCGR2, 0x0FFFC000
21 DATA 4, CCM_CCGR3, 0x3FF00000
22 DATA 4, CCM_CCGR4, 0x00FFF300
23 DATA 4, CCM_CCGR5, 0x0F0000C3
24 DATA 4, CCM_CCGR6, 0x000003FF
25
26 /* enable AXI cache for VDOA/VPU/IPU */
27 DATA 4, MX6_IOMUXC_GPR4, 0xF00000FF
28
29 /* set IPU AXI-id0 Qos=0xf(bypass) AXI-id1 Qos=0x7 */
30 DATA 4, MX6_IOMUXC_GPR6, 0x007F007F
31 DATA 4, MX6_IOMUXC_GPR7, 0x007F007F
32