c48d64ba40731bded0b76626d57f4f9a82ccbd1b
[oweals/u-boot.git] / board / seco / mx6quq7 / mx6quq7-2g.cfg
1 /* SPDX-License-Identifier: GPL-2.0 */
2 /*
3  * Copyright (C) 2013 Seco USA Inc
4  *
5  * Refer doc/README.imximage for more details about how-to configure
6  * and create imximage boot image
7  *
8  * The syntax is taken as close as possible with the kwbimage
9  */
10
11 /* image version */
12 IMAGE_VERSION   2
13
14 /*
15  * Boot Device : one of
16  * spi, sd (the board has no nand neither onenand)
17  */
18 BOOT_FROM       sd
19
20 #define __ASSEMBLY__
21 #include <config.h>
22 #include "asm/arch/mx6-ddr.h"
23 #include "asm/arch/iomux.h"
24 #include "asm/arch/crm_regs.h"
25
26 /* DDR IO TYPE */
27 DATA 4, MX6_IOM_GRP_DDRPKE,     0x00000000
28 DATA 4, MX6_IOM_GRP_DDR_TYPE,   0x000C0000
29
30 /* DATA STROBE */
31 DATA 4, MX6_IOM_DDRMODE_CTL,    0x00020000
32 DATA 4, MX6_IOM_DRAM_SDQS0,     0x00000028
33 DATA 4, MX6_IOM_DRAM_SDQS1,     0x00000028
34 DATA 4, MX6_IOM_DRAM_SDQS2,     0x00000028
35 DATA 4, MX6_IOM_DRAM_SDQS3,     0x00000028
36 DATA 4, MX6_IOM_DRAM_SDQS4,     0x00000028
37 DATA 4, MX6_IOM_DRAM_SDQS5,     0x00000028
38 DATA 4, MX6_IOM_DRAM_SDQS6,     0x00000028
39 DATA 4, MX6_IOM_DRAM_SDQS7,     0x00000028
40
41 /* DATA */
42 DATA 4, MX6_IOM_GRP_DDRMODE,    0x00020000
43 DATA 4, MX6_IOM_GRP_B0DS,       0x00000028
44 DATA 4, MX6_IOM_GRP_B1DS,       0x00000028
45 DATA 4, MX6_IOM_GRP_B2DS,       0x00000028
46 DATA 4, MX6_IOM_GRP_B3DS,       0x00000028
47 DATA 4, MX6_IOM_GRP_B4DS,       0x00000028
48 DATA 4, MX6_IOM_GRP_B5DS,       0x00000028
49 DATA 4, MX6_IOM_GRP_B6DS,       0x00000028
50 DATA 4, MX6_IOM_GRP_B7DS,       0x00000028
51 DATA 4, MX6_IOM_DRAM_DQM0,      0x00000028
52 DATA 4, MX6_IOM_DRAM_DQM1,      0x00000028
53 DATA 4, MX6_IOM_DRAM_DQM2,      0x00000028
54 DATA 4, MX6_IOM_DRAM_DQM3,      0x00000028
55 DATA 4, MX6_IOM_DRAM_DQM4,      0x00000028
56 DATA 4, MX6_IOM_DRAM_DQM5,      0x00000028
57 DATA 4, MX6_IOM_DRAM_DQM6,      0x00000028
58 DATA 4, MX6_IOM_DRAM_DQM7,      0x00000028
59 /* ADDRESS */
60 DATA 4, MX6_IOM_GRP_ADDDS,      0x00000028
61 DATA 4, MX6_IOM_DRAM_CAS,       0x00000028
62 DATA 4, MX6_IOM_DRAM_RAS,       0x00000028
63
64 /* CONTROL */
65 DATA 4, MX6_IOM_GRP_CTLDS,      0x00000030
66 DATA 4, MX6_IOM_DRAM_RESET,     0x00000028
67 DATA 4, MX6_IOM_DRAM_SDBA2,     0x00000000
68 DATA 4, MX6_IOM_DRAM_SDODT0,    0x00000028
69 DATA 4, MX6_IOM_DRAM_SDODT1,    0x00000028
70
71 /* CLOCK */
72 DATA 4, MX6_IOM_DRAM_SDCLK_0,   0x00000028
73 DATA 4, MX6_IOM_DRAM_SDCLK_1,   0x00000028
74
75 /*
76  * DDR3 SETTINGS
77  * Read Data Bit Delay
78  */
79 DATA 4, MX6_MMDC_P0_MPRDDQBY0DL,        0x33333333
80 DATA 4, MX6_MMDC_P0_MPRDDQBY1DL,        0x33333333
81 DATA 4, MX6_MMDC_P0_MPRDDQBY2DL,        0x33333333
82 DATA 4, MX6_MMDC_P0_MPRDDQBY3DL,        0x33333333
83 DATA 4, MX6_MMDC_P1_MPRDDQBY0DL,        0x33333333
84 DATA 4, MX6_MMDC_P1_MPRDDQBY1DL,        0x33333333
85 DATA 4, MX6_MMDC_P1_MPRDDQBY2DL,        0x33333333
86 DATA 4, MX6_MMDC_P1_MPRDDQBY3DL,        0x33333333
87
88
89 /* Write Leveling */
90 DATA 4, MX6_MMDC_P0_MPWLDECTRL0,        0x001F001F
91 DATA 4, MX6_MMDC_P0_MPWLDECTRL1,        0x001F001F
92 DATA 4, MX6_MMDC_P1_MPWLDECTRL0,        0x001F0001
93 DATA 4, MX6_MMDC_P1_MPWLDECTRL1,        0x001F001F
94
95 /* DQS gating, read delay, write delay calibration values */
96 DATA 4, MX6_MMDC_P0_MPDGCTRL0,  0x431A0326
97 DATA 4, MX6_MMDC_P0_MPDGCTRL1,  0x0323031B
98 DATA 4, MX6_MMDC_P1_MPDGCTRL0,  0x433F0340
99 DATA 4, MX6_MMDC_P1_MPDGCTRL1,  0x0345031C
100
101 /* Read calibration */
102 DATA 4, MX6_MMDC_P0_MPRDDLCTL,  0x40343137
103 DATA 4, MX6_MMDC_P1_MPRDDLCTL,  0x40372F45
104
105 /* write calibration */
106 DATA 4, MX6_MMDC_P0_MPWRDLCTL,  0x32414741
107 DATA 4, MX6_MMDC_P1_MPWRDLCTL,  0x4731473C
108
109 /* Complete calibration by forced measurement: */
110 DATA 4, MX6_MMDC_P0_MPMUR0,     0x00000800
111 DATA 4, MX6_MMDC_P1_MPMUR0,     0x00000800
112
113 /*
114  * MMDC init:
115  * in DDR3, 64-bit mode, only MMDC0 is init
116  */
117 DATA 4, MX6_MMDC_P0_MDPDC,      0x00020036
118 DATA 4, MX6_MMDC_P0_MDOTC,      0x09444040
119
120 DATA 4, MX6_MMDC_P0_MDCFG0,     0x898E7955
121 DATA 4, MX6_MMDC_P0_MDCFG1,     0xFF328F64
122 DATA 4, MX6_MMDC_P0_MDCFG2,     0x01FF00DB
123
124 DATA 4, MX6_MMDC_P0_MDMISC,     0x00001740
125 DATA 4, MX6_MMDC_P0_MDSCR,      0x00008000
126 DATA 4, MX6_MMDC_P0_MDRWD,      0x000026D2
127 DATA 4, MX6_MMDC_P0_MDOR,       0x008E1023
128
129 /* CS0_END = 2304MB in step da 256Mb -> [(2304*8/256) - 1] */
130 DATA 4, MX6_MMDC_P0_MDASP,      0x00000047
131
132 /* SDE_1=0; ROW=3; BL=1; DSIZ=2 -> 64 bit */
133 DATA 4, MX6_MMDC_P0_MDCTL,      0x841A0000
134
135 /* Initialize DDR3 on CS_0 and CS_1 */
136 DATA 4, MX6_MMDC_P0_MDSCR,      0x02088032
137 DATA 4, MX6_MMDC_P0_MDSCR,      0x00008033
138 DATA 4, MX6_MMDC_P0_MDSCR,      0x00048031
139
140 /* P0 01c */
141 /* write 0x0940 to MR0 bank_0 (Burst Type=1 (Interlived)) */
142 DATA 4, MX6_MMDC_P0_MDSCR,      0x09408030
143
144 /*ZQ - Calibrationi */
145 DATA 4, MX6_MMDC_P0_MPZQHWCTRL, 0xa1390003
146 DATA 4, MX6_MMDC_P0_MDSCR,      0x04008040
147 DATA 4, MX6_MMDC_P0_MDREF,      0x00007800
148
149 DATA 4, MX6_MMDC_P0_MPODTCTRL,  0x00022227
150 DATA 4, MX6_MMDC_P1_MPODTCTRL,  0x00022227
151
152 DATA 4, MX6_MMDC_P0_MDPDC,      0x00025576
153
154 DATA 4, MX6_MMDC_P0_MAPSR,      0x00011006
155 DATA 4, MX6_MMDC_P0_MDSCR,      0x00000000
156
157 /* set the default clock gate to save power */
158 DATA 4, CCM_CCGR0, 0x00C03F3F
159 DATA 4, CCM_CCGR1, 0x0030FC03
160 DATA 4, CCM_CCGR2, 0x0FFFC000
161 DATA 4, CCM_CCGR3, 0x3FF00000
162 DATA 4, CCM_CCGR4, 0x00FFF300
163 DATA 4, CCM_CCGR5, 0x0F0000C3
164 DATA 4, CCM_CCGR6, 0x000003FF
165
166 /* enable AXI cache for VDOA/VPU/IPU */
167 DATA 4, MX6_IOMUXC_GPR4, 0xF00000FF
168
169 /* set IPU AXI-id0 Qos=0xf(bypass) AXI-id1 Qos=0x7 */
170 DATA 4, MX6_IOMUXC_GPR6, 0x007F007F
171 DATA 4, MX6_IOMUXC_GPR7, 0x007F007F
172