1 // SPDX-License-Identifier: GPL-2.0+
3 * Copyright (C) 2013 Gateworks Corporation
5 * Author: Tim Harvey <tharvey@gateworks.com>
8 #include <asm/arch/clock.h>
9 #include <asm/arch/mx6-pins.h>
10 #include <asm/arch/sys_proto.h>
12 #include <asm/mach-imx/mxc_i2c.h>
14 #include <fsl_esdhc_imx.h>
16 #include <power/pmic.h>
17 #include <power/ltc3676_pmic.h>
18 #include <power/pfuze100_pmic.h>
22 /* UART2: Serial Console */
23 static iomux_v3_cfg_t const uart2_pads[] = {
24 IOMUX_PADS(PAD_SD4_DAT7__UART2_TX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
25 IOMUX_PADS(PAD_SD4_DAT4__UART2_RX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
28 void setup_iomux_uart(void)
30 SETUP_IOMUX_PADS(uart2_pads);
34 static iomux_v3_cfg_t const gw5904_emmc_pads[] = {
35 IOMUX_PADS(PAD_SD3_DAT0__SD3_DATA0 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
36 IOMUX_PADS(PAD_SD3_DAT1__SD3_DATA1 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
37 IOMUX_PADS(PAD_SD3_DAT2__SD3_DATA2 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
38 IOMUX_PADS(PAD_SD3_DAT3__SD3_DATA3 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
39 IOMUX_PADS(PAD_SD3_DAT4__SD3_DATA4 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
40 IOMUX_PADS(PAD_SD3_DAT5__SD3_DATA5 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
41 IOMUX_PADS(PAD_SD3_DAT6__SD3_DATA6 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
42 IOMUX_PADS(PAD_SD3_DAT7__SD3_DATA7 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
43 IOMUX_PADS(PAD_SD3_CLK__SD3_CLK | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
44 IOMUX_PADS(PAD_SD3_CMD__SD3_CMD | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
45 IOMUX_PADS(PAD_SD3_RST__SD3_RESET | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
47 /* 4-bit microSD on SD2 */
48 static iomux_v3_cfg_t const gw5904_mmc_pads[] = {
49 IOMUX_PADS(PAD_SD2_CLK__SD2_CLK | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
50 IOMUX_PADS(PAD_SD2_CMD__SD2_CMD | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
51 IOMUX_PADS(PAD_SD2_DAT0__SD2_DATA0 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
52 IOMUX_PADS(PAD_SD2_DAT1__SD2_DATA1 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
53 IOMUX_PADS(PAD_SD2_DAT2__SD2_DATA2 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
54 IOMUX_PADS(PAD_SD2_DAT3__SD2_DATA3 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
56 IOMUX_PADS(PAD_NANDF_CS0__GPIO6_IO11 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
58 /* 8-bit eMMC on SD2/NAND */
59 static iomux_v3_cfg_t const gw560x_emmc_sd2_pads[] = {
60 IOMUX_PADS(PAD_SD2_CLK__SD2_CLK | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
61 IOMUX_PADS(PAD_SD2_CMD__SD2_CMD | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
62 IOMUX_PADS(PAD_SD2_DAT0__SD2_DATA0 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
63 IOMUX_PADS(PAD_SD2_DAT1__SD2_DATA1 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
64 IOMUX_PADS(PAD_SD2_DAT2__SD2_DATA2 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
65 IOMUX_PADS(PAD_SD2_DAT3__SD2_DATA3 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
66 IOMUX_PADS(PAD_NANDF_D4__SD2_DATA4 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
67 IOMUX_PADS(PAD_NANDF_D5__SD2_DATA5 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
68 IOMUX_PADS(PAD_NANDF_D6__SD2_DATA6 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
69 IOMUX_PADS(PAD_NANDF_D7__SD2_DATA7 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
72 static iomux_v3_cfg_t const usdhc3_pads[] = {
73 IOMUX_PADS(PAD_SD3_CLK__SD3_CLK | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
74 IOMUX_PADS(PAD_SD3_CMD__SD3_CMD | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
75 IOMUX_PADS(PAD_SD3_DAT0__SD3_DATA0 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
76 IOMUX_PADS(PAD_SD3_DAT1__SD3_DATA1 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
77 IOMUX_PADS(PAD_SD3_DAT2__SD3_DATA2 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
78 IOMUX_PADS(PAD_SD3_DAT3__SD3_DATA3 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
79 IOMUX_PADS(PAD_SD3_DAT5__GPIO7_IO00 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
85 * I2C2: PMIC,PCIe Switch,Clock,Mezz
86 * I2C3: Multimedia/Expansion
88 static struct i2c_pads_info mx6q_i2c_pad_info[] = {
91 .i2c_mode = MX6Q_PAD_EIM_D21__I2C1_SCL | PC,
92 .gpio_mode = MX6Q_PAD_EIM_D21__GPIO3_IO21 | PC,
93 .gp = IMX_GPIO_NR(3, 21)
96 .i2c_mode = MX6Q_PAD_EIM_D28__I2C1_SDA | PC,
97 .gpio_mode = MX6Q_PAD_EIM_D28__GPIO3_IO28 | PC,
98 .gp = IMX_GPIO_NR(3, 28)
102 .i2c_mode = MX6Q_PAD_KEY_COL3__I2C2_SCL | PC,
103 .gpio_mode = MX6Q_PAD_KEY_COL3__GPIO4_IO12 | PC,
104 .gp = IMX_GPIO_NR(4, 12)
107 .i2c_mode = MX6Q_PAD_KEY_ROW3__I2C2_SDA | PC,
108 .gpio_mode = MX6Q_PAD_KEY_ROW3__GPIO4_IO13 | PC,
109 .gp = IMX_GPIO_NR(4, 13)
113 .i2c_mode = MX6Q_PAD_GPIO_3__I2C3_SCL | PC,
114 .gpio_mode = MX6Q_PAD_GPIO_3__GPIO1_IO03 | PC,
115 .gp = IMX_GPIO_NR(1, 3)
118 .i2c_mode = MX6Q_PAD_GPIO_6__I2C3_SDA | PC,
119 .gpio_mode = MX6Q_PAD_GPIO_6__GPIO1_IO06 | PC,
120 .gp = IMX_GPIO_NR(1, 6)
125 static struct i2c_pads_info mx6dl_i2c_pad_info[] = {
128 .i2c_mode = MX6DL_PAD_EIM_D21__I2C1_SCL | PC,
129 .gpio_mode = MX6DL_PAD_EIM_D21__GPIO3_IO21 | PC,
130 .gp = IMX_GPIO_NR(3, 21)
133 .i2c_mode = MX6DL_PAD_EIM_D28__I2C1_SDA | PC,
134 .gpio_mode = MX6DL_PAD_EIM_D28__GPIO3_IO28 | PC,
135 .gp = IMX_GPIO_NR(3, 28)
139 .i2c_mode = MX6DL_PAD_KEY_COL3__I2C2_SCL | PC,
140 .gpio_mode = MX6DL_PAD_KEY_COL3__GPIO4_IO12 | PC,
141 .gp = IMX_GPIO_NR(4, 12)
144 .i2c_mode = MX6DL_PAD_KEY_ROW3__I2C2_SDA | PC,
145 .gpio_mode = MX6DL_PAD_KEY_ROW3__GPIO4_IO13 | PC,
146 .gp = IMX_GPIO_NR(4, 13)
150 .i2c_mode = MX6DL_PAD_GPIO_3__I2C3_SCL | PC,
151 .gpio_mode = MX6DL_PAD_GPIO_3__GPIO1_IO03 | PC,
152 .gp = IMX_GPIO_NR(1, 3)
155 .i2c_mode = MX6DL_PAD_GPIO_6__I2C3_SDA | PC,
156 .gpio_mode = MX6DL_PAD_GPIO_6__GPIO1_IO06 | PC,
157 .gp = IMX_GPIO_NR(1, 6)
162 void setup_ventana_i2c(int i2c)
164 struct i2c_pads_info *p;
166 if (is_cpu_type(MXC_CPU_MX6Q))
167 p = &mx6q_i2c_pad_info[i2c];
169 p = &mx6dl_i2c_pad_info[i2c];
171 setup_i2c(i2c, CONFIG_SYS_I2C_SPEED, 0x7f, p);
175 * Baseboard specific GPIO
177 static iomux_v3_cfg_t const gw51xx_gpio_pads[] = {
179 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
181 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
183 IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
185 IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
188 IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
190 IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20 | DIO_PAD_CFG),
192 IOMUX_PADS(PAD_GPIO_0__GPIO1_IO00 | DIO_PAD_CFG),
194 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
197 static iomux_v3_cfg_t const gw52xx_gpio_pads[] = {
199 IOMUX_PADS(PAD_NANDF_CS1__GPIO6_IO14 | DIO_PAD_CFG),
201 IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
203 IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
205 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
207 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
209 IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
211 IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
213 IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
215 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
217 IOMUX_PADS(PAD_ENET_RXD0__GPIO1_IO27 | DIO_PAD_CFG),
219 IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
221 IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
223 IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
224 /* PCI_RST# (GW522x) */
225 IOMUX_PADS(PAD_EIM_D23__GPIO3_IO23 | DIO_PAD_CFG),
227 IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
229 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
232 static iomux_v3_cfg_t const gw53xx_gpio_pads[] = {
234 IOMUX_PADS(PAD_NANDF_CS1__GPIO6_IO14 | DIO_PAD_CFG),
236 IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
238 IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
240 IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
242 IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
244 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
246 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
248 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
250 IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
252 IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
254 IOMUX_PADS(PAD_GPIO_19__GPIO4_IO05 | DIO_PAD_CFG),
256 IOMUX_PADS(PAD_ENET_RXD0__GPIO1_IO27 | DIO_PAD_CFG),
258 IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
260 IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
262 IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
264 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
267 static iomux_v3_cfg_t const gw54xx_gpio_pads[] = {
269 IOMUX_PADS(PAD_NANDF_CS1__GPIO6_IO14 | DIO_PAD_CFG),
271 IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
273 IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
275 IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
277 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
279 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
281 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
283 IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16 | DIO_PAD_CFG),
285 IOMUX_PADS(PAD_SD1_DAT3__GPIO1_IO21 | DIO_PAD_CFG),
287 IOMUX_PADS(PAD_EIM_D24__GPIO3_IO24 | DIO_PAD_CFG),
289 IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
291 IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
293 IOMUX_PADS(PAD_GPIO_19__GPIO4_IO05 | DIO_PAD_CFG),
295 IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
297 IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
299 IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
301 IOMUX_PADS(PAD_DISP0_DAT23__GPIO5_IO17 | DIO_PAD_CFG),
304 static iomux_v3_cfg_t const gw551x_gpio_pads[] = {
306 IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
308 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
310 IOMUX_PADS(PAD_GPIO_0__GPIO1_IO00 | DIO_PAD_CFG),
312 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
315 static iomux_v3_cfg_t const gw552x_gpio_pads[] = {
317 IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
319 IOMUX_PADS(PAD_GPIO_7__GPIO1_IO07 | DIO_PAD_CFG),
321 IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
323 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
325 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
327 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
329 IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
331 IOMUX_PADS(PAD_CSI0_PIXCLK__GPIO5_IO18 | DIO_PAD_CFG),
332 IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20 | DIO_PAD_CFG),
333 IOMUX_PADS(PAD_CSI0_VSYNC__GPIO5_IO21 | DIO_PAD_CFG),
334 IOMUX_PADS(PAD_CSI0_DAT4__GPIO5_IO22 | DIO_PAD_CFG),
335 IOMUX_PADS(PAD_CSI0_DAT5__GPIO5_IO23 | DIO_PAD_CFG),
336 IOMUX_PADS(PAD_CSI0_DAT7__GPIO5_IO25 | DIO_PAD_CFG),
338 IOMUX_PADS(PAD_GPIO_1__GPIO1_IO01 | DIO_PAD_CFG),
340 IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
342 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
345 static iomux_v3_cfg_t const gw553x_gpio_pads[] = {
347 IOMUX_PADS(PAD_NANDF_CS1__GPIO6_IO14 | DIO_PAD_CFG),
349 IOMUX_PADS(PAD_KEY_COL2__GPIO4_IO10 | DIO_PAD_CFG),
351 IOMUX_PADS(PAD_KEY_ROW2__GPIO4_IO11 | DIO_PAD_CFG),
353 IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20 | DIO_PAD_CFG),
355 IOMUX_PADS(PAD_GPIO_0__GPIO1_IO00 | DIO_PAD_CFG),
357 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
360 static iomux_v3_cfg_t const gw560x_gpio_pads[] = {
362 IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
364 IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
366 IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
368 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
370 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
372 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
374 IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
376 IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
378 IOMUX_PADS(PAD_GPIO_19__GPIO4_IO05 | DIO_PAD_CFG),
380 IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
382 IOMUX_PADS(PAD_DISP0_DAT10__GPIO4_IO31 | DIO_PAD_CFG),
384 IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
386 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
387 /* USBH2_PEN (OTG) */
388 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
390 IOMUX_PADS(PAD_DISP0_DAT5__GPIO4_IO26 | DIO_PAD_CFG),
393 static iomux_v3_cfg_t const gw5901_gpio_pads[] = {
395 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
397 IOMUX_PADS(PAD_GPIO_1__GPIO1_IO01 | DIO_PAD_CFG),
399 IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
401 IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
403 IOMUX_PADS(PAD_DISP0_DAT8__WDOG1_B | DIO_PAD_CFG),
405 IOMUX_PADS(PAD_DISP0_DAT20__GPIO5_IO14 | DIO_PAD_CFG),
406 IOMUX_PADS(PAD_DISP0_DAT21__GPIO5_IO15 | DIO_PAD_CFG),
407 IOMUX_PADS(PAD_DISP0_DAT22__GPIO5_IO16 | DIO_PAD_CFG),
408 IOMUX_PADS(PAD_DISP0_DAT23__GPIO5_IO17 | DIO_PAD_CFG),
410 IOMUX_PADS(PAD_GPIO_5__GPIO1_IO05 | DIO_PAD_CFG),
412 IOMUX_PADS(PAD_GPIO_7__GPIO1_IO07 | DIO_PAD_CFG),
414 IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
417 static iomux_v3_cfg_t const gw5902_gpio_pads[] = {
419 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
421 IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
423 IOMUX_PADS(PAD_SD3_CLK__GPIO7_IO03 | DIO_PAD_CFG),
425 IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
427 IOMUX_PADS(PAD_GPIO_0__GPIO1_IO00 | DIO_PAD_CFG),
429 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
431 IOMUX_PADS(PAD_GPIO_5__GPIO1_IO05 | DIO_PAD_CFG),
433 IOMUX_PADS(PAD_GPIO_7__GPIO1_IO07 | DIO_PAD_CFG),
435 IOMUX_PADS(PAD_EIM_D23__GPIO3_IO23 | DIO_PAD_CFG),
438 static iomux_v3_cfg_t const gw5903_gpio_pads[] = {
440 IOMUX_PADS(PAD_GPIO_7__GPIO1_IO07 | DIO_PAD_CFG),
442 IOMUX_PADS(PAD_NANDF_D2__GPIO2_IO02 | DIO_PAD_CFG),
444 IOMUX_PADS(PAD_NANDF_D3__GPIO2_IO03 | DIO_PAD_CFG),
446 IOMUX_PADS(PAD_NANDF_D4__GPIO2_IO04 | DIO_PAD_CFG),
447 /* USBH1_PEN (EHCI) */
448 IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
449 /* USBH2_PEN (OTG) */
450 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
452 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
454 IOMUX_PADS(PAD_KEY_COL1__GPIO4_IO08 | DIO_PAD_CFG),
456 IOMUX_PADS(PAD_DISP0_DAT23__GPIO5_IO17 | DIO_PAD_CFG),
458 IOMUX_PADS(PAD_CSI0_DAT12__GPIO5_IO30 | DIO_PAD_CFG),
460 IOMUX_PADS(PAD_NANDF_CS1__GPIO6_IO14 | DIO_PAD_CFG),
462 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
464 IOMUX_PADS(PAD_ENET_CRS_DV__GPIO1_IO25 | DIO_PAD_CFG),
466 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
468 IOMUX_PADS(PAD_KEY_COL1__GPIO4_IO08 | DIO_PAD_CFG),
471 static iomux_v3_cfg_t const gw5904_gpio_pads[] = {
473 IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
475 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
477 IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
479 IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
481 IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
483 IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
485 IOMUX_PADS(PAD_GPIO_19__GPIO4_IO05 | DIO_PAD_CFG),
487 IOMUX_PADS(PAD_DISP0_DAT2__GPIO4_IO23 | DIO_PAD_CFG),
489 IOMUX_PADS(PAD_DISP0_DAT3__GPIO4_IO24 | DIO_PAD_CFG),
491 IOMUX_PADS(PAD_DISP0_DAT17__GPIO5_IO11 | DIO_PAD_CFG),
493 IOMUX_PADS(PAD_DISP0_DAT18__GPIO5_IO12 | DIO_PAD_CFG),
495 IOMUX_PADS(PAD_DISP0_DAT19__GPIO5_IO13 | DIO_PAD_CFG),
497 IOMUX_PADS(PAD_GPIO_0__GPIO1_IO00 | DIO_PAD_CFG),
499 IOMUX_PADS(PAD_SD2_DAT0__GPIO1_IO15 | DIO_PAD_CFG),
501 IOMUX_PADS(PAD_SD2_DAT1__GPIO1_IO14 | DIO_PAD_CFG),
503 IOMUX_PADS(PAD_SD2_DAT2__GPIO1_IO13 | DIO_PAD_CFG),
505 IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
508 static iomux_v3_cfg_t const gw5905_gpio_pads[] = {
510 IOMUX_PADS(PAD_NANDF_D3__GPIO2_IO03 | DIO_PAD_CFG),
512 IOMUX_PADS(PAD_NANDF_CS1__GPIO6_IO14 | DIO_PAD_CFG),
514 IOMUX_PADS(PAD_SD2_DAT0__GPIO1_IO15 | DIO_PAD_CFG),
516 IOMUX_PADS(PAD_SD2_DAT1__GPIO1_IO14 | DIO_PAD_CFG),
518 IOMUX_PADS(PAD_GPIO_7__GPIO1_IO07 | DIO_PAD_CFG),
520 IOMUX_PADS(PAD_GPIO_16__GPIO7_IO11 | DIO_PAD_CFG),
522 IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
524 IOMUX_PADS(PAD_GPIO_18__GPIO7_IO13 | DIO_PAD_CFG),
526 IOMUX_PADS(PAD_GPIO_19__GPIO4_IO05 | DIO_PAD_CFG),
528 IOMUX_PADS(PAD_NANDF_CS1__GPIO6_IO14 | DIO_PAD_CFG),
530 IOMUX_PADS(PAD_DISP0_DAT11__GPIO5_IO05 | DIO_PAD_CFG),
532 IOMUX_PADS(PAD_DISP0_DAT12__GPIO5_IO06 | DIO_PAD_CFG),
534 IOMUX_PADS(PAD_DISP0_DAT20__GPIO5_IO14 | DIO_PAD_CFG),
535 /* USBH1_PEN (EHCI) */
536 IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
538 IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
540 IOMUX_PADS(PAD_DISP0_DAT23__GPIO5_IO17 | DIO_PAD_CFG),
541 /* GYRO_CONTROL/DATA_EN */
542 IOMUX_PADS(PAD_CSI0_DAT8__GPIO5_IO26 | DIO_PAD_CFG),
544 IOMUX_PADS(PAD_KEY_COL1__GPIO4_IO08 | DIO_PAD_CFG),
546 IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
550 struct dio_cfg gw51xx_dio[] = {
552 { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
558 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
560 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
564 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
566 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
570 { IOMUX_PADS(PAD_SD1_CMD__GPIO1_IO18) },
572 { IOMUX_PADS(PAD_SD1_CMD__PWM4_OUT) },
577 struct dio_cfg gw52xx_dio[] = {
579 { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
585 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
587 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
591 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
593 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
597 { IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20) },
604 struct dio_cfg gw53xx_dio[] = {
606 { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
612 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
614 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
618 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
620 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
624 {IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20) },
631 struct dio_cfg gw54xx_dio[] = {
633 { IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09) },
635 { IOMUX_PADS(PAD_GPIO_9__PWM1_OUT) },
639 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
641 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
645 { IOMUX_PADS(PAD_SD4_DAT1__GPIO2_IO09) },
647 { IOMUX_PADS(PAD_SD4_DAT1__PWM3_OUT) },
651 { IOMUX_PADS(PAD_SD4_DAT2__GPIO2_IO10) },
653 { IOMUX_PADS(PAD_SD4_DAT2__PWM4_OUT) },
658 struct dio_cfg gw551x_dio[] = {
660 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
662 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
666 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
668 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
673 struct dio_cfg gw552x_dio[] = {
675 { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
681 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
683 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
687 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
689 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
693 {IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20) },
699 {IOMUX_PADS(PAD_CSI0_PIXCLK__GPIO5_IO18) },
705 {IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20) },
711 {IOMUX_PADS(PAD_CSI0_VSYNC__GPIO5_IO21) },
717 {IOMUX_PADS(PAD_CSI0_DAT4__GPIO5_IO22) },
723 {IOMUX_PADS(PAD_CSI0_DAT5__GPIO5_IO23) },
729 {IOMUX_PADS(PAD_CSI0_DAT7__GPIO5_IO25) },
736 struct dio_cfg gw553x_dio[] = {
738 { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
744 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
746 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
750 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
752 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
756 { IOMUX_PADS(PAD_SD1_CMD__GPIO1_IO18) },
758 { IOMUX_PADS(PAD_SD1_CMD__PWM4_OUT) },
763 struct dio_cfg gw560x_dio[] = {
765 { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
771 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
773 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
777 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
779 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
783 {IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20) },
790 struct dio_cfg gw5901_dio[] = {
792 { IOMUX_PADS(PAD_DISP0_DAT20__GPIO5_IO14) },
798 { IOMUX_PADS(PAD_DISP0_DAT21__GPIO5_IO15) },
804 { IOMUX_PADS(PAD_DISP0_DAT22__GPIO5_IO16) },
810 { IOMUX_PADS(PAD_DISP0_DAT23__GPIO5_IO17) },
817 struct dio_cfg gw5902_dio[] = {
819 { IOMUX_PADS(PAD_DISP0_DAT20__GPIO5_IO14) },
825 { IOMUX_PADS(PAD_DISP0_DAT21__GPIO5_IO15) },
831 { IOMUX_PADS(PAD_DISP0_DAT22__GPIO5_IO16) },
837 { IOMUX_PADS(PAD_DISP0_DAT23__GPIO5_IO17) },
844 struct dio_cfg gw5903_dio[] = {
847 struct dio_cfg gw5904_dio[] = {
849 { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
855 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
857 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
861 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
863 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
867 {IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20) },
873 {IOMUX_PADS(PAD_NANDF_D0__GPIO2_IO00) },
879 {IOMUX_PADS(PAD_NANDF_D1__GPIO2_IO01) },
885 {IOMUX_PADS(PAD_NANDF_D2__GPIO2_IO02) },
891 {IOMUX_PADS(PAD_NANDF_D3__GPIO2_IO03) },
897 {IOMUX_PADS(PAD_NANDF_D4__GPIO2_IO04) },
903 {IOMUX_PADS(PAD_NANDF_D5__GPIO2_IO05) },
909 {IOMUX_PADS(PAD_NANDF_D6__GPIO2_IO06) },
915 {IOMUX_PADS(PAD_NANDF_D7__GPIO2_IO07) },
922 struct dio_cfg gw5906_dio[] = {
924 { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
930 { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
932 { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
936 { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
938 { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
942 {IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20) },
950 * Board Specific GPIO
952 struct ventana gpio_cfg[GW_UNKNOWN] = {
955 .gpio_pads = gw54xx_gpio_pads,
956 .num_pads = ARRAY_SIZE(gw54xx_gpio_pads)/2,
957 .dio_cfg = gw54xx_dio,
958 .dio_num = ARRAY_SIZE(gw54xx_dio),
964 .pcie_rst = IMX_GPIO_NR(1, 29),
965 .mezz_pwren = IMX_GPIO_NR(4, 7),
966 .mezz_irq = IMX_GPIO_NR(4, 9),
967 .rs485en = IMX_GPIO_NR(3, 24),
968 .dioi2c_en = IMX_GPIO_NR(4, 5),
969 .pcie_sson = IMX_GPIO_NR(1, 20),
970 .otgpwr_en = IMX_GPIO_NR(3, 22),
971 .mmc_cd = IMX_GPIO_NR(7, 0),
976 .gpio_pads = gw51xx_gpio_pads,
977 .num_pads = ARRAY_SIZE(gw51xx_gpio_pads)/2,
978 .dio_cfg = gw51xx_dio,
979 .dio_num = ARRAY_SIZE(gw51xx_dio),
984 .pcie_rst = IMX_GPIO_NR(1, 0),
985 .mezz_pwren = IMX_GPIO_NR(2, 19),
986 .mezz_irq = IMX_GPIO_NR(2, 18),
987 .gps_shdn = IMX_GPIO_NR(1, 2),
988 .vidin_en = IMX_GPIO_NR(5, 20),
989 .wdis = IMX_GPIO_NR(7, 12),
990 .otgpwr_en = IMX_GPIO_NR(3, 22),
996 .gpio_pads = gw52xx_gpio_pads,
997 .num_pads = ARRAY_SIZE(gw52xx_gpio_pads)/2,
998 .dio_cfg = gw52xx_dio,
999 .dio_num = ARRAY_SIZE(gw52xx_dio),
1005 .pcie_rst = IMX_GPIO_NR(1, 29),
1006 .mezz_pwren = IMX_GPIO_NR(2, 19),
1007 .mezz_irq = IMX_GPIO_NR(2, 18),
1008 .gps_shdn = IMX_GPIO_NR(1, 27),
1009 .vidin_en = IMX_GPIO_NR(3, 31),
1010 .usb_sel = IMX_GPIO_NR(1, 2),
1011 .wdis = IMX_GPIO_NR(7, 12),
1012 .msata_en = GP_MSATA_SEL,
1013 .rs232_en = GP_RS232_EN,
1014 .otgpwr_en = IMX_GPIO_NR(3, 22),
1015 .vsel_pin = IMX_GPIO_NR(6, 14),
1016 .mmc_cd = IMX_GPIO_NR(7, 0),
1022 .gpio_pads = gw53xx_gpio_pads,
1023 .num_pads = ARRAY_SIZE(gw53xx_gpio_pads)/2,
1024 .dio_cfg = gw53xx_dio,
1025 .dio_num = ARRAY_SIZE(gw53xx_dio),
1031 .pcie_rst = IMX_GPIO_NR(1, 29),
1032 .mezz_pwren = IMX_GPIO_NR(2, 19),
1033 .mezz_irq = IMX_GPIO_NR(2, 18),
1034 .gps_shdn = IMX_GPIO_NR(1, 27),
1035 .vidin_en = IMX_GPIO_NR(3, 31),
1036 .wdis = IMX_GPIO_NR(7, 12),
1037 .msata_en = GP_MSATA_SEL,
1038 .rs232_en = GP_RS232_EN,
1039 .otgpwr_en = IMX_GPIO_NR(3, 22),
1040 .vsel_pin = IMX_GPIO_NR(6, 14),
1041 .mmc_cd = IMX_GPIO_NR(7, 0),
1047 .gpio_pads = gw54xx_gpio_pads,
1048 .num_pads = ARRAY_SIZE(gw54xx_gpio_pads)/2,
1049 .dio_cfg = gw54xx_dio,
1050 .dio_num = ARRAY_SIZE(gw54xx_dio),
1056 .pcie_rst = IMX_GPIO_NR(1, 29),
1057 .mezz_pwren = IMX_GPIO_NR(2, 19),
1058 .mezz_irq = IMX_GPIO_NR(2, 18),
1059 .rs485en = IMX_GPIO_NR(7, 1),
1060 .vidin_en = IMX_GPIO_NR(3, 31),
1061 .dioi2c_en = IMX_GPIO_NR(4, 5),
1062 .pcie_sson = IMX_GPIO_NR(1, 20),
1063 .wdis = IMX_GPIO_NR(5, 17),
1064 .msata_en = GP_MSATA_SEL,
1065 .rs232_en = GP_RS232_EN,
1066 .otgpwr_en = IMX_GPIO_NR(3, 22),
1067 .vsel_pin = IMX_GPIO_NR(6, 14),
1068 .mmc_cd = IMX_GPIO_NR(7, 0),
1074 .gpio_pads = gw551x_gpio_pads,
1075 .num_pads = ARRAY_SIZE(gw551x_gpio_pads)/2,
1076 .dio_cfg = gw551x_dio,
1077 .dio_num = ARRAY_SIZE(gw551x_dio),
1081 .pcie_rst = IMX_GPIO_NR(1, 0),
1082 .wdis = IMX_GPIO_NR(7, 12),
1088 .gpio_pads = gw552x_gpio_pads,
1089 .num_pads = ARRAY_SIZE(gw552x_gpio_pads)/2,
1090 .dio_cfg = gw552x_dio,
1091 .dio_num = ARRAY_SIZE(gw552x_dio),
1097 .pcie_rst = IMX_GPIO_NR(1, 29),
1098 .usb_sel = IMX_GPIO_NR(1, 7),
1099 .wdis = IMX_GPIO_NR(7, 12),
1100 .msata_en = GP_MSATA_SEL,
1106 .gpio_pads = gw553x_gpio_pads,
1107 .num_pads = ARRAY_SIZE(gw553x_gpio_pads)/2,
1108 .dio_cfg = gw553x_dio,
1109 .dio_num = ARRAY_SIZE(gw553x_dio),
1114 .pcie_rst = IMX_GPIO_NR(1, 0),
1115 .vidin_en = IMX_GPIO_NR(5, 20),
1116 .wdis = IMX_GPIO_NR(7, 12),
1117 .otgpwr_en = IMX_GPIO_NR(3, 22),
1118 .vsel_pin = IMX_GPIO_NR(6, 14),
1119 .mmc_cd = IMX_GPIO_NR(7, 0),
1125 .gpio_pads = gw560x_gpio_pads,
1126 .num_pads = ARRAY_SIZE(gw560x_gpio_pads)/2,
1127 .dio_cfg = gw560x_dio,
1128 .dio_num = ARRAY_SIZE(gw560x_dio),
1134 .pcie_rst = IMX_GPIO_NR(4, 31),
1135 .mezz_pwren = IMX_GPIO_NR(2, 19),
1136 .mezz_irq = IMX_GPIO_NR(2, 18),
1137 .rs232_en = GP_RS232_EN,
1138 .vidin_en = IMX_GPIO_NR(3, 31),
1139 .wdis = IMX_GPIO_NR(7, 12),
1140 .otgpwr_en = IMX_GPIO_NR(4, 15),
1141 .mmc_cd = IMX_GPIO_NR(7, 0),
1146 .gpio_pads = gw5901_gpio_pads,
1147 .num_pads = ARRAY_SIZE(gw5901_gpio_pads)/2,
1148 .dio_cfg = gw5901_dio,
1152 .pcie_rst = IMX_GPIO_NR(1, 29),
1158 .gpio_pads = gw5902_gpio_pads,
1159 .num_pads = ARRAY_SIZE(gw5902_gpio_pads)/2,
1160 .dio_cfg = gw5902_dio,
1164 .pcie_rst = IMX_GPIO_NR(1, 0),
1165 .rs232_en = GP_RS232_EN,
1166 .otgpwr_en = IMX_GPIO_NR(3, 23),
1172 .gpio_pads = gw5903_gpio_pads,
1173 .num_pads = ARRAY_SIZE(gw5903_gpio_pads)/2,
1174 .dio_cfg = gw5903_dio,
1175 .dio_num = ARRAY_SIZE(gw5903_dio),
1179 .otgpwr_en = IMX_GPIO_NR(4, 15),
1180 .mmc_cd = IMX_GPIO_NR(6, 11),
1185 .gpio_pads = gw5904_gpio_pads,
1186 .num_pads = ARRAY_SIZE(gw5904_gpio_pads)/2,
1187 .dio_cfg = gw5904_dio,
1188 .dio_num = ARRAY_SIZE(gw5904_dio),
1194 .pcie_rst = IMX_GPIO_NR(1, 0),
1195 .mezz_pwren = IMX_GPIO_NR(2, 19),
1196 .mezz_irq = IMX_GPIO_NR(2, 18),
1197 .otgpwr_en = IMX_GPIO_NR(3, 22),
1202 .gpio_pads = gw5905_gpio_pads,
1203 .num_pads = ARRAY_SIZE(gw5905_gpio_pads)/2,
1207 .pcie_rst = IMX_GPIO_NR(7, 11),
1208 .wdis = IMX_GPIO_NR(7, 13),
1213 .gpio_pads = gw552x_gpio_pads,
1214 .num_pads = ARRAY_SIZE(gw552x_gpio_pads)/2,
1215 .dio_cfg = gw5906_dio,
1216 .dio_num = ARRAY_SIZE(gw5906_dio),
1222 .pcie_rst = IMX_GPIO_NR(1, 29),
1223 .usb_sel = IMX_GPIO_NR(1, 7),
1224 .wdis = IMX_GPIO_NR(7, 12),
1225 .msata_en = GP_MSATA_SEL,
1231 .gpio_pads = gw51xx_gpio_pads,
1232 .num_pads = ARRAY_SIZE(gw51xx_gpio_pads)/2,
1233 .dio_cfg = gw51xx_dio,
1234 .dio_num = ARRAY_SIZE(gw51xx_dio),
1239 .pcie_rst = IMX_GPIO_NR(1, 0),
1240 .wdis = IMX_GPIO_NR(7, 12),
1246 .gpio_pads = gw53xx_gpio_pads,
1247 .num_pads = ARRAY_SIZE(gw53xx_gpio_pads)/2,
1248 .dio_cfg = gw53xx_dio,
1249 .dio_num = ARRAY_SIZE(gw53xx_dio),
1255 .pcie_rst = IMX_GPIO_NR(1, 29),
1256 .mezz_pwren = IMX_GPIO_NR(2, 19),
1257 .mezz_irq = IMX_GPIO_NR(2, 18),
1258 .gps_shdn = IMX_GPIO_NR(1, 27),
1259 .vidin_en = IMX_GPIO_NR(3, 31),
1260 .wdis = IMX_GPIO_NR(7, 12),
1261 .msata_en = GP_MSATA_SEL,
1262 .rs232_en = GP_RS232_EN,
1267 .gpio_pads = gw5904_gpio_pads,
1268 .num_pads = ARRAY_SIZE(gw5904_gpio_pads)/2,
1269 .dio_cfg = gw5904_dio,
1270 .dio_num = ARRAY_SIZE(gw5904_dio),
1276 .pcie_rst = IMX_GPIO_NR(1, 0),
1277 .mezz_pwren = IMX_GPIO_NR(2, 19),
1278 .mezz_irq = IMX_GPIO_NR(2, 18),
1279 .otgpwr_en = IMX_GPIO_NR(3, 22),
1283 #define SETUP_GPIO_OUTPUT(gpio, name, level) \
1284 gpio_request(gpio, name); \
1285 gpio_direction_output(gpio, level);
1286 #define SETUP_GPIO_INPUT(gpio, name) \
1287 gpio_request(gpio, name); \
1288 gpio_direction_input(gpio);
1289 void setup_iomux_gpio(int board, struct ventana_board_info *info)
1293 if (board >= GW_UNKNOWN)
1296 /* board specific iomux */
1297 imx_iomux_v3_setup_multiple_pads(gpio_cfg[board].gpio_pads,
1298 gpio_cfg[board].num_pads);
1301 if (gpio_cfg[board].rs232_en) {
1302 gpio_request(gpio_cfg[board].rs232_en, "rs232_en#");
1303 gpio_direction_output(gpio_cfg[board].rs232_en, 0);
1306 /* GW522x Uses GPIO3_IO23 for PCIE_RST# */
1307 if (board == GW52xx && info->model[4] == '2')
1308 gpio_cfg[board].pcie_rst = IMX_GPIO_NR(3, 23);
1310 /* assert PCI_RST# */
1311 gpio_request(gpio_cfg[board].pcie_rst, "pci_rst#");
1312 gpio_direction_output(gpio_cfg[board].pcie_rst, 0);
1314 /* turn off (active-high) user LED's */
1315 for (i = 0; i < ARRAY_SIZE(gpio_cfg[board].leds); i++) {
1317 if (gpio_cfg[board].leds[i]) {
1318 sprintf(name, "led_user%d", i);
1319 gpio_request(gpio_cfg[board].leds[i], name);
1320 gpio_direction_output(gpio_cfg[board].leds[i], 1);
1324 /* MSATA Enable - default to PCI */
1325 if (gpio_cfg[board].msata_en) {
1326 gpio_request(gpio_cfg[board].msata_en, "msata_en");
1327 gpio_direction_output(gpio_cfg[board].msata_en, 0);
1330 /* Expansion Mezzanine IO */
1331 if (gpio_cfg[board].mezz_pwren) {
1332 gpio_request(gpio_cfg[board].mezz_pwren, "mezz_pwr");
1333 gpio_direction_output(gpio_cfg[board].mezz_pwren, 0);
1335 if (gpio_cfg[board].mezz_irq) {
1336 gpio_request(gpio_cfg[board].mezz_irq, "mezz_irq#");
1337 gpio_direction_input(gpio_cfg[board].mezz_irq);
1340 /* RS485 Transmit Enable */
1341 if (gpio_cfg[board].rs485en) {
1342 gpio_request(gpio_cfg[board].rs485en, "rs485_en");
1343 gpio_direction_output(gpio_cfg[board].rs485en, 0);
1347 if (gpio_cfg[board].gps_shdn) {
1348 gpio_request(gpio_cfg[board].gps_shdn, "gps_shdn");
1349 gpio_direction_output(gpio_cfg[board].gps_shdn, 1);
1352 /* Analog video codec power enable */
1353 if (gpio_cfg[board].vidin_en) {
1354 gpio_request(gpio_cfg[board].vidin_en, "anavidin_en");
1355 gpio_direction_output(gpio_cfg[board].vidin_en, 1);
1359 if (gpio_cfg[board].dioi2c_en) {
1360 gpio_request(gpio_cfg[board].dioi2c_en, "dioi2c_dis#");
1361 gpio_direction_output(gpio_cfg[board].dioi2c_en, 0);
1364 /* PCICK_SSON: disable spread-spectrum clock */
1365 if (gpio_cfg[board].pcie_sson) {
1366 gpio_request(gpio_cfg[board].pcie_sson, "pci_sson");
1367 gpio_direction_output(gpio_cfg[board].pcie_sson, 0);
1370 /* USBOTG mux routing */
1371 if (gpio_cfg[board].usb_sel) {
1372 gpio_request(gpio_cfg[board].usb_sel, "usb_pcisel");
1373 gpio_direction_output(gpio_cfg[board].usb_sel, 0);
1376 /* PCISKT_WDIS# (Wireless disable GPIO to miniPCIe sockets) */
1377 if (gpio_cfg[board].wdis) {
1378 gpio_request(gpio_cfg[board].wdis, "wlan_dis");
1379 gpio_direction_output(gpio_cfg[board].wdis, 1);
1383 if (gpio_cfg[board].otgpwr_en) {
1384 gpio_request(gpio_cfg[board].otgpwr_en, "usbotg_pwr");
1385 gpio_direction_output(gpio_cfg[board].otgpwr_en, 0);
1388 /* sense vselect pin to see if we support uhs-i */
1389 if (gpio_cfg[board].vsel_pin) {
1390 gpio_request(gpio_cfg[board].vsel_pin, "sd3_vselect");
1391 gpio_direction_input(gpio_cfg[board].vsel_pin);
1392 gpio_cfg[board].usd_vsel = !gpio_get_value(gpio_cfg[board].vsel_pin);
1396 if (gpio_cfg[board].mmc_cd) {
1397 gpio_request(gpio_cfg[board].mmc_cd, "sd_cd");
1398 gpio_direction_input(gpio_cfg[board].mmc_cd);
1401 /* Anything else board specific */
1404 gpio_request(IMX_GPIO_NR(4, 26), "12p0_en");
1405 gpio_direction_output(IMX_GPIO_NR(4, 26), 1);
1408 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(1, 2), "can_stby", 0);
1411 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(1, 2), "can1_stby", 0);
1412 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(7, 3), "can2_stby", 0);
1413 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(7, 12), "5P0V_EN", 1);
1416 gpio_request(IMX_GPIO_NR(3, 31) , "usbh1-ehci_pwr");
1417 gpio_direction_output(IMX_GPIO_NR(3, 31), 1);
1418 gpio_request(IMX_GPIO_NR(4, 15) , "usbh2-otg_pwr");
1419 gpio_direction_output(IMX_GPIO_NR(4, 15), 1);
1420 gpio_request(IMX_GPIO_NR(4, 7) , "usbdpc_pwr");
1421 gpio_direction_output(IMX_GPIO_NR(4, 15), 1);
1422 gpio_request(IMX_GPIO_NR(1, 25) , "rgmii_en");
1423 gpio_direction_output(IMX_GPIO_NR(1, 25), 1);
1424 gpio_request(IMX_GPIO_NR(4, 6) , "touch_irq#");
1425 gpio_direction_input(IMX_GPIO_NR(4, 6));
1426 gpio_request(IMX_GPIO_NR(4, 8) , "touch_rst");
1427 gpio_direction_output(IMX_GPIO_NR(4, 8), 1);
1428 gpio_request(IMX_GPIO_NR(1, 7) , "bklt_12ven");
1429 gpio_direction_output(IMX_GPIO_NR(1, 7), 1);
1433 gpio_request(IMX_GPIO_NR(4, 23), "rs485_en");
1434 gpio_direction_output(IMX_GPIO_NR(4, 23), 0);
1435 gpio_request(IMX_GPIO_NR(5, 11), "skt1_wdis#");
1436 gpio_direction_output(IMX_GPIO_NR(5, 11), 1);
1437 gpio_request(IMX_GPIO_NR(5, 12), "skt1_rst#");
1438 gpio_direction_output(IMX_GPIO_NR(5, 12), 1);
1439 gpio_request(IMX_GPIO_NR(5, 13), "skt2_wdis#");
1440 gpio_direction_output(IMX_GPIO_NR(5, 13), 1);
1441 gpio_request(IMX_GPIO_NR(1, 15), "m2_off#");
1442 gpio_direction_output(IMX_GPIO_NR(1, 15), 1);
1443 gpio_request(IMX_GPIO_NR(1, 14), "m2_wdis#");
1444 gpio_direction_output(IMX_GPIO_NR(1, 14), 1);
1445 gpio_request(IMX_GPIO_NR(1, 13), "m2_rst#");
1446 gpio_direction_output(IMX_GPIO_NR(1, 13), 1);
1449 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(1, 7), "usb_pcisel", 0);
1450 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(1, 9), "lvds_cabc", 1);
1451 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(1, 14), "mipi_pdwn", 1);
1452 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(1, 15), "mipi_rst#", 0);
1453 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(2, 3), "emmy_pdwn#", 1);
1454 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(4, 5), "spk_shdn#", 0);
1455 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(4, 8), "touch_rst", 0);
1456 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(4, 6), "touch_irq", 0);
1457 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(5, 5), "flash_en1", 0);
1458 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(5, 6), "flash_en2", 0);
1459 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(5, 14), "dect_rst#", 1);
1460 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(5, 17), "codec_rst#", 0);
1461 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(5, 26), "imu_den", 1);
1462 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(7, 12), "lvds_cabc", 0);
1465 * gauruntee touch controller comes out of reset with INT
1468 SETUP_GPIO_OUTPUT(IMX_GPIO_NR(4, 8), "touch_rst", 1);
1473 /* setup GPIO pinmux and default configuration per baseboard and env */
1474 void setup_board_gpio(int board, struct ventana_board_info *info)
1480 int quiet = simple_strtol(env_get("quiet"), NULL, 10);
1482 if (board >= GW_UNKNOWN)
1486 if (gpio_cfg[board].rs232_en) {
1487 gpio_direction_output(gpio_cfg[board].rs232_en,
1488 (hwconfig("rs232")) ? 0 : 1);
1492 if (gpio_cfg[board].msata_en && is_cpu_type(MXC_CPU_MX6Q)) {
1493 gpio_direction_output(GP_MSATA_SEL,
1494 (hwconfig("msata")) ? 1 : 0);
1497 /* USBOTG Select (PCISKT or FrontPanel) */
1498 if (gpio_cfg[board].usb_sel) {
1499 gpio_direction_output(gpio_cfg[board].usb_sel,
1500 (hwconfig("usb_pcisel")) ? 1 : 0);
1504 * Configure DIO pinmux/padctl registers
1505 * see IMX6DQRM/IMX6SDLRM IOMUXC_SW_PAD_CTL_PAD_* register definitions
1507 for (i = 0; i < gpio_cfg[board].dio_num; i++) {
1508 struct dio_cfg *cfg = &gpio_cfg[board].dio_cfg[i];
1509 iomux_v3_cfg_t ctrl = DIO_PAD_CFG;
1510 unsigned cputype = is_cpu_type(MXC_CPU_MX6Q) ? 0 : 1;
1512 if (!cfg->gpio_padmux[0] && !cfg->gpio_padmux[1])
1514 sprintf(arg, "dio%d", i);
1517 s = hwconfig_subarg(arg, "padctrl", &len);
1519 ctrl = MUX_PAD_CTRL(simple_strtoul(s, NULL, 16)
1520 & 0x1ffff) | MUX_MODE_SION;
1522 if (hwconfig_subarg_cmp(arg, "mode", "gpio")) {
1524 printf("DIO%d: GPIO%d_IO%02d (gpio-%d)\n", i,
1525 (cfg->gpio_param/32)+1,
1529 imx_iomux_v3_setup_pad(cfg->gpio_padmux[cputype] |
1531 gpio_requestf(cfg->gpio_param, "dio%d", i);
1532 gpio_direction_input(cfg->gpio_param);
1533 } else if (hwconfig_subarg_cmp(arg, "mode", "pwm") &&
1535 if (!cfg->pwm_param) {
1536 printf("DIO%d: Error: pwm config invalid\n",
1541 printf("DIO%d: pwm%d\n", i, cfg->pwm_param);
1542 imx_iomux_v3_setup_pad(cfg->pwm_padmux[cputype] |
1543 MUX_PAD_CTRL(ctrl));
1548 if (gpio_cfg[board].msata_en && is_cpu_type(MXC_CPU_MX6Q)) {
1549 printf("MSATA: %s\n", (hwconfig("msata") ?
1550 "enabled" : "disabled"));
1552 if (gpio_cfg[board].rs232_en) {
1553 printf("RS232: %s\n", (hwconfig("rs232")) ?
1554 "enabled" : "disabled");
1559 /* setup board specific PMIC */
1560 void setup_pmic(void)
1563 struct ventana_board_info ventana_info;
1564 int board = read_eeprom(CONFIG_I2C_GSC, &ventana_info);
1565 const int i2c_pmic = 1;
1568 i2c_set_bus_num(i2c_pmic);
1570 /* configure PFUZE100 PMIC */
1571 if (!i2c_probe(CONFIG_POWER_PFUZE100_I2C_ADDR)) {
1572 debug("probed PFUZE100@0x%x\n", CONFIG_POWER_PFUZE100_I2C_ADDR);
1573 power_pfuze100_init(i2c_pmic);
1574 p = pmic_get("PFUZE100");
1575 if (p && !pmic_probe(p)) {
1576 pmic_reg_read(p, PFUZE100_DEVICEID, ®);
1577 printf("PMIC: PFUZE100 ID=0x%02x\n", reg);
1579 /* Set VGEN1 to 1.5V and enable */
1580 pmic_reg_read(p, PFUZE100_VGEN1VOL, ®);
1581 reg &= ~(LDO_VOL_MASK);
1582 reg |= (LDOA_1_50V | LDO_EN);
1583 pmic_reg_write(p, PFUZE100_VGEN1VOL, reg);
1585 /* Set SWBST to 5.0V and enable */
1586 pmic_reg_read(p, PFUZE100_SWBSTCON1, ®);
1587 reg &= ~(SWBST_MODE_MASK | SWBST_VOL_MASK);
1588 reg |= (SWBST_5_00V | (SWBST_MODE_AUTO << SWBST_MODE_SHIFT));
1589 pmic_reg_write(p, PFUZE100_SWBSTCON1, reg);
1593 /* configure LTC3676 PMIC */
1594 else if (!i2c_probe(CONFIG_POWER_LTC3676_I2C_ADDR)) {
1595 debug("probed LTC3676@0x%x\n", CONFIG_POWER_LTC3676_I2C_ADDR);
1596 power_ltc3676_init(i2c_pmic);
1597 p = pmic_get("LTC3676_PMIC");
1598 if (!p || pmic_probe(p))
1600 puts("PMIC: LTC3676\n");
1602 * set board-specific scalar for max CPU frequency
1603 * per CPU based on the LDO enabled Operating Ranges
1604 * defined in the respective IMX6DQ and IMX6SDL
1605 * datasheets. The voltage resulting from the R1/R2
1606 * feedback inputs on Ventana is 1308mV. Note that this
1607 * is a bit shy of the Vmin of 1350mV in the datasheet
1608 * for LDO enabled mode but is as high as we can go.
1612 /* mask PGOOD during SW3 transition */
1613 pmic_reg_write(p, LTC3676_DVB3B,
1614 0x1f | LTC3676_PGOOD_MASK);
1615 /* set SW3 (VDD_ARM) */
1616 pmic_reg_write(p, LTC3676_DVB3A, 0x1f);
1619 /* mask PGOOD during SW3 transition */
1620 pmic_reg_write(p, LTC3676_DVB3B,
1621 0x1f | LTC3676_PGOOD_MASK);
1622 /* set SW3 (VDD_ARM) */
1623 pmic_reg_write(p, LTC3676_DVB3A, 0x1f);
1625 /* mask PGOOD during SW4 transition */
1626 pmic_reg_write(p, LTC3676_DVB4B,
1627 0x1f | LTC3676_PGOOD_MASK);
1628 /* set SW4 (VDD_SOC) */
1629 pmic_reg_write(p, LTC3676_DVB4A, 0x1f);
1632 /* mask PGOOD during SW1 transition */
1633 pmic_reg_write(p, LTC3676_DVB1B,
1634 0x1f | LTC3676_PGOOD_MASK);
1635 /* set SW1 (VDD_ARM) */
1636 pmic_reg_write(p, LTC3676_DVB1A, 0x1f);
1638 /* mask PGOOD during SW3 transition */
1639 pmic_reg_write(p, LTC3676_DVB3B,
1640 0x1f | LTC3676_PGOOD_MASK);
1641 /* set SW3 (VDD_SOC) */
1642 pmic_reg_write(p, LTC3676_DVB3A, 0x1f);
1645 /* mask PGOOD during SW1 transition */
1646 pmic_reg_write(p, LTC3676_DVB1B,
1647 0x1f | LTC3676_PGOOD_MASK);
1648 /* set SW1 (VDD_SOC) */
1649 pmic_reg_write(p, LTC3676_DVB1A, 0x1f);
1651 /* mask PGOOD during SW3 transition */
1652 pmic_reg_write(p, LTC3676_DVB3B,
1653 0x1f | LTC3676_PGOOD_MASK);
1654 /* set SW3 (VDD_ARM) */
1655 pmic_reg_write(p, LTC3676_DVB3A, 0x1f);
1660 #ifdef CONFIG_FSL_ESDHC_IMX
1661 static struct fsl_esdhc_cfg usdhc_cfg[2];
1663 int board_mmc_init(bd_t *bis)
1665 struct ventana_board_info ventana_info;
1666 int board_type = read_eeprom(CONFIG_I2C_GSC, &ventana_info);
1669 switch (board_type) {
1674 /* usdhc3: 4bit microSD */
1675 SETUP_IOMUX_PADS(usdhc3_pads);
1676 usdhc_cfg[0].esdhc_base = USDHC3_BASE_ADDR;
1677 usdhc_cfg[0].sdhc_clk = mxc_get_clock(MXC_ESDHC3_CLK);
1678 usdhc_cfg[0].max_bus_width = 4;
1679 return fsl_esdhc_initialize(bis, &usdhc_cfg[0]);
1681 /* usdhc2: 8-bit eMMC */
1682 SETUP_IOMUX_PADS(gw560x_emmc_sd2_pads);
1683 usdhc_cfg[0].esdhc_base = USDHC2_BASE_ADDR;
1684 usdhc_cfg[0].sdhc_clk = mxc_get_clock(MXC_ESDHC2_CLK);
1685 usdhc_cfg[0].max_bus_width = 8;
1686 ret = fsl_esdhc_initialize(bis, &usdhc_cfg[0]);
1689 /* usdhc3: 4-bit microSD */
1690 SETUP_IOMUX_PADS(usdhc3_pads);
1691 usdhc_cfg[1].esdhc_base = USDHC3_BASE_ADDR;
1692 usdhc_cfg[1].sdhc_clk = mxc_get_clock(MXC_ESDHC3_CLK);
1693 usdhc_cfg[1].max_bus_width = 4;
1694 return fsl_esdhc_initialize(bis, &usdhc_cfg[1]);
1696 /* usdhc3: 8-bit eMMC */
1697 SETUP_IOMUX_PADS(gw5904_emmc_pads);
1698 usdhc_cfg[0].esdhc_base = USDHC3_BASE_ADDR;
1699 usdhc_cfg[0].sdhc_clk = mxc_get_clock(MXC_ESDHC3_CLK);
1700 usdhc_cfg[0].max_bus_width = 8;
1701 ret = fsl_esdhc_initialize(bis, &usdhc_cfg[0]);
1704 /* usdhc2: 4-bit microSD */
1705 SETUP_IOMUX_PADS(gw5904_mmc_pads);
1706 usdhc_cfg[1].esdhc_base = USDHC2_BASE_ADDR;
1707 usdhc_cfg[1].sdhc_clk = mxc_get_clock(MXC_ESDHC2_CLK);
1708 usdhc_cfg[1].max_bus_width = 4;
1709 return fsl_esdhc_initialize(bis, &usdhc_cfg[1]);
1713 /* usdhc3: 8bit eMMC */
1714 SETUP_IOMUX_PADS(gw5904_emmc_pads);
1715 usdhc_cfg[0].esdhc_base = USDHC3_BASE_ADDR;
1716 usdhc_cfg[0].sdhc_clk = mxc_get_clock(MXC_ESDHC3_CLK);
1717 usdhc_cfg[0].max_bus_width = 8;
1718 return fsl_esdhc_initialize(bis, &usdhc_cfg[0]);
1720 /* doesn't have MMC */
1725 int board_mmc_getcd(struct mmc *mmc)
1727 struct ventana_board_info ventana_info;
1728 struct fsl_esdhc_cfg *cfg = (struct fsl_esdhc_cfg *)mmc->priv;
1729 int board = read_eeprom(CONFIG_I2C_GSC, &ventana_info);
1730 int gpio = gpio_cfg[board].mmc_cd;
1735 /* emmc is always present */
1736 if (cfg->esdhc_base == USDHC2_BASE_ADDR)
1743 /* emmc is always present */
1744 if (cfg->esdhc_base == USDHC3_BASE_ADDR)
1750 debug("%s: gpio%d=%d\n", __func__, gpio, gpio_get_value(gpio));
1751 return !gpio_get_value(gpio);
1757 #endif /* CONFIG_FSL_ESDHC_IMX */