mpc83xx: Rename CONFIG_SYS_DDR_CONFIG and cleanup DDR csbnds code
[oweals/u-boot.git] / board / freescale / mpc8360emds / mpc8360emds.c
1 /*
2  * Copyright (C) 2006,2010 Freescale Semiconductor, Inc.
3  * Dave Liu <daveliu@freescale.com>
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  */
13
14 #include <common.h>
15 #include <ioports.h>
16 #include <mpc83xx.h>
17 #include <i2c.h>
18 #include <miiphy.h>
19 #include <phy.h>
20 #if defined(CONFIG_PCI)
21 #include <pci.h>
22 #endif
23 #include <spd_sdram.h>
24 #include <asm/mmu.h>
25 #include <asm/io.h>
26 #include <asm/fsl_enet.h>
27 #if defined(CONFIG_OF_LIBFDT)
28 #include <libfdt.h>
29 #endif
30 #include <hwconfig.h>
31 #include <fdt_support.h>
32 #if defined(CONFIG_PQ_MDS_PIB)
33 #include "../common/pq-mds-pib.h"
34 #endif
35 #include "../../../drivers/qe/uec.h"
36
37 const qe_iop_conf_t qe_iop_conf_tab[] = {
38         /* GETH1 */
39         {0,  3, 1, 0, 1}, /* TxD0 */
40         {0,  4, 1, 0, 1}, /* TxD1 */
41         {0,  5, 1, 0, 1}, /* TxD2 */
42         {0,  6, 1, 0, 1}, /* TxD3 */
43         {1,  6, 1, 0, 3}, /* TxD4 */
44         {1,  7, 1, 0, 1}, /* TxD5 */
45         {1,  9, 1, 0, 2}, /* TxD6 */
46         {1, 10, 1, 0, 2}, /* TxD7 */
47         {0,  9, 2, 0, 1}, /* RxD0 */
48         {0, 10, 2, 0, 1}, /* RxD1 */
49         {0, 11, 2, 0, 1}, /* RxD2 */
50         {0, 12, 2, 0, 1}, /* RxD3 */
51         {0, 13, 2, 0, 1}, /* RxD4 */
52         {1,  1, 2, 0, 2}, /* RxD5 */
53         {1,  0, 2, 0, 2}, /* RxD6 */
54         {1,  4, 2, 0, 2}, /* RxD7 */
55         {0,  7, 1, 0, 1}, /* TX_EN */
56         {0,  8, 1, 0, 1}, /* TX_ER */
57         {0, 15, 2, 0, 1}, /* RX_DV */
58         {0, 16, 2, 0, 1}, /* RX_ER */
59         {0,  0, 2, 0, 1}, /* RX_CLK */
60         {2,  9, 1, 0, 3}, /* GTX_CLK - CLK10 */
61         {2,  8, 2, 0, 1}, /* GTX125 - CLK9 */
62         /* GETH2 */
63         {0, 17, 1, 0, 1}, /* TxD0 */
64         {0, 18, 1, 0, 1}, /* TxD1 */
65         {0, 19, 1, 0, 1}, /* TxD2 */
66         {0, 20, 1, 0, 1}, /* TxD3 */
67         {1,  2, 1, 0, 1}, /* TxD4 */
68         {1,  3, 1, 0, 2}, /* TxD5 */
69         {1,  5, 1, 0, 3}, /* TxD6 */
70         {1,  8, 1, 0, 3}, /* TxD7 */
71         {0, 23, 2, 0, 1}, /* RxD0 */
72         {0, 24, 2, 0, 1}, /* RxD1 */
73         {0, 25, 2, 0, 1}, /* RxD2 */
74         {0, 26, 2, 0, 1}, /* RxD3 */
75         {0, 27, 2, 0, 1}, /* RxD4 */
76         {1, 12, 2, 0, 2}, /* RxD5 */
77         {1, 13, 2, 0, 3}, /* RxD6 */
78         {1, 11, 2, 0, 2}, /* RxD7 */
79         {0, 21, 1, 0, 1}, /* TX_EN */
80         {0, 22, 1, 0, 1}, /* TX_ER */
81         {0, 29, 2, 0, 1}, /* RX_DV */
82         {0, 30, 2, 0, 1}, /* RX_ER */
83         {0, 31, 2, 0, 1}, /* RX_CLK */
84         {2,  2, 1, 0, 2}, /* GTX_CLK = CLK10 */
85         {2,  3, 2, 0, 1}, /* GTX125 - CLK4 */
86
87         {0,  1, 3, 0, 2}, /* MDIO */
88         {0,  2, 1, 0, 1}, /* MDC */
89
90         {5,  0, 1, 0, 2}, /* UART2_SOUT */
91         {5,  1, 2, 0, 3}, /* UART2_CTS */
92         {5,  2, 1, 0, 1}, /* UART2_RTS */
93         {5,  3, 2, 0, 2}, /* UART2_SIN */
94
95         {0,  0, 0, 0, QE_IOP_TAB_END}, /* END of table */
96 };
97
98 /* Handle "mpc8360ea rev.2.1 erratum 2: RGMII Timing"? */
99 static int board_handle_erratum2(void)
100 {
101         const immap_t *immr = (immap_t *)CONFIG_SYS_IMMR;
102
103         return REVID_MAJOR(immr->sysconf.spridr) == 2 &&
104                REVID_MINOR(immr->sysconf.spridr) == 1;
105 }
106
107 int board_early_init_f(void)
108 {
109         const immap_t *immr = (immap_t *)CONFIG_SYS_IMMR;
110         u8 *bcsr = (u8 *)CONFIG_SYS_BCSR;
111
112         /* Enable flash write */
113         bcsr[0xa] &= ~0x04;
114
115         /* Disable G1TXCLK, G2TXCLK h/w buffers (rev.2.x h/w bug workaround) */
116         if (REVID_MAJOR(immr->sysconf.spridr) == 2)
117                 bcsr[0xe] = 0x30;
118
119         /* Enable second UART */
120         bcsr[0x9] &= ~0x01;
121
122         if (board_handle_erratum2()) {
123                 void *immap = (immap_t *)(CONFIG_SYS_IMMR + 0x14a8);
124
125                 /*
126                  * IMMR + 0x14A8[4:5] = 11 (clk delay for UCC 2)
127                  * IMMR + 0x14A8[18:19] = 11 (clk delay for UCC 1)
128                  */
129                 setbits_be32(immap, 0x0c003000);
130
131                 /*
132                  * IMMR + 0x14AC[20:27] = 10101010
133                  * (data delay for both UCC's)
134                  */
135                 clrsetbits_be32(immap + 4, 0xff0, 0xaa0);
136         }
137         return 0;
138 }
139
140 int board_early_init_r(void)
141 {
142 #ifdef CONFIG_PQ_MDS_PIB
143         pib_init();
144 #endif
145         return 0;
146 }
147
148 #ifdef CONFIG_UEC_ETH
149 static uec_info_t uec_info[] = {
150 #ifdef CONFIG_UEC_ETH1
151         STD_UEC_INFO(1),
152 #endif
153 #ifdef CONFIG_UEC_ETH2
154         STD_UEC_INFO(2),
155 #endif
156 };
157
158 int board_eth_init(bd_t *bd)
159 {
160         if (board_handle_erratum2()) {
161                 int i;
162
163                 for (i = 0; i < ARRAY_SIZE(uec_info); i++)
164                         uec_info[i].enet_interface_type =
165                                 PHY_INTERFACE_MODE_RGMII_RXID;
166                         uec_info[i].speed = SPEED_1000;
167         }
168         return uec_eth_init(bd, uec_info, ARRAY_SIZE(uec_info));
169 }
170 #endif /* CONFIG_UEC_ETH */
171
172 #if defined(CONFIG_DDR_ECC) && !defined(CONFIG_ECC_INIT_VIA_DDRCONTROLLER)
173 extern void ddr_enable_ecc(unsigned int dram_size);
174 #endif
175 int fixed_sdram(void);
176 static int sdram_init(unsigned int base);
177
178 phys_size_t initdram(int board_type)
179 {
180         volatile immap_t *im = (immap_t *) CONFIG_SYS_IMMR;
181         u32 msize = 0;
182         u32 lbc_sdram_size;
183
184         if ((im->sysconf.immrbar & IMMRBAR_BASE_ADDR) != (u32) im)
185                 return -1;
186
187         /* DDR SDRAM - Main SODIMM */
188         im->sysconf.ddrlaw[0].bar = CONFIG_SYS_DDR_BASE & LAWBAR_BAR;
189 #if defined(CONFIG_SPD_EEPROM)
190         msize = spd_sdram();
191 #else
192         msize = fixed_sdram();
193 #endif
194
195 #if defined(CONFIG_DDR_ECC) && !defined(CONFIG_ECC_INIT_VIA_DDRCONTROLLER)
196         /*
197          * Initialize DDR ECC byte
198          */
199         ddr_enable_ecc(msize * 1024 * 1024);
200 #endif
201         /*
202          * Initialize SDRAM if it is on local bus.
203          */
204         lbc_sdram_size = sdram_init(msize * 1024 * 1024);
205         if (!msize)
206                 msize = lbc_sdram_size;
207
208         /* return total bus SDRAM size(bytes)  -- DDR */
209         return (msize * 1024 * 1024);
210 }
211
212 #if !defined(CONFIG_SPD_EEPROM)
213 /*************************************************************************
214  *  fixed sdram init -- doesn't use serial presence detect.
215  ************************************************************************/
216 int fixed_sdram(void)
217 {
218         volatile immap_t *im = (immap_t *) CONFIG_SYS_IMMR;
219         u32 msize = CONFIG_SYS_DDR_SIZE;
220         u32 ddr_size = msize << 20;
221         u32 ddr_size_log2 = __ilog2(ddr_size);
222         u32 half_ddr_size = ddr_size >> 1;
223
224         im->sysconf.ddrlaw[0].bar =
225                 CONFIG_SYS_DDR_SDRAM_BASE & 0xfffff000;
226         im->sysconf.ddrlaw[0].ar =
227                 LAWAR_EN | ((ddr_size_log2 - 1) & LAWAR_SIZE);
228 #if (CONFIG_SYS_DDR_SIZE != 256)
229 #warning Currenly any ddr size other than 256 is not supported
230 #endif
231 #ifdef CONFIG_DDR_II
232         im->ddr.csbnds[0].csbnds = CONFIG_SYS_DDR_CS0_BNDS;
233         im->ddr.cs_config[0] = CONFIG_SYS_DDR_CS0_CONFIG;
234         im->ddr.timing_cfg_0 = CONFIG_SYS_DDR_TIMING_0;
235         im->ddr.timing_cfg_1 = CONFIG_SYS_DDR_TIMING_1;
236         im->ddr.timing_cfg_2 = CONFIG_SYS_DDR_TIMING_2;
237         im->ddr.timing_cfg_3 = CONFIG_SYS_DDR_TIMING_3;
238         im->ddr.sdram_cfg = CONFIG_SYS_DDR_SDRAM_CFG;
239         im->ddr.sdram_cfg2 = CONFIG_SYS_DDR_SDRAM_CFG2;
240         im->ddr.sdram_mode = CONFIG_SYS_DDR_MODE;
241         im->ddr.sdram_mode2 = CONFIG_SYS_DDR_MODE2;
242         im->ddr.sdram_interval = CONFIG_SYS_DDR_INTERVAL;
243         im->ddr.sdram_clk_cntl = CONFIG_SYS_DDR_CLK_CNTL;
244 #else
245
246 #if ((CONFIG_SYS_DDR_SDRAM_BASE & 0x00FFFFFF) != 0)
247 #warning Chip select bounds is only configurable in 16MB increments
248 #endif
249         im->ddr.csbnds[0].csbnds =
250                 ((CONFIG_SYS_DDR_SDRAM_BASE >> CSBNDS_SA_SHIFT) & CSBNDS_SA) |
251                 (((CONFIG_SYS_DDR_SDRAM_BASE + half_ddr_size - 1) >>
252                                 CSBNDS_EA_SHIFT) & CSBNDS_EA);
253         im->ddr.csbnds[1].csbnds =
254                 (((CONFIG_SYS_DDR_SDRAM_BASE + half_ddr_size) >>
255                                 CSBNDS_SA_SHIFT) & CSBNDS_SA) |
256                 (((CONFIG_SYS_DDR_SDRAM_BASE + ddr_size - 1) >>
257                                 CSBNDS_EA_SHIFT) & CSBNDS_EA);
258
259         im->ddr.cs_config[0] = CONFIG_SYS_DDR_CS0_CONFIG;
260         im->ddr.cs_config[1] = CONFIG_SYS_DDR_CS1_CONFIG;
261
262         im->ddr.cs_config[2] = 0;
263         im->ddr.cs_config[3] = 0;
264
265         im->ddr.timing_cfg_1 = CONFIG_SYS_DDR_TIMING_1;
266         im->ddr.timing_cfg_2 = CONFIG_SYS_DDR_TIMING_2;
267         im->ddr.sdram_cfg = CONFIG_SYS_DDR_CONTROL;
268
269         im->ddr.sdram_mode = CONFIG_SYS_DDR_MODE;
270         im->ddr.sdram_interval = CONFIG_SYS_DDR_INTERVAL;
271 #endif
272         udelay(200);
273         im->ddr.sdram_cfg |= SDRAM_CFG_MEM_EN;
274
275         return msize;
276 }
277 #endif                          /*!CONFIG_SYS_SPD_EEPROM */
278
279 int checkboard(void)
280 {
281         puts("Board: Freescale MPC8360EMDS\n");
282         return 0;
283 }
284
285 /*
286  * if MPC8360EMDS is soldered with SDRAM
287  */
288 #ifdef CONFIG_SYS_LB_SDRAM
289 /*
290  * Initialize SDRAM memory on the Local Bus.
291  */
292
293 static int sdram_init(unsigned int base)
294 {
295         volatile immap_t *immap = (immap_t *) CONFIG_SYS_IMMR;
296         fsl_lbc_t *lbc = LBC_BASE_ADDR;
297         const int sdram_size = CONFIG_SYS_LBC_SDRAM_SIZE * 1024 * 1024;
298         int rem = base % sdram_size;
299         uint *sdram_addr;
300
301         /* window base address should be aligned to the window size */
302         if (rem)
303                 base = base - rem + sdram_size;
304
305         sdram_addr = (uint *)base;
306         /*
307          * Setup SDRAM Base and Option Registers
308          */
309         set_lbc_br(2, base | CONFIG_SYS_BR2);
310         set_lbc_or(2, CONFIG_SYS_OR2);
311         immap->sysconf.lblaw[2].bar = base;
312         immap->sysconf.lblaw[2].ar = CONFIG_SYS_LBLAWAR2;
313
314         /*setup mtrpt, lsrt and lbcr for LB bus */
315         lbc->lbcr = CONFIG_SYS_LBC_LBCR;
316         lbc->mrtpr = CONFIG_SYS_LBC_MRTPR;
317         lbc->lsrt = CONFIG_SYS_LBC_LSRT;
318         asm("sync");
319
320         /*
321          * Configure the SDRAM controller Machine Mode Register.
322          */
323         lbc->lsdmr = CONFIG_SYS_LBC_LSDMR_5;    /* Normal Operation */
324         lbc->lsdmr = CONFIG_SYS_LBC_LSDMR_1;    /* Precharge All Banks */
325         asm("sync");
326         *sdram_addr = 0xff;
327         udelay(100);
328
329         /*
330          * We need do 8 times auto refresh operation.
331          */
332         lbc->lsdmr = CONFIG_SYS_LBC_LSDMR_2;
333         asm("sync");
334         *sdram_addr = 0xff;     /* 1 times */
335         udelay(100);
336         *sdram_addr = 0xff;     /* 2 times */
337         udelay(100);
338         *sdram_addr = 0xff;     /* 3 times */
339         udelay(100);
340         *sdram_addr = 0xff;     /* 4 times */
341         udelay(100);
342         *sdram_addr = 0xff;     /* 5 times */
343         udelay(100);
344         *sdram_addr = 0xff;     /* 6 times */
345         udelay(100);
346         *sdram_addr = 0xff;     /* 7 times */
347         udelay(100);
348         *sdram_addr = 0xff;     /* 8 times */
349         udelay(100);
350
351         /* Mode register write operation */
352         lbc->lsdmr = CONFIG_SYS_LBC_LSDMR_4;
353         asm("sync");
354         *(sdram_addr + 0xcc) = 0xff;
355         udelay(100);
356
357         /* Normal operation */
358         lbc->lsdmr = CONFIG_SYS_LBC_LSDMR_5 | 0x40000000;
359         asm("sync");
360         *sdram_addr = 0xff;
361         udelay(100);
362
363         /*
364          * In non-aligned case we don't [normally] use that memory because
365          * there is a hole.
366          */
367         if (rem)
368                 return 0;
369         return CONFIG_SYS_LBC_SDRAM_SIZE;
370 }
371 #else
372 static int sdram_init(unsigned int base) { return 0; }
373 #endif
374
375 #if defined(CONFIG_OF_BOARD_SETUP)
376 static void ft_board_fixup_qe_usb(void *blob, bd_t *bd)
377 {
378         if (!hwconfig_subarg_cmp("qe_usb", "mode", "peripheral"))
379                 return;
380
381         do_fixup_by_compat(blob, "fsl,mpc8323-qe-usb", "mode",
382                            "peripheral", sizeof("peripheral"), 1);
383 }
384
385 void ft_board_setup(void *blob, bd_t *bd)
386 {
387         ft_cpu_setup(blob, bd);
388 #ifdef CONFIG_PCI
389         ft_pci_setup(blob, bd);
390 #endif
391         ft_board_fixup_qe_usb(blob, bd);
392         /*
393          * mpc8360ea pb mds errata 2: RGMII timing
394          * if on mpc8360ea rev. 2.1,
395          * change both ucc phy-connection-types from rgmii-id to rgmii-rxid
396          */
397         if (board_handle_erratum2()) {
398                 int nodeoffset;
399                 const char *prop;
400                 int path;
401
402                 nodeoffset = fdt_path_offset(blob, "/aliases");
403                 if (nodeoffset >= 0) {
404 #if defined(CONFIG_HAS_ETH0)
405                         /* fixup UCC 1 if using rgmii-id mode */
406                         prop = fdt_getprop(blob, nodeoffset, "ethernet0", NULL);
407                         if (prop) {
408                                 path = fdt_path_offset(blob, prop);
409                                 prop = fdt_getprop(blob, path,
410                                                    "phy-connection-type", 0);
411                                 if (prop && (strcmp(prop, "rgmii-id") == 0))
412                                         fdt_fixup_phy_connection(blob, path,
413                                                 PHY_INTERFACE_MODE_RGMII_RXID);
414                         }
415 #endif
416 #if defined(CONFIG_HAS_ETH1)
417                         /* fixup UCC 2 if using rgmii-id mode */
418                         prop = fdt_getprop(blob, nodeoffset, "ethernet1", NULL);
419                         if (prop) {
420                                 path = fdt_path_offset(blob, prop);
421                                 prop = fdt_getprop(blob, path,
422                                                    "phy-connection-type", 0);
423                                 if (prop && (strcmp(prop, "rgmii-id") == 0))
424                                         fdt_fixup_phy_connection(blob, path,
425                                                 PHY_INTERFACE_MODE_RGMII_RXID);
426                         }
427 #endif
428                 }
429         }
430 }
431 #endif