913dda92c5a8022673659b09b1825b4129367740
[oweals/u-boot.git] / board / freescale / ls1021aqds / ls1021aqds.c
1 /*
2  * Copyright 2014 Freescale Semiconductor, Inc.
3  *
4  * SPDX-License-Identifier:     GPL-2.0+
5  */
6
7 #include <common.h>
8 #include <i2c.h>
9 #include <asm/io.h>
10 #include <asm/arch/immap_ls102xa.h>
11 #include <asm/arch/clock.h>
12 #include <asm/arch/fsl_serdes.h>
13 #include <mmc.h>
14 #include <fsl_esdhc.h>
15 #include <fsl_ifc.h>
16 #include <fsl_sec.h>
17
18 #include "../common/qixis.h"
19 #include "ls1021aqds_qixis.h"
20 #ifdef CONFIG_U_QE
21 #include "../../../drivers/qe/qe.h"
22 #endif
23
24 DECLARE_GLOBAL_DATA_PTR;
25
26 enum {
27         MUX_TYPE_SD_PCI4,
28         MUX_TYPE_SD_PC_SA_SG_SG,
29         MUX_TYPE_SD_PC_SA_PC_SG,
30         MUX_TYPE_SD_PC_SG_SG,
31 };
32
33 int checkboard(void)
34 {
35         char buf[64];
36         u8 sw;
37
38         puts("Board: LS1021AQDS\n");
39
40         sw = QIXIS_READ(brdcfg[0]);
41         sw = (sw & QIXIS_LBMAP_MASK) >> QIXIS_LBMAP_SHIFT;
42
43         if (sw < 0x8)
44                 printf("vBank: %d\n", sw);
45         else if (sw == 0x8)
46                 puts("PromJet\n");
47         else if (sw == 0x9)
48                 puts("NAND\n");
49         else if (sw == 0x15)
50                 printf("IFCCard\n");
51         else
52                 printf("invalid setting of SW%u\n", QIXIS_LBMAP_SWITCH);
53
54         printf("Sys ID:0x%02x, Sys Ver: 0x%02x\n",
55                QIXIS_READ(id), QIXIS_READ(arch));
56
57         printf("FPGA:  v%d (%s), build %d\n",
58                (int)QIXIS_READ(scver), qixis_read_tag(buf),
59                (int)qixis_read_minor());
60
61         return 0;
62 }
63
64 unsigned long get_board_sys_clk(void)
65 {
66         u8 sysclk_conf = QIXIS_READ(brdcfg[1]);
67
68         switch (sysclk_conf & 0x0f) {
69         case QIXIS_SYSCLK_64:
70                 return 64000000;
71         case QIXIS_SYSCLK_83:
72                 return 83333333;
73         case QIXIS_SYSCLK_100:
74                 return 100000000;
75         case QIXIS_SYSCLK_125:
76                 return 125000000;
77         case QIXIS_SYSCLK_133:
78                 return 133333333;
79         case QIXIS_SYSCLK_150:
80                 return 150000000;
81         case QIXIS_SYSCLK_160:
82                 return 160000000;
83         case QIXIS_SYSCLK_166:
84                 return 166666666;
85         }
86         return 66666666;
87 }
88
89 unsigned long get_board_ddr_clk(void)
90 {
91         u8 ddrclk_conf = QIXIS_READ(brdcfg[1]);
92
93         switch ((ddrclk_conf & 0x30) >> 4) {
94         case QIXIS_DDRCLK_100:
95                 return 100000000;
96         case QIXIS_DDRCLK_125:
97                 return 125000000;
98         case QIXIS_DDRCLK_133:
99                 return 133333333;
100         }
101         return 66666666;
102 }
103
104 int dram_init(void)
105 {
106         gd->ram_size = initdram(0);
107
108         return 0;
109 }
110
111 #ifdef CONFIG_FSL_ESDHC
112 struct fsl_esdhc_cfg esdhc_cfg[1] = {
113         {CONFIG_SYS_FSL_ESDHC_ADDR},
114 };
115
116 int board_mmc_init(bd_t *bis)
117 {
118         esdhc_cfg[0].sdhc_clk = mxc_get_clock(MXC_ESDHC_CLK);
119
120         return fsl_esdhc_initialize(bis, &esdhc_cfg[0]);
121 }
122 #endif
123
124 int select_i2c_ch_pca9547(u8 ch)
125 {
126         int ret;
127
128         ret = i2c_write(I2C_MUX_PCA_ADDR_PRI, 0, 1, &ch, 1);
129         if (ret) {
130                 puts("PCA: failed to select proper channel\n");
131                 return ret;
132         }
133
134         return 0;
135 }
136
137 int board_early_init_f(void)
138 {
139         struct ccsr_scfg *scfg = (struct ccsr_scfg *)CONFIG_SYS_FSL_SCFG_ADDR;
140         struct ccsr_cci400 *cci = (struct ccsr_cci400 *)CONFIG_SYS_CCI400_ADDR;
141
142 #ifdef CONFIG_TSEC_ENET
143         out_be32(&scfg->etsecdmamcr, SCFG_ETSECDMAMCR_LE_BD_FR);
144 #endif
145
146 #ifdef CONFIG_FSL_IFC
147         init_early_memctl_regs();
148 #endif
149
150         /* Workaround for the issue that DDR could not respond to
151          * barrier transaction which is generated by executing DSB/ISB
152          * instruction. Set CCI-400 control override register to
153          * terminate the barrier transaction. After DDR is initialized,
154          * allow barrier transaction to DDR again */
155         out_le32(&cci->ctrl_ord, CCI400_CTRLORD_TERM_BARRIER);
156
157         return 0;
158 }
159
160 int config_board_mux(int ctrl_type)
161 {
162         u8 reg12;
163
164         reg12 = QIXIS_READ(brdcfg[12]);
165
166         switch (ctrl_type) {
167         case MUX_TYPE_SD_PCI4:
168                 reg12 = 0x38;
169                 break;
170         case MUX_TYPE_SD_PC_SA_SG_SG:
171                 reg12 = 0x01;
172                 break;
173         case MUX_TYPE_SD_PC_SA_PC_SG:
174                 reg12 = 0x01;
175                 break;
176         case MUX_TYPE_SD_PC_SG_SG:
177                 reg12 = 0x21;
178                 break;
179         default:
180                 printf("Wrong mux interface type\n");
181                 return -1;
182         }
183
184         QIXIS_WRITE(brdcfg[12], reg12);
185
186         return 0;
187 }
188
189 int config_serdes_mux(void)
190 {
191         struct ccsr_gur *gur = (struct ccsr_gur *)CONFIG_SYS_FSL_GUTS_ADDR;
192         u32 cfg;
193
194         cfg = in_be32(&gur->rcwsr[4]) & RCWSR4_SRDS1_PRTCL_MASK;
195         cfg >>= RCWSR4_SRDS1_PRTCL_SHIFT;
196
197         switch (cfg) {
198         case 0x0:
199                 config_board_mux(MUX_TYPE_SD_PCI4);
200                 break;
201         case 0x30:
202                 config_board_mux(MUX_TYPE_SD_PC_SA_SG_SG);
203                 break;
204         case 0x60:
205                 config_board_mux(MUX_TYPE_SD_PC_SG_SG);
206                 break;
207         case 0x70:
208                 config_board_mux(MUX_TYPE_SD_PC_SA_PC_SG);
209                 break;
210         default:
211                 printf("SRDS1 prtcl:0x%x\n", cfg);
212                 break;
213         }
214
215         return 0;
216 }
217
218 #if defined(CONFIG_MISC_INIT_R)
219 int misc_init_r(void)
220 {
221 #ifdef CONFIG_FSL_CAAM
222         return sec_init();
223 #endif
224 }
225 #endif
226
227 int board_init(void)
228 {
229         struct ccsr_cci400 *cci = (struct ccsr_cci400 *)CONFIG_SYS_CCI400_ADDR;
230
231         /* Set CCI-400 control override register to
232          * enable barrier transaction */
233         out_le32(&cci->ctrl_ord, CCI400_CTRLORD_EN_BARRIER);
234         /*
235          * Set CCI-400 Slave interface S0, S1, S2 Shareable Override Register
236          * All transactions are treated as non-shareable
237          */
238         out_le32(&cci->slave[0].sha_ord, CCI400_SHAORD_NON_SHAREABLE);
239         out_le32(&cci->slave[1].sha_ord, CCI400_SHAORD_NON_SHAREABLE);
240         out_le32(&cci->slave[2].sha_ord, CCI400_SHAORD_NON_SHAREABLE);
241
242         select_i2c_ch_pca9547(I2C_MUX_CH_DEFAULT);
243
244 #ifndef CONFIG_SYS_FSL_NO_SERDES
245         fsl_serdes_init();
246         config_serdes_mux();
247 #endif
248
249 #ifdef CONFIG_U_QE
250         u_qe_init();
251 #endif
252
253         return 0;
254 }
255
256 void ft_board_setup(void *blob, bd_t *bd)
257 {
258         ft_cpu_setup(blob, bd);
259 }
260
261 u8 flash_read8(void *addr)
262 {
263         return __raw_readb(addr + 1);
264 }
265
266 void flash_write16(u16 val, void *addr)
267 {
268         u16 shftval = (((val >> 8) & 0xff) | ((val << 8) & 0xff00));
269
270         __raw_writew(shftval, addr);
271 }
272
273 u16 flash_read16(void *addr)
274 {
275         u16 val = __raw_readw(addr);
276
277         return (((val) >> 8) & 0x00ff) | (((val) << 8) & 0xff00);
278 }