arm: dts: imx8mq-evk: add phy-reset-gpios for fec1
[oweals/u-boot.git] / board / freescale / imx8mq_evk / imx8mq_evk.c
1 // SPDX-License-Identifier: GPL-2.0+
2 /*
3  * Copyright 2018 NXP
4  */
5
6 #include <common.h>
7 #include <env.h>
8 #include <init.h>
9 #include <malloc.h>
10 #include <errno.h>
11 #include <asm/io.h>
12 #include <miiphy.h>
13 #include <netdev.h>
14 #include <asm/mach-imx/iomux-v3.h>
15 #include <asm-generic/gpio.h>
16 #include <fsl_esdhc_imx.h>
17 #include <mmc.h>
18 #include <asm/arch/imx8mq_pins.h>
19 #include <asm/arch/sys_proto.h>
20 #include <asm/mach-imx/gpio.h>
21 #include <asm/mach-imx/mxc_i2c.h>
22 #include <asm/arch/clock.h>
23 #include <spl.h>
24 #include <power/pmic.h>
25 #include <power/pfuze100_pmic.h>
26 #include "../common/pfuze.h"
27
28 DECLARE_GLOBAL_DATA_PTR;
29
30 #define UART_PAD_CTRL   (PAD_CTL_DSE6 | PAD_CTL_FSEL1)
31
32 #define WDOG_PAD_CTRL   (PAD_CTL_DSE6 | PAD_CTL_HYS | PAD_CTL_PUE)
33
34 static iomux_v3_cfg_t const wdog_pads[] = {
35         IMX8MQ_PAD_GPIO1_IO02__WDOG1_WDOG_B | MUX_PAD_CTRL(WDOG_PAD_CTRL),
36 };
37
38 static iomux_v3_cfg_t const uart_pads[] = {
39         IMX8MQ_PAD_UART1_RXD__UART1_RX | MUX_PAD_CTRL(UART_PAD_CTRL),
40         IMX8MQ_PAD_UART1_TXD__UART1_TX | MUX_PAD_CTRL(UART_PAD_CTRL),
41 };
42
43 int board_early_init_f(void)
44 {
45         struct wdog_regs *wdog = (struct wdog_regs *)WDOG1_BASE_ADDR;
46
47         imx_iomux_v3_setup_multiple_pads(wdog_pads, ARRAY_SIZE(wdog_pads));
48         set_wdog_reset(wdog);
49
50         imx_iomux_v3_setup_multiple_pads(uart_pads, ARRAY_SIZE(uart_pads));
51
52         return 0;
53 }
54
55 int dram_init(void)
56 {
57         /* rom_pointer[1] contains the size of TEE occupies */
58         if (rom_pointer[1])
59                 gd->ram_size = PHYS_SDRAM_SIZE - rom_pointer[1];
60         else
61                 gd->ram_size = PHYS_SDRAM_SIZE;
62
63         return 0;
64 }
65
66 #ifdef CONFIG_FEC_MXC
67 static int setup_fec(void)
68 {
69         struct iomuxc_gpr_base_regs *gpr =
70                 (struct iomuxc_gpr_base_regs *)IOMUXC_GPR_BASE_ADDR;
71
72         /* Use 125M anatop REF_CLK1 for ENET1, not from external */
73         clrsetbits_le32(&gpr->gpr[1], BIT(13) | BIT(17), 0);
74         return set_clk_enet(ENET_125MHZ);
75 }
76
77 int board_phy_config(struct phy_device *phydev)
78 {
79         /* enable rgmii rxc skew and phy mode select to RGMII copper */
80         phy_write(phydev, MDIO_DEVAD_NONE, 0x1d, 0x1f);
81         phy_write(phydev, MDIO_DEVAD_NONE, 0x1e, 0x8);
82
83         phy_write(phydev, MDIO_DEVAD_NONE, 0x1d, 0x05);
84         phy_write(phydev, MDIO_DEVAD_NONE, 0x1e, 0x100);
85
86         if (phydev->drv->config)
87                 phydev->drv->config(phydev);
88         return 0;
89 }
90 #endif
91
92 int board_init(void)
93 {
94 #ifdef CONFIG_FEC_MXC
95         setup_fec();
96 #endif
97
98         return 0;
99 }
100
101 int board_mmc_get_env_dev(int devno)
102 {
103         return devno;
104 }
105
106 int board_late_init(void)
107 {
108 #ifdef CONFIG_ENV_VARS_UBOOT_RUNTIME_CONFIG
109         env_set("board_name", "EVK");
110         env_set("board_rev", "iMX8MQ");
111 #endif
112
113         return 0;
114 }