ppc4xx: Make 440SPe PCIe code more generic to use on different 4xx PPCs (1)
[oweals/u-boot.git] / board / amcc / katmai / katmai.c
1 /*
2  * (C) Copyright 2007
3  * Stefan Roese, DENX Software Engineering, sr@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  *
23  */
24
25 #include <common.h>
26 #include <ppc4xx.h>
27 #include <i2c.h>
28 #include <asm/processor.h>
29 #include <asm/io.h>
30 #include <asm/gpio.h>
31 #include <asm/4xx_pcie.h>
32
33 #undef PCIE_ENDPOINT
34 /* #define PCIE_ENDPOINT 1 */
35
36 DECLARE_GLOBAL_DATA_PTR;
37
38 int ppc440spe_init_pcie_rootport(int port);
39 void ppc440spe_setup_pcie(struct pci_controller *hose, int port);
40
41 int board_early_init_f (void)
42 {
43         unsigned long mfr;
44
45         /*----------------------------------------------------------------------+
46          * Interrupt controller setup for the Katmai 440SPe Evaluation board.
47          *-----------------------------------------------------------------------+
48          *-----------------------------------------------------------------------+
49          * Interrupt | Source                            | Pol.  | Sensi.| Crit. |
50          *-----------+-----------------------------------+-------+-------+-------+
51          * IRQ 00    | UART0                             | High  | Level | Non   |
52          * IRQ 01    | UART1                             | High  | Level | Non   |
53          * IRQ 02    | IIC0                              | High  | Level | Non   |
54          * IRQ 03    | IIC1                              | High  | Level | Non   |
55          * IRQ 04    | PCI0X0 MSG IN                     | High  | Level | Non   |
56          * IRQ 05    | PCI0X0 CMD Write                  | High  | Level | Non   |
57          * IRQ 06    | PCI0X0 Power Mgt                  | High  | Level | Non   |
58          * IRQ 07    | PCI0X0 VPD Access                 | Rising| Edge  | Non   |
59          * IRQ 08    | PCI0X0 MSI level 0                | High  | Lvl/ed| Non   |
60          * IRQ 09    | External IRQ 15 - (PCI-Express)   | pgm H | Pgm   | Non   |
61          * IRQ 10    | UIC2 Non-critical Int.            | NA    | NA    | Non   |
62          * IRQ 11    | UIC2 Critical Interrupt           | NA    | NA    | Crit  |
63          * IRQ 12    | PCI Express MSI Level 0           | Rising| Edge  | Non   |
64          * IRQ 13    | PCI Express MSI Level 1           | Rising| Edge  | Non   |
65          * IRQ 14    | PCI Express MSI Level 2           | Rising| Edge  | Non   |
66          * IRQ 15    | PCI Express MSI Level 3           | Rising| Edge  | Non   |
67          * IRQ 16    | UIC3 Non-critical Int.            | NA    | NA    | Non   |
68          * IRQ 17    | UIC3 Critical Interrupt           | NA    | NA    | Crit  |
69          * IRQ 18    | External IRQ 14 - (PCI-Express)   | Pgm   | Pgm   | Non   |
70          * IRQ 19    | DMA Channel 0 FIFO Full           | High  | Level | Non   |
71          * IRQ 20    | DMA Channel 0 Stat FIFO           | High  | Level | Non   |
72          * IRQ 21    | DMA Channel 1 FIFO Full           | High  | Level | Non   |
73          * IRQ 22    | DMA Channel 1 Stat FIFO           | High  | Level | Non   |
74          * IRQ 23    | I2O Inbound Doorbell              | High  | Level | Non   |
75          * IRQ 24    | Inbound Post List FIFO Not Empt   | High  | Level | Non   |
76          * IRQ 25    | I2O Region 0 LL PLB Write         | High  | Level | Non   |
77          * IRQ 26    | I2O Region 1 LL PLB Write         | High  | Level | Non   |
78          * IRQ 27    | I2O Region 0 HB PLB Write         | High  | Level | Non   |
79          * IRQ 28    | I2O Region 1 HB PLB Write         | High  | Level | Non   |
80          * IRQ 29    | GPT Down Count Timer              | Rising| Edge  | Non   |
81          * IRQ 30    | UIC1 Non-critical Int.            | NA    | NA    | Non   |
82          * IRQ 31    | UIC1 Critical Interrupt           | NA    | NA    | Crit. |
83          *------------------------------------------------------------------------
84          * IRQ 32    | Ext. IRQ 13 - (PCI-Express)       |pgm (H)|pgm/Lvl| Non   |
85          * IRQ 33    | MAL Serr                          | High  | Level | Non   |
86          * IRQ 34    | MAL Txde                          | High  | Level | Non   |
87          * IRQ 35    | MAL Rxde                          | High  | Level | Non   |
88          * IRQ 36    | DMC CE or DMC UE                  | High  | Level | Non   |
89          * IRQ 37    | EBC or UART2                      | High  |Lvl Edg| Non   |
90          * IRQ 38    | MAL TX EOB                        | High  | Level | Non   |
91          * IRQ 39    | MAL RX EOB                        | High  | Level | Non   |
92          * IRQ 40    | PCIX0 MSI Level 1                 | High  |Lvl Edg| Non   |
93          * IRQ 41    | PCIX0 MSI level 2                 | High  |Lvl Edg| Non   |
94          * IRQ 42    | PCIX0 MSI level 3                 | High  |Lvl Edg| Non   |
95          * IRQ 43    | L2 Cache                          | Risin | Edge  | Non   |
96          * IRQ 44    | GPT Compare Timer 0               | Risin | Edge  | Non   |
97          * IRQ 45    | GPT Compare Timer 1               | Risin | Edge  | Non   |
98          * IRQ 46    | GPT Compare Timer 2               | Risin | Edge  | Non   |
99          * IRQ 47    | GPT Compare Timer 3               | Risin | Edge  | Non   |
100          * IRQ 48    | GPT Compare Timer 4               | Risin | Edge  | Non   |
101          * IRQ 49    | Ext. IRQ 12 - PCI-X               |pgm/Fal|pgm/Lvl| Non   |
102          * IRQ 50    | Ext. IRQ 11 -                     |pgm (H)|pgm/Lvl| Non   |
103          * IRQ 51    | Ext. IRQ 10 -                     |pgm (H)|pgm/Lvl| Non   |
104          * IRQ 52    | Ext. IRQ 9                        |pgm (H)|pgm/Lvl| Non   |
105          * IRQ 53    | Ext. IRQ 8                        |pgm (H)|pgm/Lvl| Non   |
106          * IRQ 54    | DMA Error                         | High  | Level | Non   |
107          * IRQ 55    | DMA I2O Error                     | High  | Level | Non   |
108          * IRQ 56    | Serial ROM                        | High  | Level | Non   |
109          * IRQ 57    | PCIX0 Error                       | High  | Edge  | Non   |
110          * IRQ 58    | Ext. IRQ 7-                       |pgm (H)|pgm/Lvl| Non   |
111          * IRQ 59    | Ext. IRQ 6-                       |pgm (H)|pgm/Lvl| Non   |
112          * IRQ 60    | EMAC0 Interrupt                   | High  | Level | Non   |
113          * IRQ 61    | EMAC0 Wake-up                     | High  | Level | Non   |
114          * IRQ 62    | Reserved                          | High  | Level | Non   |
115          * IRQ 63    | XOR                               | High  | Level | Non   |
116          *-----------------------------------------------------------------------
117          * IRQ 64    | PE0 AL                            | High  | Level | Non   |
118          * IRQ 65    | PE0 VPD Access                    | Risin | Edge  | Non   |
119          * IRQ 66    | PE0 Hot Reset Request             | Risin | Edge  | Non   |
120          * IRQ 67    | PE0 Hot Reset Request             | Falli | Edge  | Non   |
121          * IRQ 68    | PE0 TCR                           | High  | Level | Non   |
122          * IRQ 69    | PE0 BusMaster VCO                 | Falli | Edge  | Non   |
123          * IRQ 70    | PE0 DCR Error                     | High  | Level | Non   |
124          * IRQ 71    | Reserved                          | N/A   | N/A   | Non   |
125          * IRQ 72    | PE1 AL                            | High  | Level | Non   |
126          * IRQ 73    | PE1 VPD Access                    | Risin | Edge  | Non   |
127          * IRQ 74    | PE1 Hot Reset Request             | Risin | Edge  | Non   |
128          * IRQ 75    | PE1 Hot Reset Request             | Falli | Edge  | Non   |
129          * IRQ 76    | PE1 TCR                           | High  | Level | Non   |
130          * IRQ 77    | PE1 BusMaster VCO                 | Falli | Edge  | Non   |
131          * IRQ 78    | PE1 DCR Error                     | High  | Level | Non   |
132          * IRQ 79    | Reserved                          | N/A   | N/A   | Non   |
133          * IRQ 80    | PE2 AL                            | High  | Level | Non   |
134          * IRQ 81    | PE2 VPD Access                    | Risin | Edge  | Non   |
135          * IRQ 82    | PE2 Hot Reset Request             | Risin | Edge  | Non   |
136          * IRQ 83    | PE2 Hot Reset Request             | Falli | Edge  | Non   |
137          * IRQ 84    | PE2 TCR                           | High  | Level | Non   |
138          * IRQ 85    | PE2 BusMaster VCO                 | Falli | Edge  | Non   |
139          * IRQ 86    | PE2 DCR Error                     | High  | Level | Non   |
140          * IRQ 87    | Reserved                          | N/A   | N/A   | Non   |
141          * IRQ 88    | External IRQ(5)                   | Progr | Progr | Non   |
142          * IRQ 89    | External IRQ 4 - Ethernet         | Progr | Progr | Non   |
143          * IRQ 90    | External IRQ 3 - PCI-X            | Progr | Progr | Non   |
144          * IRQ 91    | External IRQ 2 - PCI-X            | Progr | Progr | Non   |
145          * IRQ 92    | External IRQ 1 - PCI-X            | Progr | Progr | Non   |
146          * IRQ 93    | External IRQ 0 - PCI-X            | Progr | Progr | Non   |
147          * IRQ 94    | Reserved                          | N/A   | N/A   | Non   |
148          * IRQ 95    | Reserved                          | N/A   | N/A   | Non   |
149          *-----------------------------------------------------------------------
150          * IRQ 96    | PE0 INTA                          | High  | Level | Non   |
151          * IRQ 97    | PE0 INTB                          | High  | Level | Non   |
152          * IRQ 98    | PE0 INTC                          | High  | Level | Non   |
153          * IRQ 99    | PE0 INTD                          | High  | Level | Non   |
154          * IRQ 100   | PE1 INTA                          | High  | Level | Non   |
155          * IRQ 101   | PE1 INTB                          | High  | Level | Non   |
156          * IRQ 102   | PE1 INTC                          | High  | Level | Non   |
157          * IRQ 103   | PE1 INTD                          | High  | Level | Non   |
158          * IRQ 104   | PE2 INTA                          | High  | Level | Non   |
159          * IRQ 105   | PE2 INTB                          | High  | Level | Non   |
160          * IRQ 106   | PE2 INTC                          | High  | Level | Non   |
161          * IRQ 107   | PE2 INTD                          | Risin | Edge  | Non   |
162          * IRQ 108   | PCI Express MSI Level 4           | Risin | Edge  | Non   |
163          * IRQ 109   | PCI Express MSI Level 5           | Risin | Edge  | Non   |
164          * IRQ 110   | PCI Express MSI Level 6           | Risin | Edge  | Non   |
165          * IRQ 111   | PCI Express MSI Level 7           | Risin | Edge  | Non   |
166          * IRQ 116   | PCI Express MSI Level 12          | Risin | Edge  | Non   |
167          * IRQ 112   | PCI Express MSI Level 8           | Risin | Edge  | Non   |
168          * IRQ 113   | PCI Express MSI Level 9           | Risin | Edge  | Non   |
169          * IRQ 114   | PCI Express MSI Level 10          | Risin | Edge  | Non   |
170          * IRQ 115   | PCI Express MSI Level 11          | Risin | Edge  | Non   |
171          * IRQ 117   | PCI Express MSI Level 13          | Risin | Edge  | Non   |
172          * IRQ 118   | PCI Express MSI Level 14          | Risin | Edge  | Non   |
173          * IRQ 119   | PCI Express MSI Level 15          | Risin | Edge  | Non   |
174          * IRQ 120   | PCI Express MSI Level 16          | Risin | Edge  | Non   |
175          * IRQ 121   | PCI Express MSI Level 17          | Risin | Edge  | Non   |
176          * IRQ 122   | PCI Express MSI Level 18          | Risin | Edge  | Non   |
177          * IRQ 123   | PCI Express MSI Level 19          | Risin | Edge  | Non   |
178          * IRQ 124   | PCI Express MSI Level 20          | Risin | Edge  | Non   |
179          * IRQ 125   | PCI Express MSI Level 21          | Risin | Edge  | Non   |
180          * IRQ 126   | PCI Express MSI Level 22          | Risin | Edge  | Non   |
181          * IRQ 127   | PCI Express MSI Level 23          | Risin | Edge  | Non   |
182          *-----------+-----------------------------------+-------+-------+-------+ */
183         /*-------------------------------------------------------------------------+
184          * Put UICs in PowerPC440SPemode.
185          * Initialise UIC registers.  Clear all interrupts.  Disable all interrupts.
186          * Set critical interrupt values.  Set interrupt polarities.  Set interrupt
187          * trigger levels.  Make bit 0 High  priority.  Clear all interrupts again.
188          *------------------------------------------------------------------------*/
189         mtdcr (uic3sr, 0xffffffff);     /* Clear all interrupts */
190         mtdcr (uic3er, 0x00000000);     /* disable all interrupts */
191         mtdcr (uic3cr, 0x00000000);     /* Set Critical / Non Critical interrupts: */
192         mtdcr (uic3pr, 0xffffffff);     /* Set Interrupt Polarities*/
193         mtdcr (uic3tr, 0x001fffff);     /* Set Interrupt Trigger Levels */
194         mtdcr (uic3vr, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
195         mtdcr (uic3sr, 0x00000000);     /* clear all  interrupts*/
196         mtdcr (uic3sr, 0xffffffff);     /* clear all  interrupts*/
197
198
199         mtdcr (uic2sr, 0xffffffff);     /* Clear all interrupts */
200         mtdcr (uic2er, 0x00000000);     /* disable all interrupts*/
201         mtdcr (uic2cr, 0x00000000);     /* Set Critical / Non Critical interrupts*/
202         mtdcr (uic2pr, 0xebebebff);     /* Set Interrupt Polarities*/
203         mtdcr (uic2tr, 0x74747400);     /* Set Interrupt Trigger Levels */
204         mtdcr (uic2vr, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
205         mtdcr (uic2sr, 0x00000000);     /* clear all interrupts */
206         mtdcr (uic2sr, 0xffffffff);     /* clear all interrupts */
207
208         mtdcr (uic1sr, 0xffffffff);     /* Clear all interrupts*/
209         mtdcr (uic1er, 0x00000000);     /* disable all interrupts*/
210         mtdcr (uic1cr, 0x00000000);     /* Set Critical / Non Critical interrupts*/
211         mtdcr (uic1pr, 0xffffffff);     /* Set Interrupt Polarities */
212         mtdcr (uic1tr, 0x001f8040);     /* Set Interrupt Trigger Levels*/
213         mtdcr (uic1vr, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
214         mtdcr (uic1sr, 0x00000000);     /* clear all interrupts*/
215         mtdcr (uic1sr, 0xffffffff);     /* clear all interrupts*/
216
217         mtdcr (uic0sr, 0xffffffff);     /* Clear all interrupts */
218         mtdcr (uic0er, 0x00000000);     /* disable all interrupts excepted cascade    to be checked */
219         mtdcr (uic0cr, 0x00104001);     /* Set Critical / Non Critical interrupts*/
220         mtdcr (uic0pr, 0xffffffff);     /* Set Interrupt Polarities*/
221         mtdcr (uic0tr, 0x010f0004);     /* Set Interrupt Trigger Levels */
222         mtdcr (uic0vr, 0x00000001);     /* Set Vect base=0,INT31 Highest priority */
223         mtdcr (uic0sr, 0x00000000);     /* clear all interrupts*/
224         mtdcr (uic0sr, 0xffffffff);     /* clear all interrupts*/
225
226 /* SDR0_MFR should be part of Ethernet init */
227         mfsdr (sdr_mfr, mfr);
228         mfr &= ~SDR0_MFR_ECS_MASK;
229 /*      mtsdr(sdr_mfr, mfr); */
230
231         mtsdr(SDR0_PFC0, CFG_PFC0);
232
233         out32(GPIO0_OR, CFG_GPIO_OR);
234         out32(GPIO0_ODR, CFG_GPIO_ODR);
235         out32(GPIO0_TCR, CFG_GPIO_TCR);
236
237         return 0;
238 }
239
240 int checkboard (void)
241 {
242         char *s = getenv("serial#");
243
244         printf("Board: Katmai - AMCC 440SPe Evaluation Board");
245         if (s != NULL) {
246                 puts(", serial# ");
247                 puts(s);
248         }
249         putc('\n');
250
251         return 0;
252 }
253
254 #if defined(CFG_DRAM_TEST)
255 int testdram (void)
256 {
257         uint *pstart = (uint *) 0x00000000;
258         uint *pend = (uint *) 0x08000000;
259         uint *p;
260
261         for (p = pstart; p < pend; p++)
262                 *p = 0xaaaaaaaa;
263
264         for (p = pstart; p < pend; p++) {
265                 if (*p != 0xaaaaaaaa) {
266                         printf ("SDRAM test fails at: %08x\n", (uint) p);
267                         return 1;
268                 }
269         }
270
271         for (p = pstart; p < pend; p++)
272                 *p = 0x55555555;
273
274         for (p = pstart; p < pend; p++) {
275                 if (*p != 0x55555555) {
276                         printf ("SDRAM test fails at: %08x\n", (uint) p);
277                         return 1;
278                 }
279         }
280         return 0;
281 }
282 #endif
283
284 /*************************************************************************
285  *  pci_pre_init
286  *
287  *  This routine is called just prior to registering the hose and gives
288  *  the board the opportunity to check things. Returning a value of zero
289  *  indicates that things are bad & PCI initialization should be aborted.
290  *
291  *      Different boards may wish to customize the pci controller structure
292  *      (add regions, override default access routines, etc) or perform
293  *      certain pre-initialization actions.
294  *
295  ************************************************************************/
296 #if defined(CONFIG_PCI)
297 int pci_pre_init(struct pci_controller * hose )
298 {
299         unsigned long strap;
300
301         /*-------------------------------------------------------------------+
302          *      The katmai board is always configured as the host & requires the
303          *      PCI arbiter to be enabled.
304          *-------------------------------------------------------------------*/
305         mfsdr(sdr_sdstp1, strap);
306         if( (strap & SDR0_SDSTP1_PAE_MASK) == 0 ) {
307                 printf("PCI: SDR0_STRP1[%08lX] - PCI Arbiter disabled.\n",strap);
308                 return 0;
309         }
310
311         return 1;
312 }
313 #endif  /* defined(CONFIG_PCI) */
314
315 /*************************************************************************
316  *  pci_target_init
317  *
318  *      The bootstrap configuration provides default settings for the pci
319  *      inbound map (PIM). But the bootstrap config choices are limited and
320  *      may not be sufficient for a given board.
321  *
322  ************************************************************************/
323 #if defined(CONFIG_PCI) && defined(CFG_PCI_TARGET_INIT)
324 void pci_target_init(struct pci_controller * hose )
325 {
326         /*-------------------------------------------------------------------+
327          * Disable everything
328          *-------------------------------------------------------------------*/
329         out32r( PCIX0_PIM0SA, 0 ); /* disable */
330         out32r( PCIX0_PIM1SA, 0 ); /* disable */
331         out32r( PCIX0_PIM2SA, 0 ); /* disable */
332         out32r( PCIX0_EROMBA, 0 ); /* disable expansion rom */
333
334         /*-------------------------------------------------------------------+
335          * Map all of SDRAM to PCI address 0x0000_0000. Note that the 440
336          * strapping options to not support sizes such as 128/256 MB.
337          *-------------------------------------------------------------------*/
338         out32r( PCIX0_PIM0LAL, CFG_SDRAM_BASE );
339         out32r( PCIX0_PIM0LAH, 0 );
340         out32r( PCIX0_PIM0SA, ~(gd->ram_size - 1) | 1 );
341         out32r( PCIX0_BAR0, 0 );
342
343         /*-------------------------------------------------------------------+
344          * Program the board's subsystem id/vendor id
345          *-------------------------------------------------------------------*/
346         out16r( PCIX0_SBSYSVID, CFG_PCI_SUBSYS_VENDORID );
347         out16r( PCIX0_SBSYSID, CFG_PCI_SUBSYS_DEVICEID );
348
349         out16r( PCIX0_CMD, in16r(PCIX0_CMD) | PCI_COMMAND_MEMORY );
350 }
351 #endif  /* defined(CONFIG_PCI) && defined(CFG_PCI_TARGET_INIT) */
352
353 #if defined(CONFIG_PCI)
354 /*************************************************************************
355  *  is_pci_host
356  *
357  *      This routine is called to determine if a pci scan should be
358  *      performed. With various hardware environments (especially cPCI and
359  *      PPMC) it's insufficient to depend on the state of the arbiter enable
360  *      bit in the strap register, or generic host/adapter assumptions.
361  *
362  *      Rather than hard-code a bad assumption in the general 440 code, the
363  *      440 pci code requires the board to decide at runtime.
364  *
365  *      Return 0 for adapter mode, non-zero for host (monarch) mode.
366  *
367  *
368  ************************************************************************/
369 int is_pci_host(struct pci_controller *hose)
370 {
371         /* The katmai board is always configured as host. */
372         return 1;
373 }
374
375 int katmai_pcie_card_present(int port)
376 {
377         u32 val;
378
379         val = in32(GPIO0_IR);
380         switch (port) {
381         case 0:
382                 return !(val & GPIO_VAL(CFG_GPIO_PCIE_PRESENT0));
383         case 1:
384                 return !(val & GPIO_VAL(CFG_GPIO_PCIE_PRESENT1));
385         case 2:
386                 return !(val & GPIO_VAL(CFG_GPIO_PCIE_PRESENT2));
387         default:
388                 return 0;
389         }
390 }
391
392 static struct pci_controller pcie_hose[3] = {{0},{0},{0}};
393
394 void pcie_setup_hoses(int busno)
395 {
396         struct pci_controller *hose;
397         int i, bus;
398         char *env;
399         unsigned int delay;
400
401         /*
402          * assume we're called after the PCIX hose is initialized, which takes
403          * bus ID 0 and therefore start numbering PCIe's from 1.
404          */
405         bus = busno;
406         for (i = 0; i <= 2; i++) {
407                 /* Check for katmai card presence */
408                 if (!katmai_pcie_card_present(i))
409                         continue;
410
411 #ifdef PCIE_ENDPOINT
412                 if (ppc440spe_init_pcie_endport(i)) {
413 #else
414                 if (ppc440spe_init_pcie_rootport(i)) {
415 #endif
416                         printf("PCIE%d: initialization failed\n", i);
417                         continue;
418                 }
419
420                 hose = &pcie_hose[i];
421                 hose->first_busno = bus;
422                 hose->last_busno = bus;
423                 hose->current_busno = bus;
424
425                 /* setup mem resource */
426                 pci_set_region(hose->regions + 0,
427                                CFG_PCIE_MEMBASE + i * CFG_PCIE_MEMSIZE,
428                                CFG_PCIE_MEMBASE + i * CFG_PCIE_MEMSIZE,
429                                CFG_PCIE_MEMSIZE,
430                                PCI_REGION_MEM
431                         );
432                 hose->region_count = 1;
433                 pci_register_hose(hose);
434
435 #ifdef PCIE_ENDPOINT
436                 ppc440spe_setup_pcie_endpoint(hose, i);
437                 /*
438                  * Reson for no scanning is endpoint can not generate
439                  * upstream configuration accesses.
440                  */
441 #else
442                 ppc440spe_setup_pcie_rootpoint(hose, i);
443
444                 env = getenv ("pciscandelay");
445                 if (env != NULL) {
446                         delay = simple_strtoul (env, NULL, 10);
447                         if (delay > 5)
448                                 printf ("Warning, expect noticable delay before PCIe"
449                                         "scan due to 'pciscandelay' value!\n");
450                         mdelay (delay * 1000);
451                 }
452
453                 /*
454                  * Config access can only go down stream
455                  */
456                 hose->last_busno = pci_hose_scan(hose);
457                 bus = hose->last_busno + 1;
458 #endif
459         }
460 }
461 #endif  /* defined(CONFIG_PCI) */
462
463 int misc_init_f (void)
464 {
465         uint reg;
466 #if defined(CONFIG_STRESS)
467         uint i ;
468         uint disp;
469 #endif
470
471         /* minimal init for PCIe */
472 #if 0 /* test-only: test endpoint at some time, for now rootpoint only */
473         /* pci express 0 Endpoint Mode */
474         mfsdr(SDR0_PE0DLPSET, reg);
475         reg &= (~0x00400000);
476         mtsdr(SDR0_PE0DLPSET, reg);
477 #else
478         /* pci express 0 Rootpoint  Mode */
479         mfsdr(SDR0_PE0DLPSET, reg);
480         reg |= 0x00400000;
481         mtsdr(SDR0_PE0DLPSET, reg);
482 #endif
483         /* pci express 1 Rootpoint  Mode */
484         mfsdr(SDR0_PE1DLPSET, reg);
485         reg |= 0x00400000;
486         mtsdr(SDR0_PE1DLPSET, reg);
487         /* pci express 2 Rootpoint  Mode */
488         mfsdr(SDR0_PE2DLPSET, reg);
489         reg |= 0x00400000;
490         mtsdr(SDR0_PE2DLPSET, reg);
491
492 #if defined(CONFIG_STRESS)
493         /*
494          * All this setting done by linux only needed by stress an charac. test
495          * procedure
496          * PCIe 1 Rootpoint PCIe2 Endpoint
497          * PCIe 0 FIR Pre-emphasis Filter Coefficients & Transmit Driver Power Level
498          */
499         for (i=0,disp=0; i<8; i++,disp+=3) {
500                 mfsdr(SDR0_PE0HSSSET1L0+disp, reg);
501                 reg |= 0x33000000;
502                 mtsdr(SDR0_PE0HSSSET1L0+disp, reg);
503         }
504
505         /*PCIe 1 FIR Pre-emphasis Filter Coefficients & Transmit Driver Power Level */
506         for (i=0,disp=0; i<4; i++,disp+=3) {
507                 mfsdr(SDR0_PE1HSSSET1L0+disp, reg);
508                 reg |= 0x33000000;
509                 mtsdr(SDR0_PE1HSSSET1L0+disp, reg);
510         }
511
512         /*PCIE 2 FIR Pre-emphasis Filter Coefficients & Transmit Driver Power Level */
513         for (i=0,disp=0; i<4; i++,disp+=3) {
514                 mfsdr(SDR0_PE2HSSSET1L0+disp, reg);
515                 reg |= 0x33000000;
516                 mtsdr(SDR0_PE2HSSSET1L0+disp, reg);
517         }
518
519         reg = 0x21242222;
520         mtsdr(SDR0_PE2UTLSET1, reg);
521         reg = 0x11000000;
522         mtsdr(SDR0_PE2UTLSET2, reg);
523         /* pci express 1 Endpoint  Mode */
524         reg = 0x00004000;
525         mtsdr(SDR0_PE2DLPSET, reg);
526
527         mtsdr(SDR0_UART1, 0x2080005a);  /* patch for TG */
528 #endif
529
530         return 0;
531 }
532
533 #ifdef CONFIG_POST
534 /*
535  * Returns 1 if keys pressed to start the power-on long-running tests
536  * Called from board_init_f().
537  */
538 int post_hotkeys_pressed(void)
539 {
540         return (ctrlc());
541 }
542 #endif