033ca327f00c1fa8c4fb0e77023971667f10cec1
[oweals/u-boot.git] / arch / powerpc / cpu / mpc86xx / interrupts.c
1 // SPDX-License-Identifier: GPL-2.0+
2 /*
3  * (C) Copyright 2000-2002
4  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
5  *
6  * (C) Copyright 2002 (440 port)
7  * Scott McNutt, Artesyn Communication Producs, smcnutt@artsyncp.com
8  *
9  * (C) Copyright 2003 Motorola Inc. (MPC85xx port)
10  * Xianghua Xiao (X.Xiao@motorola.com)
11  *
12  * (C) Copyright 2004, 2007 Freescale Semiconductor. (MPC86xx Port)
13  * Jeff Brown
14  * Srikanth Srinivasan (srikanth.srinivasan@freescale.com)
15  */
16
17 #include <common.h>
18 #include <irq_func.h>
19 #include <log.h>
20 #include <mpc86xx.h>
21 #include <command.h>
22 #include <time.h>
23 #include <asm/processor.h>
24 #ifdef CONFIG_POST
25 #include <post.h>
26 #endif
27
28 void interrupt_init_cpu(unsigned *decrementer_count)
29 {
30         volatile immap_t *immr = (immap_t *)CONFIG_SYS_IMMR;
31         volatile ccsr_pic_t *pic = &immr->im_pic;
32
33 #ifdef CONFIG_POST
34         /*
35          * The POST word is stored in the PIC's TFRR register which gets
36          * cleared when the PIC is reset.  Save it off so we can restore it
37          * later.
38          */
39         ulong post_word = post_word_load();
40 #endif
41
42         pic->gcr = MPC86xx_PICGCR_RST;
43         while (pic->gcr & MPC86xx_PICGCR_RST)
44                 ;
45         pic->gcr = MPC86xx_PICGCR_MODE;
46
47         *decrementer_count = get_tbclk() / CONFIG_SYS_HZ;
48         debug("interrupt init: tbclk() = %ld MHz, decrementer_count = %d\n",
49               (get_tbclk() / 1000000),
50               *decrementer_count);
51
52 #ifdef CONFIG_INTERRUPTS
53
54         pic->iivpr1 = 0x810001; /* 50220 enable mcm interrupts */
55         debug("iivpr1@%p = %x\n", &pic->iivpr1, pic->iivpr1);
56
57         pic->iivpr2 = 0x810002; /* 50240 enable ddr interrupts */
58         debug("iivpr2@%p = %x\n", &pic->iivpr2, pic->iivpr2);
59
60         pic->iivpr3 = 0x810003; /* 50260 enable lbc interrupts */
61         debug("iivpr3@%p = %x\n", &pic->iivpr3, pic->iivpr3);
62
63 #if defined(CONFIG_PCI1) || defined(CONFIG_PCIE1)
64         pic->iivpr8 = 0x810008; /* enable pcie1 interrupts */
65         debug("iivpr8@%p = %x\n", &pic->iivpr8, pic->iivpr8);
66 #endif
67 #if defined(CONFIG_PCI2) || defined(CONFIG_PCIE2)
68         pic->iivpr9 = 0x810009; /* enable pcie2 interrupts */
69         debug("iivpr9@%p = %x\n", &pic->iivpr9, pic->iivpr9);
70 #endif
71
72         pic->ctpr = 0;  /* 40080 clear current task priority register */
73 #endif
74
75 #ifdef CONFIG_POST
76         post_word_store(post_word);
77 #endif
78 }
79
80 /*
81  * timer_interrupt - gets called when the decrementer overflows,
82  * with interrupts disabled.
83  * Trivial implementation - no need to be really accurate.
84  */
85 void timer_interrupt_cpu(struct pt_regs *regs)
86 {
87         /* nothing to do here */
88 }
89
90 /*
91  * Install and free a interrupt handler. Not implemented yet.
92  */
93 void irq_install_handler(int vec, interrupt_handler_t *handler, void *arg)
94 {
95 }
96
97 void irq_free_handler(int vec)
98 {
99 }
100
101 /*
102  * irqinfo - print information about PCI devices,not implemented.
103  */
104 int do_irqinfo(struct cmd_tbl *cmdtp, int flag, int argc, char *const argv[])
105 {
106         return 0;
107 }
108
109 /*
110  * Handle external interrupts
111  */
112 void external_interrupt(struct pt_regs *regs)
113 {
114         puts("external_interrupt(oops!)\n");
115 }