6ad037e325d0424a426c2d03f01b97e61eafd9e4
[oweals/u-boot.git] / arch / arm / mach-socfpga / include / mach / reset_manager.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  *  Copyright (C) 2012-2017 Altera Corporation <www.altera.com>
4  */
5
6 #ifndef _RESET_MANAGER_H_
7 #define _RESET_MANAGER_H_
8
9 void reset_cpu(ulong addr);
10
11 void socfpga_per_reset(u32 reset, int set);
12 void socfpga_per_reset_all(void);
13
14 #define RSTMGR_CTRL_SWCOLDRSTREQ_LSB 0
15 #define RSTMGR_CTRL_SWWARMRSTREQ_LSB 1
16
17 /*
18  * Define a reset identifier, from which a permodrst bank ID
19  * and reset ID can be extracted using the subsequent macros
20  * RSTMGR_RESET() and RSTMGR_BANK().
21  */
22 #define RSTMGR_BANK_OFFSET      8
23 #define RSTMGR_BANK_MASK        0x7
24 #define RSTMGR_RESET_OFFSET     0
25 #define RSTMGR_RESET_MASK       0x1f
26 #define RSTMGR_DEFINE(_bank, _offset)           \
27         ((_bank) << RSTMGR_BANK_OFFSET) | ((_offset) << RSTMGR_RESET_OFFSET)
28
29 /* Extract reset ID from the reset identifier. */
30 #define RSTMGR_RESET(_reset)                    \
31         (((_reset) >> RSTMGR_RESET_OFFSET) & RSTMGR_RESET_MASK)
32
33 /* Extract bank ID from the reset identifier. */
34 #define RSTMGR_BANK(_reset)                     \
35         (((_reset) >> RSTMGR_BANK_OFFSET) & RSTMGR_BANK_MASK)
36
37 /* Create a human-readable reference to SoCFPGA reset. */
38 #define SOCFPGA_RESET(_name)    RSTMGR_##_name
39
40 #if defined(CONFIG_TARGET_SOCFPGA_GEN5)
41 #include <asm/arch/reset_manager_gen5.h>
42 #elif defined(CONFIG_TARGET_SOCFPGA_ARRIA10)
43 #include <asm/arch/reset_manager_arria10.h>
44 #elif defined(CONFIG_TARGET_SOCFPGA_STRATIX10)
45 #include <asm/arch/reset_manager_s10.h>
46 #endif
47
48 #endif /* _RESET_MANAGER_H_ */